SU430369A1 - GENERATOR OF SAVING SIGNALS - Google Patents

GENERATOR OF SAVING SIGNALS

Info

Publication number
SU430369A1
SU430369A1 SU1906477A SU1906477A SU430369A1 SU 430369 A1 SU430369 A1 SU 430369A1 SU 1906477 A SU1906477 A SU 1906477A SU 1906477 A SU1906477 A SU 1906477A SU 430369 A1 SU430369 A1 SU 430369A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bit
generator
shift
inputs
register
Prior art date
Application number
SU1906477A
Other languages
Russian (ru)
Original Assignee
В. Г. Чекризов, В. Н. Крутских Л. И. Козлов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. Г. Чекризов, В. Н. Крутских Л. И. Козлов filed Critical В. Г. Чекризов, В. Н. Крутских Л. И. Козлов
Priority to SU1906477A priority Critical patent/SU430369A1/en
Application granted granted Critical
Publication of SU430369A1 publication Critical patent/SU430369A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

1one

Изобретение относитс  к областн вычнслительной техники и может нрнмен тьс  нри моделировании случайных ироцессов. .The invention relates to the area of computing technology and can be applied in modeling random processes. .

Известны генераторы сдвинутых нсевдослучайных сигналов с измен ющейс  относительной задержкой, содержащие два идентичных регистра сдвига с линейной обратной св зь о, генератор тактовых нмнульсов и формнрователи .Generators of shifted nseudo-random signals with varying relative delay are known, containing two identical shift registers with linear feedback, a generator of clock pulses and formers.

Целью изобретени   вл етс  новышенне 1Ч)чностн относительной задержки формируеМ1 х ()случайных сигналов.The aim of the invention is a new 1 ×) value of the relative delay of random signals.

Это достигаетс  тем, что нредлагаемый генератор донолнительно содержит jV-разр дный кольцевой регистр сдвига, блок элементов «И, нервые входы которых соединены с разр дными выходами уУ-разр дного кольцевого регистра сдвига соответственно, первый элемент «ИЛИ входы которого подключены к выходам блока элементов «И соответственно,   выход - к входу «Сдвиг нервого Л1-разр дного регистра сдвига с линейной обратной св зью, второй элемент «ИЛИ, нервый вход которого соединен с выходом Л-разр дного кольцевого регистра сдвига, а выход через первый формирователь - с входами «Запись и «Сброс этого регистра, и блок управлени , выходы ко1орого соединены соответственно с вторым входом второго элемента «ИЛИ, с вторыми входами блока элеме1ггов «И, через This is achieved by the fact that the proposed generator additionally contains a jV-bit ring shift register, a block of elements "And, for the first time the inputs of which are connected to the bit outputs of the cU-discharge ring register of shift, respectively, the first element" of OR “And accordingly, the output is to the input“ Shift of the nerve L1-bit shift register with linear feedback, the second element “OR, the nerve input of which is connected to the output of the L-bit ring shift register, and the output through the first generator - to the inputs "record, and" reset this register, and a control unit ko1orogo outputs connected respectively to the second input of the second element "OR, with inputs of the second block eleme1ggov" And, through

генератор тактовых нмнульсов с входом «Сдвнг Л-разр дного кольцевого регист.); сдвига, с входами «Запись и «Сброс нервогп М-разр дного регистра сдвига с линейной обратной св зью н с входами «Запись и «Сброс второго .И-разр дного регнстра сдвига с линейной обратной св зью, вход «Сдвиг которого подключен к одному пз выходов блока элементов «И.clock pulse generator with input “Sdvng L-bit ring register”); shift, with the inputs "Record and" Reset the nerves of the M-bit shift register with linear feedback n with the inputs "Record and" Reset the second. And the bit shift shift with linear feedback, the input "Shift of which is connected to one pz outputs of the block “I.

Иа чертеже приведена блок-схема нредлг,1 ае:,1ого генератора псевдослучайных сшналов .The drawing shows a block diagram of the whole, 1 ae:, 1st pseudo-random string generator.

Генератор содержит разр дный кольцевой регистр / сдвига, генератор 2 тактовых импул11сов , блок 3 элементов «И, элементы «ИЛИ 4i и 42, формирователи 5i и 52, блок 6 управ;1ени , /il-разр диые регистры 7 н 8 сдвтгга с линеГпюй обратной .The generator contains a bit ring register / shift, a generator of 2 clock pulses, a block of 3 elements “AND, elements“ OR 4i and 42, shapers 5i and 52, a block of 6 controls; 1 power supply, / il-bit registers of 7 8 8 sdvtgga with linpun inverse.

Разр дные выходы кольцевого Л-разр дно го регнстра / сдвига соединены соответственн с нервыми входами блока 3 элементов «И, вь ходы которых через элемент «ИЛИ 4i соед йены с входом «Сдвнг yVI-разр дного pernci pa 6 сдвига с линейной обратной св зью. Один из выходов блока 3 элементов «И подключен па вход «Сдвиг Л1-разр дного регнстра 7 сдвнга с линейной обратной св зью. Выход -V-разр дного регнстра / через элемент «ИЛИ- 4 и формирователь 5i соединен со своими входами «Сброс и «Запись. Выход блока 6 yi;равлени  соединен с вторым входом элемента «ИЛИ 42, с вторыми входами блока 3 элементов «И, через генератор 2 тактовых импульсов с входом «Сдвнг регистра /, с входами «Сброс и «Запись регистра 8 и через формирователь 52 с входами «Сброс и «Запись регистра 7.The bit outputs of the ring L-bit register / shift are connected respectively to the nerve inputs of the block 3 of the AND elements, whose paths through the OR 4i element are connected to the input of the Sdvng yVI-bit pernci pa 6 shift with linear feedback . One of the outputs of the block 3 of the elements "I" is connected to the input of the "Shift of an L1-bit regenstra 7 sdvnga with linear feedback. The output -V-bit regnstra / through the element "OR-4" and the shaper 5i is connected to its inputs "Reset and" Record. The output of block 6 yi; the connection is connected to the second input of the element "OR 42, with the second inputs of the block 3 of the elements" And, through the generator 2 clock pulses with the input "Sdvng register /, with the inputs" Reset and "Record register 8 and through the driver 52 inputs "Reset and" Record Register 7.

Генератор работает следующим образом.The generator works as follows.

Заданный закон изменени  задержки во времени представл етс  в виде двоичных yVI-разр дных кодов /дл  грубого изменени  задержки и нозиционных Л-разр дных кодов дл  точного изменени  задержки и заноситс  в запоминающее устройство блока 6 управленн . В соответствии с заданным законом изменени  задерл ки блок управлени  вырабатывает нмпульсы запуска, поступающие на входы формирователей 5, которые осуществл ют сброс всех  чеек регистров 7 и 7, кроме первой , куда записываетс  «единица, и сброс  чеек регистра 8 с иоследующей записью в него Л1-разр дного кода, соответствующего грубому значению заданной задержки. Одновременно блок 6 управлени  осуществл ет подачу Л-разр дного нозицнонного кода на один из входов блока 3 элементов «И, чем достигаетс  установка точного значени  заданной относительной задержки. Затем включаетс  генератор 2, осуществл ющий продвижение импульса , записанного в  чейку регистра /, от ггервой  чейки к .V-й с последующим его вводом через элемент «ИЛИ 4 и формирователь 5i снова в первую  чейку. С целью устраиеин  случайных сбоев в работе кольцевого регистра / каждый раз при вводе импульса в первую  чейку формирователь 5 сбрасывает остальные Л-1  чеек. Импульсы с относительной задержкой, определ емой jV-разр дным кодом, подаиным на входы блока элементов «И., через элемент «ИЛИ 4 и неносредственно с одного из выхолдов блока элементов «И поступают на вход «Сдвнг регистров 7 и 8.The specified law of the change in the delay in time is represented as binary yVI-bit codes / for a gross change of the delay and positional L-bit codes for exact change of the delay and is stored in the memory of the control unit 6. In accordance with the prescribed law of change of the delay, the control unit generates starting impulses arriving at the inputs of the formers 5, which reset all the cells of registers 7 and 7, except the first one, where the "unit" is written, and the cells of the register 8 are reset with the subsequent entry of L1 into it. -discharge code corresponding to the coarse value of the specified delay. At the same time, the control unit 6 feeds the L-bit numerical code to one of the inputs of the block 3 of the AND elements, thereby achieving the setting of the exact value of the predetermined relative delay. Then, the generator 2 is switched on, which promotes the pulse recorded in the register cell / from the second cell to the .Vth cell, followed by its input through the OR 4 element and shaper 5i again into the first cell. For the purpose of randomization of random failures in the ring register /, each time a pulse is entered in the first cell, the former 5 drops the remaining L-1 cells. Impulses with a relative delay determined by the jV-bit code are fed to the inputs of the I.I. block through the OR4 element and directly from one of the outputs of the AND block of the elements are fed to the input of the Sdvng registers 7 and 8.

Этим обеспечиваетс  увеличение точности Относительной задержки до величины периода следовани  импульсов генератора 2 и достигаетс  повышение стабильности частоты следованн  импульсов сдвига регистров 7 и S в Л раз, так как Л-разр дный кольцевой регнстр / выполн ет деление частоты следовани  тактовых импульсов.This provides an increase in the accuracy of the relative delay to the value of the pulse period of the generator 2 and increases the stability of the frequency of the following pulses of the registers 7 and S by L times, since the L-bit ring register / performs the division of the clock frequency.

Предмет изобретени Subject invention

Генератор псевдослучайных сигналов, содержащий два уМ-разр дных регистра сдвига с линейной обратной св зью, генератор тактовых имнульсов, формирователи, отличающийс  тем, что, с целью повышепи  точности относительной задержки нсевдослучайиых сигналов , генератор содержит Л-разр диый кольцевой регистр сдвига, блок элементов «И, первые входы которых соединены с разр дными выходами /V-разр дного кольцевого регистра сдвига соответственно, нервый элемент «ИЛИ, входы которого подключены к выходам блока элементов «И соответственно, а выход - кA pseudorandom signal generator containing two uM-bit shift registers with linear feedback, a clock pulse generator, and formers, characterized in that, in order to improve the accuracy of the relative delay of nseudo-random signals, the generator contains an L-discharge ring shift register, a block of elements "And, the first inputs of which are connected to the discharge outputs of the / V-bit ring shift register, respectively, the nerve element" OR, the inputs of which are connected to the outputs of the block of the elements "And respectively, and the output d - to

входу «Сдвиг первого Л1-разр дного регистра сдвига с линейной обратной св зью, второй элемент «ИЛИ, первый вход которого соединен с выходом yV-разр дного кольневого регистра сдвига, а выход через первый формирователь-с входами «Запись и «Сброс этого регистра , и блок управлени , выходы которого соединены соответственно с вторым входом второго элемента «ИЛИ, с вторыми входами блока элементов «И, через генератор тактовых импульсов с входом «Сдвнг Л-разр дного кольцевого регистра сдвига, с входами «Запись и «Сброс первого Л1-разр дного регистра сдвига с линейной обратной св зью и с входами «Запись и «Сброс второго М-разр дного регистра сдвига с линейной обратной св зью, вход «Сдвиг которого подключен к одному из выходов блока элементов «И.the input "Shift of the first L1-bit shift register with linear feedback, the second element" OR, the first input of which is connected to the output of the yV-bit ring shift shift register, and the output through the first driver - with the inputs "Record and" Reset this register and a control unit, the outputs of which are connected respectively to the second input of the second OR element, to the second inputs of the AND block, via a clock generator with the input to the Sdvng L-bit ring shift register, to the Recording and Resetting the first L1 inputs -dn d istra linear feedback shift bond and to inputs "record, and" Reset of the second M-bit shift register with linear feedback, input "shift of which is connected to one of the outputs of the block elements" I.

f .f.

/ /

T:-./t .T: -. / T.

99

т t

ВыходOutput

тt

SU1906477A 1973-04-09 1973-04-09 GENERATOR OF SAVING SIGNALS SU430369A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1906477A SU430369A1 (en) 1973-04-09 1973-04-09 GENERATOR OF SAVING SIGNALS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1906477A SU430369A1 (en) 1973-04-09 1973-04-09 GENERATOR OF SAVING SIGNALS

Publications (1)

Publication Number Publication Date
SU430369A1 true SU430369A1 (en) 1974-05-30

Family

ID=20549170

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1906477A SU430369A1 (en) 1973-04-09 1973-04-09 GENERATOR OF SAVING SIGNALS

Country Status (1)

Country Link
SU (1) SU430369A1 (en)

Similar Documents

Publication Publication Date Title
SU430369A1 (en) GENERATOR OF SAVING SIGNALS
SU612268A2 (en) Pseudorandom signal generator
SU1462282A1 (en) Device for generating clocking pulses
SU1049867A1 (en) Device for forming control signal sequence
SU1244658A1 (en) Device for determining two-value nature of finite field elements
SU425358A1 (en) RECORDING DEVICE
JPS5538604A (en) Memory device
SU1185307A1 (en) Device for correcting time scale
SU1531156A1 (en) Programmer
SU1303941A1 (en) Device for monitoring rotational speed
SU1005310A1 (en) Distributor
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU1406370A1 (en) Angular displacement transducer of working member of mining machine
SU615487A1 (en) Function representing arrangement
SU474803A1 (en) Shift control device
SU525033A1 (en) Digital periodometer
SU839057A1 (en) Multichannel rulse distributor
SU1483620A1 (en) Device for generating signals at specified relative pulse duration with variable input frequency
SU447723A1 (en) Functional frequency converter
SU506845A1 (en) Digital function generator
SU1099317A1 (en) Digital function generator
SU453662A1 (en)
SU430366A1 (en) SENSOR RANDOM NUMBERS
SU526909A1 (en) Device for modeling Markov processes
SU495785A1 (en) Ring distributor