SU839057A1 - Multichannel rulse distributor - Google Patents

Multichannel rulse distributor Download PDF

Info

Publication number
SU839057A1
SU839057A1 SU792815953A SU2815953A SU839057A1 SU 839057 A1 SU839057 A1 SU 839057A1 SU 792815953 A SU792815953 A SU 792815953A SU 2815953 A SU2815953 A SU 2815953A SU 839057 A1 SU839057 A1 SU 839057A1
Authority
SU
USSR - Soviet Union
Prior art keywords
distributor
pulses
clock
bus
input
Prior art date
Application number
SU792815953A
Other languages
Russian (ru)
Inventor
Вячеслав Николаевич Бойко
Николай Никитович Фролов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU792815953A priority Critical patent/SU839057A1/en
Application granted granted Critical
Publication of SU839057A1 publication Critical patent/SU839057A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

. Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении систем повышенной надежности.. The invention relates to computer technology and automation and can be used in the construction of high reliability systems.

Известен распределитель импульсов, содержащий дешифратор, разрядные ячей-5 ки, каждая из которых содержит триггеры D1 ·Known pulse distributor containing a decoder, bit cells 5 , each of which contains triggers D1 ·

Однако этот распределитель ненадежен в работе,' так как сбой хотя бы одного из триггеров приводит к нару- 10 шению его работоспособности.However, this valve is not reliable in the work, "as the failure of at least one of the triggers leading to violation of 10 sheniyu its performance.

;Йзвестен также многоканальный распределитель, содержащий в каждом канале разряды, состоящие из мажоритарного элемента и триггера f2j.; Yzvesten is also a multi-channel distributor containing in each channel the bits consisting of a majority element and a trigger f2j.

Недостатэк этого распределителя невозможность формирования импульсов, длительность которых равна периоду следования тактовых импульсов.The disadvantage of this distributor is the impossibility of generating pulses, the duration of which is equal to the period of the following clock pulses.

Цель изобретения - расширение функциональных возможностей и повышение надежности.The purpose of the invention is the expansion of functionality and increased reliability.

Поставленная цель достигается тем, что в многоканальный распределитель импульсов, содержащий в каждом канале разряды, состоящие из мажоритарного элемента и основного триггера, введены дешифратор и элемент ИЛИ, а в каждый разряд — дополнительный триггер, информационные входы которого соединены соответственно с единичным и нулевым выходами первого триггера, а счетный вход подключен к первой тактовой шине, причем информационный вход основного триггера каждого разряда соединен с выходом мажоритарного элемента и с соответствующим разрядным входом дешифратора, общий вход которого подключен к выходу элемента ИЛИ, первый вход которого соединен с шиной источника питания, а второй — со второй тактовой шиной и счетным входом основного триггера первого разряда, при этом счетный Вход основного триггера последующего разряда соединен с единичным выходом основного триггера предыдущего разряда, кроме того,единичный выход дополнительного триггера соединен с выходной разрядной шиной и первым входом мажоритарного элемента, другие входы которого подключены к соответствующим входным разрядным шинам.This goal is achieved by the fact that a decoder and an OR element are introduced into a multi-channel pulse distributor containing discharges consisting of a majority element and a main trigger in each channel, and an additional trigger is introduced into each discharge, the information inputs of which are connected to the unit and zero outputs of the first trigger, and the counting input is connected to the first clock bus, and the information input of the main trigger of each category is connected to the output of the majority element and to the corresponding discharge the input of the decoder, the common input of which is connected to the output of the OR element, the first input of which is connected to the bus of the power source, and the second to the second clock bus and the counting input of the main trigger of the first discharge, while the counting input of the main trigger of the subsequent discharge is connected to a single output of the main the trigger of the previous discharge, in addition, the single output of the additional trigger is connected to the output bit line and the first input of the majority element, the other inputs of which are connected to the corresponding input m bit lines.

На фиг.1 приведена функциональная схема одного из каналов распределителя; на фиг.2 - схема соединения трех каналов распределителя (для одного разряда).Figure 1 shows a functional diagram of one of the channels of the distributor; figure 2 - connection diagram of the three channels of the distributor (for one discharge).

Многоканальный распределитель импульсов содержит разряды 1, содержащие мажоритарный элемент 2, триггеры 3 и 4, тактовые шины 5 и 6, входные разрядные шины Ί и 8, выходную разрядную шину 9, а также элемент ИЛИ-10, дешифратор 11, выполненный на элементах И, шину 12 источника питания и выходы 13-20 распределителя .The multi-channel pulse distributor contains bits 1, containing the majority element 2, triggers 3 and 4, clock buses 5 and 6, input bit buses Ί and 8, output bit line 9, as well as OR-10 element, decoder 11, made on the And elements, the bus 12 of the power source and the outputs 13-20 of the distributor.

Распределитель построен на базеThe dispenser is based on

3-х разрядного двухступенчатого счетчика импульсов и линейного дешифратора. Каждый разряд счетчика состоит из 2-х последовательно соединенных триггеров 3 и 4. Для исправления сбоев триггеров 3 и 4, выходы триггера 4 в каждом из разрядов 1 мажорируются. Изменение состояния нщжнего ряда счетчика (триггеров 3) происходит по импульсу, действующему по шине 6. Перепись нового состояния счетчика в триггеры верхнего ряда (триггеров 4) происходит по импульсу, действующему по шине 5.3-digit two-stage pulse counter and linear decoder. Each digit of the counter consists of 2 triggers 3 and 4 connected in series. To correct failures of triggers 3 and 4, the outputs of trigger 4 in each of the digits 1 are majorized. The state of the current row of the counter (triggers 3) changes according to the pulse operating on bus 6. The new state of the counter is transferred to the triggers of the upper row (triggers 4) according to the pulse operating on bus 5.

Устройство работает следующим образом.The device operates as follows.

Распределитель можно использовать как для формирования тактовых импульсов, так и для формирования цикловых импульсов. В случае использования распределителя для формирования тактовых импульсов минус источника питания (низкий уровень потенциала) подключается к шине 12, в результате чего тактовые импульсы, действующие на шину 6, проходят на выход элемента ИЛИ 10. Эти импульсы проходят через элементы И дешифратора 11 на соответствующие выходы 13-20 в зависимости от состояния разрядов 1.The distributor can be used both for the formation of clock pulses, and for the formation of cyclic pulses. In the case of using a distributor for generating clock pulses, the minus power supply (low potential level) is connected to the bus 12, as a result of which the clock pulses acting on the bus 6 pass to the output of the OR element 10. These pulses pass through the AND elements of the decoder 11 to the corresponding outputs 13-20 depending on the state of the bits 1.

В случае использования распределителя для формирования цикловых импульсов плюс источника питания (высокий уровень потенциала) подключается к шине 12, в результате чегоIn the case of using a distributor for generating cyclic pulses, a plus power supply (high potential level) is connected to bus 12, as a result of which

839057 4 на выходе элемента ИЛИ 10 устанавли· вается постоянный (высокий) уровень потенциала вне зависимости от наличия на его втором входе тактовых им4 j пульсов. Кроме того, для формирования нужной длительности цикловых импульсов на тактовую шину 6 подаются тактовые импульсы с соответствующих выходов 13-20 дешифратора 11, 10 работающего в режиме формирователя тактовых импульсов. В результате на выходах 13-20 распределителя выделяются импульсы, длительность которых равна периоду следования так15 товых импульсов.839057 4 at the output of OR 10, a constant (high) level of potential is established regardless of the presence of clock pulses 4 j at its second input. In addition, to generate the desired duration of cyclic pulses to the clock bus 6, clock pulses are supplied from the corresponding outputs 13-20 of the decoder 11, 10 operating in the mode of a pulse shaper. As a result, pulses are allocated at the outputs 13–20 of the distributor, the duration of which is equal to the period of repetition of clock pulses.

С данного распределителя импульсов в другие устройства (блоки) вычислительной системы, требующие для своей • работы тактовые и цикловые, импульсы, 20 выдаются мажорированные состояния разрядов счетчика. Это дает возможность сократить число связей между устройствами за счет построения в соответствующих устройствах только дешифра25 торов тактов и циклов.From this pulse distributor to other devices (blocks) of the computing system that require clock and cycle pulses for their operation, • pulses, 20 majorized states of the counter bits are issued. This makes it possible to reduce the number of connections between devices by constructing only clock and cycle decoders in the corresponding devices.

Технико-экономический эффект от при· менения предлагаемого распределителя заключается в его унификации за счет возможности использования его в ка30 честве распределителя тактовых импульсов или распределителя цикловых импульсов. Использование предлагаемого распределителя в сложных системах позволяет сократить число связей меж35 ДУ устройствами, требующих для своей работы тактовые и цикловые импульсы.The technical and economic effect of the application of the proposed distributor consists in its unification due to the possibility of using it as a clock distributor or a cyclic pulse distributor. Using the proposed distributor in complex systems can reduce the number of connections between 35 remote control devices that require clock and cyclic pulses for their operation.

Claims (2)

1.Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.М., Советское радио, 1975, с.274-275, рис.6-10.1.Bukreev I.N. and others. Microelectronic circuits of digital devices. M., Soviet radio, 1975, pp. 274-275, fig.6-10. 2.Авторское свидетельство СССР2. USSR author's certificate № 596935, кл. G Об F 1/04, 17.04.74.No. 596935, cl. G About F 1/04, 04/17/74. 19 3D19 3D ЛL гg
SU792815953A 1979-09-14 1979-09-14 Multichannel rulse distributor SU839057A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792815953A SU839057A1 (en) 1979-09-14 1979-09-14 Multichannel rulse distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792815953A SU839057A1 (en) 1979-09-14 1979-09-14 Multichannel rulse distributor

Publications (1)

Publication Number Publication Date
SU839057A1 true SU839057A1 (en) 1981-06-15

Family

ID=20849028

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792815953A SU839057A1 (en) 1979-09-14 1979-09-14 Multichannel rulse distributor

Country Status (1)

Country Link
SU (1) SU839057A1 (en)

Similar Documents

Publication Publication Date Title
SU839057A1 (en) Multichannel rulse distributor
JPH0923145A (en) Multiple channel pulse width modulation circuit
US4852022A (en) Instructions seqencer for microprocessor with matrix for determining the instructions cycle steps
SU1244658A1 (en) Device for determining two-value nature of finite field elements
SU680177A1 (en) Functional calculator
SU1388921A1 (en) Device for checking number of equipment operation cycles
SU877618A1 (en) Shift register
SU1005026A1 (en) Device for determining number of ones in n-bit number binary code
SU1091350A1 (en) Ring scaling device
SU1043827A1 (en) Pulse repetition frequency divider with controlled fractional countdown ratio
SU1735896A1 (en) Method and device for control of gas-discharge dc indicator panel
SU410382A1 (en)
SU1088123A1 (en) Distributor
SU1087974A1 (en) Multichannel pulse distributor
SU1255992A1 (en) Device for programmed control
SU687446A1 (en) Device for interfacing computor with communication channels
SU798731A1 (en) Multichannel apparatus for step motor control
SU1354359A1 (en) Apparatus for n-channel pulsed power control in m-phase network
SU1241432A1 (en) Device for forming time intervals
SU1106024A1 (en) Redundant counting device
SU401007A1 (en) PULSE DISTRIBUTOR
SU1126953A1 (en) Control device
SU1434454A1 (en) Arrangement for determining restoration resources of technical object with dependent failures
SU439917A1 (en) Phase Shift Code Converter
SU767842A1 (en) N-digit count-and-shift device