SU419958A1 - - Google Patents

Info

Publication number
SU419958A1
SU419958A1 SU1746681A SU1746681A SU419958A1 SU 419958 A1 SU419958 A1 SU 419958A1 SU 1746681 A SU1746681 A SU 1746681A SU 1746681 A SU1746681 A SU 1746681A SU 419958 A1 SU419958 A1 SU 419958A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
circuits
signal
outputs
Prior art date
Application number
SU1746681A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1746681A priority Critical patent/SU419958A1/ru
Application granted granted Critical
Publication of SU419958A1 publication Critical patent/SU419958A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1
Изобретение относитс  к области автоматики и вычислительной техники и предназначено дл  использовани  в запоминающих устройствах с записью информации на магнитной поверхности.
Известные устройства дл  выделени  синхросигнала при воснроизведепин информации с магнитного носител , содержандие подключенный к выходу устройства триггер и соединенные последовательно первый формирователь , соединенный со входом устройства, фазовый детектор, схему сглаживани , генератор , второй формирователь и п-ступенчатый делигель частоты, кажда  ступень которого выполнена в виде двух вспомогательны:; триггеров , соединенных со входами основного триггера, не обладают расширенной областью применени  в св зи с необходимостью перенастройки р да схемных узлов при изменении скорости магнитного носител .
С целью расширени  области применени  устройство содержит блок задани  скорости магнитного носнтел  и три нереключател  стробов, каждый из которых выполнен в виде п схем «И-НЕ, выходы которых подключены к схеме командные входы одноименных схем «И-НЕ всех переключателей стробов соединены с одноименными унравл ющим входом схемы сглаживани  и выходом блока задани  скорости магнитного носител ,
сигнальные входы одноименных схем «И- НЕ .первого и второго переключателей стробов соединены с выходами всномогательных триггеров соответствующих ступеней делител  частоты, а выходы основных триггеров этих ступеней соединены с сигнальными входами соответствующих схем «И-НЕ - третьего переключател  стробов, выход схемы «ИЛИ которого соединен с подключенным к
выходу устройства трнггером, причем выходы схем «ИЛИ первого и второго переключателей стробов соединены с унравл ющими входами фазового детектора. На чертеже показана функциональна  схема устройства дл  случа  иснользовани  двух скоростей движени  магнитного носител .
Управл емый генератор 1 быть выполнен на ннтегральном операционном усилителе по схеме релаксатора, выход которого
соединен со входом формнровател  импульсов 2, выполненном, например, также на ннтегральном онерационном усилителе.
Выход формировател  импульсов 2 подключен ко входу /г-ступенчатого делител  частоты 3, состо щего из двух (при п-2, т. е. двухкратном изменении скорости движени  носител ) счетных триггеров, состо щих соответственно нервый - нз основного 4 и вспомогательных триггеров 5 и 6, а второй - из
основного 7 и всномогательных триггеоов 8
и 9. При этом .выходы плеч вспомогательных триггеров (например, триггеров 5 и 6), соединенные с установочными входами основного триггера 4, подключены перекрестно ко входам других плеч вспомогательных триггеров (например, триггеров 5 и 6).
Нулевые выходы вспомогательных триггеров 5 и 8 подключены в переключателе стробов 10 с сигнальными входами схем «И-НЕ 11 и 12 (13 - схема «ИЛИ), а нулевые выходы вспомогательных триггеров 6 и 9 в переключателе стробов 14 - с сигнальными входами схем «И-НЕ 15 и 16 (17 - схема «И-НЕ).
Нулевой выход основного триггера 4 подключен в переключателе стробов 18 к сигнальному входу схемы 19, а нулевой выход основного триггера 7 - к сигнальному входу схемы «И-НЕ 20.
Выходы схем 19 и 20 через п - входовую (в описываемом случае двухвходовую) схему «ИЛИ 21 соединены со счетным входом выходного триггера 22.
Выходы схем 11 и 12 подключены к п-входовой (например, двухвходовой) схеме «ИЛИ 13 переключател  стробов 10, а выходы схем 15 и 16 - ко входам схемы «ИЛИ- 17 переключател  стробов 14.
Управл ющие входы схем 11 и 15 соединены между собой и подключены к соответствующему выходу блока задани  скорости движени  магнитного носител  23 так же, как и управл ющие входы схем «И-НЕ 12 и 16.
Вход устройства через второй формирователь импульсов 24 и выходы переключателей стробов 10 и 14 подключены к соответствующим входам фазового детектора 25, выход которого подключен к схеме сглаживани  26.
Устройство работает следующим образом.
Частота и фаза собственных колебаний генератора 1 определ ютс  воспроизведенными информационными сигналами, которые после предварительной обработки поступают на формирователь импульсов 24 от обоих фронтов сигнала воспроизведени .
Сигнал ощибки, пропорциональный разности фаз между импульсными последовательност ми (информационной и генератора), определ етс  .фазовым детектором 25. Врем , в течение которого фазовый детектор 25 может выработать сигнал ощибки, определ етс  двум  последовательност ми стробов, постунающими на стробирующие входы фазового детектора 25 с выхода переключателей стробов 10 и 14.
Формирование стробов осуществл ет делитель частоты 3 и переключатели стробов 10 и 14. Дл  запуска делител  частоты 3 из выходного сигнала генератора 1 формирователь импульсов 2 вырабатывает пр моугольные импульсы со скважностью два, поступающие на общие входы триггеров 5 и 6 делител  частоты 3.
Переключение триггеров 5 и 6 происходит таким образом, что сигналы на их пр мых и
инверсных выходах имеют длительность, равную половине периода колебаний генератора, а частоты следовани  этих импульсов в два раза меньще частоты колебаний генератора 1. Таким образом, с четырех выходов триггеров 5 и 6 поступают четыре последовательности импульсов, сдвинутых друг относительно друга па четверть периода. Две из этих последовательностей импульсов используютс  в
качестве стробов, поступающих на вход схем 11 и 15 переключател  стробов 10 и 14 соответственно , а две-на раздельные входы триггера 4.
Частота выходного сигнала триггера 4 в
два раза меньще частоты колебаний генератора 1.
Две последовательности импульсов с нулевых выходов триггеров 8 и 9 с частотой, в четыре раза меньшей частоты колебаний генератора 1, используютс  в качестве стробов и поступают на сигнальные входы схем «И- НЕ 12 и 16 соответственно.
Сигнал с нулевого выхода триггера 7 поступает на сигнальный вход схемы 20.
При движении носител  с максимальной номинальной скоростью с выхода блока 23 разрещаюп1а  команда в виде потенциала поступает па соответствующий вход схемы сглаживани  26 (в результате чего устаиавливаетс  требуема  посто нна  времени пропорционально-интегрирующего фильтра) И на управл ющие входы схем 11, 15, 19. При этом стробы по вл ютс  на выходах схем 11 и 15 и через схемы «ИЛИ 13 и 17 поступают соответственно на стробирующие входы фазового детектора 25, что приводит к его отпиранию.
Одиовременно выходной сигнал триггера 4 по вл етс  на выходе схемы «И-НЕ 19 и через схему 21 поступает на счетный вход
выходного триггера 22, выходные сигналы
которого исиользуЕОтс  как синхросигналы
при обработке информации, записанной на
магнитный носитель с фазовой модул цией.
Импульсы, соответствующие обоим фронтам
сигнала воспроизведени , с выхода формировател  24 ностунают на вход фазового детектора 25 и по вл ютс  па выходе при наличии сигналов на его стробирующих входах. Выходной сигнал фазового детектора через
схему сглаживани  26 воздействует на генераторе 1, измен   частоту его колебаний до тех пор, пока фазы сравниваемых сигналов не будут находитьс  в квадратуре. При скорости движени  магнитного посител  равной, например, половине максимальной, при которой скорость поступлени  информации в два раза ниже, разрегнающа  команда с выхода блока 23 поступает только на входы схем 12, 16, 20 и второй вход схемы сглаживани  26. В результате через переключатели 10, 14, 18 проход т стробы, длительность которых в два раза больще, чем в предыдущем случае. Последовательности стробов с выходов переключателей 10 и 14 управл ют работой фазового детектора 25, а последовательность с выхода переключател  18, после делени  на два триггером 22, используетс  в качестве выходного синхросигнала.
Аналогичным образом происходит Быделение синхросигнала и на других скорост х поступлени  воспроизводимых информацнонпых импульсов.
Поскольку в сигнале с фазовой модул цией всегда наход тс  составл ющие с удвоенной частотой, то управление колебани ми генератора происходит на двойной частоте ниформационного сигнала.
С целью формировани  стробов делителем частоты 3 частота колебаний управл емого генератора должиа быть в два раза выше удвоенной частоты следовани  импульсов воспроизведени .
Собственна  номинальна  частота управл емого генератора выбираетс  из услови  обеспечени  работы при максимальной скорости движени  магнитного носител  и, следовательно , должна быть в четыре раза больнге максимальной скорости поступлени  информационных импульсов.
При изменении скорости поступлени  информационных импульсов номинальна  частота управл емого генератора остаетс  посто нной , а автоматически измен етс  только длительность стробов.
Устройство позвол ет обеспечить возможность выделени  синхросигнала при ступенчатом изменении скорости поступлени  информационных сигналов и тем самым избежать ручной перестройки при эксплуатации.
Предмет изобретени 
Устройство дл  выделени  синхросигнала при воспроизведении информации с магнитного носител , содержащее подключенный к выходу устройства триггер и соединенные последовательно первый формирователь, соединенный со входом устройства, фазовый детектор, схему сглаживани , генератор, второй формирователь и /г-ступенчатый делитель частоты, кажда  ступень которого выполнена в виде двух вспомогательных триггеров, соединенных со входПМн основного триггера, отличающеес  тем, что, с целью расширени  области
применени  устройства, оно содержит блок задани  скорости магнитного носител  и три переключател  стробов, каждый из которых выполнен в виде п схем «И-НЕ, выходы которых подключены к схеме «ИЛИ, командные входы одноименных схем «И-НЕ всех переключателей стробов соединены с одноименным управл ющим входом схемы сглаживани  и выходом блока задани  скорости магнитного носител , сигнальные входы одноименных схем «И-НЕ первого и второго переключателей стробов соединены с выходами вспомогательных триггеров -соответствующих ступеней делител  частоты, а выходы основных триггеров этих ступеней соединены с сигнальными входами соответствующих схем «И-НЕ третьего переключател  стробов, выход схемы «ИЛИ которого соединен с подключенным к выходу устройства триггером , причем выходы схем «ИЛИ первого и
второго переключателей стробов соединены с управл ющими входами фазового детектора
SU1746681A 1972-02-10 1972-02-10 SU419958A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1746681A SU419958A1 (ru) 1972-02-10 1972-02-10

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1746681A SU419958A1 (ru) 1972-02-10 1972-02-10

Publications (1)

Publication Number Publication Date
SU419958A1 true SU419958A1 (ru) 1974-03-15

Family

ID=20502822

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1746681A SU419958A1 (ru) 1972-02-10 1972-02-10

Country Status (1)

Country Link
SU (1) SU419958A1 (ru)

Similar Documents

Publication Publication Date Title
US3701039A (en) Random binary data signal frequency and phase compensation circuit
US5278702A (en) Data synchronizer with symmetric window generation
US4227251A (en) Clock pulse regenerator
JPS6338584Y2 (ru)
JP3440120B2 (ja) ディジタル信号からクロック信号を発生するための装置
US6498537B1 (en) Phase comparison circuit having a controlled delay of an input signal
GB1294759A (en) Variable frequency oscillator control systems
US4024414A (en) Electrical circuit means for detecting the frequency of input signals
US4207539A (en) Frequency synthesizer
JPH0681129B2 (ja) データ検出器
US3602834A (en) Timing recovery circuits
SU419958A1 (ru)
JP2859082B2 (ja) ビットクロック再生装置
US3778724A (en) Voltage controlled digital pulse train generator
KR890007564A (ko) 라인 동기화 회로
GB1436851A (en) Analog-to-digital-converter
SU433652A1 (ru) УСТРОЙСТВО ДШТ ВВДЕЯЕНШ СРШХРОСИгаДЛА^ i^^
SU391750A1 (ru) Устройство дискретной фазовой синхронизации
GB1258117A (ru)
JPH0363249B2 (ru)
SU661769A1 (ru) Частотно-фазовый детектор
SU1666970A1 (ru) Дискретное фазосдвигающее устройство
SU839066A1 (ru) Делитель частоты следовани иМпульСОВ
SU1704163A1 (ru) Устройство синхронизации информации, воспроизводимой с магнитного носител
JPH0193213A (ja) クロック再生装置