SU413505A1 - - Google Patents

Info

Publication number
SU413505A1
SU413505A1 SU1786442A SU1786442A SU413505A1 SU 413505 A1 SU413505 A1 SU 413505A1 SU 1786442 A SU1786442 A SU 1786442A SU 1786442 A SU1786442 A SU 1786442A SU 413505 A1 SU413505 A1 SU 413505A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
switch
counter
circuits
line
Prior art date
Application number
SU1786442A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1786442A priority Critical patent/SU413505A1/ru
Application granted granted Critical
Publication of SU413505A1 publication Critical patent/SU413505A1/ru

Links

Description

Изобретение относитс  к области вычислительной техники п может быть использовано в качестве автоматического построител  графиков в регистрирующих устройствах с линейным органом записи, основанных, например, на электростатическом, электрохимическом, феррографическсм и других способах регистрации .
Известны устройства дл  записи информации , содержащие усилители записи, которые через логические схемы «И, «ИЛИ и «НЕ подключены к дешифраторам столбцов и строк, причем дешифратор строк через коммутатор подсоединен к счетчику, дешифратор столбцов через коммутатор - к запоминающему регистру, а запоминающий регистр - к ключам, которые соединены со счетчиком.
В них вычерчивание графиков происходит построчно с параллельным формированиеи всей строки.
Однако такие устройства регистрируют только отрезки пр мых линий.
Цель изобретени  - обеспечение регистрации замкнутых фигур, заштрихованных различным образом, т. е. расширение области применени  устройства.
Это достигаетс  тем, что в устройство введен дополнительный счетчик координаты X, который подключен к дещифратору строк, а
коммутатор подсоединен к другим входам схем «И.
Иа фиг. 1 показана функциональна  схема устройства; на фиг. 2 - контуры заданной и
регистрируемой фигуры (стрелки); па фиг. 3 - сплонпюе изображение и изображение «в клетку, нолучасмые в устройстве дл  записи информации. Устройство содержит двоичные счетчики 1
и 2 координаты А , ключи 3, запоминающий
регистр 4, дешифратор 5 , дешифратор 6
Лстр, схемы «ПЛИ 7, инверторы 8, схемы
«И 9, усилнтелн 10 заппси и коммутатор 11.
В исходном состо нии в счетчики 1 и 2 записано определенное количество импу.дьсов А , поступающих на их входы с линейных иптернол торов . Иервый ннтернол тор формнрует контур фигуры, приход щийс  на начало горизонтально строк (Летб), а второй
интерпол тор - контур , Нр ХОДЯНД 1ЙСЯ на ГОр ЗОНТаЛЬ ОЙ строк (Летр).
Выход первого счетч ка 1 через 3 с входами запом на 0 цего 4, - с входам ден фратора 5 Лстп, а выход счетчика 2 - с входами
,ХОДЫ Де Нфрадеш фратора б 3 ВХОДОВ НерВОЙ
торов К
«или 7, входы
и второй групп схе выходами схем «ИЛИ которых соединены с
7 предыдущего разр да той же группы. Выходы схем «ИЛИ первой группы подсоединены к одним из входов схем «И 9, а выходы схем «ИЛИ второй группы через ипверторы 8 - к другим входам схем «И 9, третьи входы которых соедине 1ы с выходом коммутатора 11. Выходы схем «И 9 подключены к входам усилителей 10 записи. Устройство работает следующие образом. Вслед за приходом импульса с обоих интерпол торов , означа101цего конец выдачи импульсов А;у„с.и„ и л-стр.п на вход устройства начинают поступать управл ющие импульсы. Первый управл юпип импульс УРМ через коммутатор 11 поступает на одни из входов схем «И 9 и разрешает формиропапие строки п. Коммутатор типа «гитриховки фигуры выдает сигнал з1 на запрет тех или И1Пз1х схем «И 9 - запрет по вертикали, либо сигналы иа запрет всех схем «И 9 дагпюй строки п - запрет по горизонтали. Происходит формнровапие « птриховки фигуры. При «сплопиюй нприховке запреты с кстмутатора не выдаютс . При получепии нтрпховки «в клетку запрещаюпи-ie сигналы с коммутатора подаютс  ие па каждую строку формируемой фигуры , а через строку, причем в той строке, где происходит выдача запрепдающих сигналов , они поступают пе на каждую схему «И 9, а через одпу (фиг. 3). 5 15 20 2.5 30 Второй управл ющий импульс открывает ключи 3 и из двоичпого счетчика 1 в запоминающий регистр 4 переписываетс  Лстбл.ц. Таким образом, при формировании строки и происходит запомииапие показани  первого счетчика X (считающего импульсы с 1-го ин- Уст6„ .1. терпол тора) изобретени  Устройство дл  записи информации, содержащее усилители записи, которые подключеиы к одпки из входов схем «И, соединенных с одпими из схем «ИЛИ, подключенными к дешифратору строк, и инверторами, подключепными к другим схемам «ИЛИ, еоедииенным с дешифратором столбцов, соединенным с запоминающим регистром, который подключен к ключа .и, соединенным с основным счетчиком координаты X, и коммутатор, отличающеес  тем, что, с целью расширени  области примеиепи  устройства, опо содержит дополнительный счетчик координаты X, который подключен к дещифратору строк, а коммутатор подключен к другим входам схем «И.
/ „ „ штлри абки фигуры
H регистрирующи. э/7емеитпа
uz.1
SU1786442A 1972-05-18 1972-05-18 SU413505A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1786442A SU413505A1 (ru) 1972-05-18 1972-05-18

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1786442A SU413505A1 (ru) 1972-05-18 1972-05-18

Publications (1)

Publication Number Publication Date
SU413505A1 true SU413505A1 (ru) 1974-01-30

Family

ID=20514740

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1786442A SU413505A1 (ru) 1972-05-18 1972-05-18

Country Status (1)

Country Link
SU (1) SU413505A1 (ru)

Similar Documents

Publication Publication Date Title
SU413505A1 (ru)
SU703864A1 (ru) Запоминающее устройство
SU1024898A2 (ru) Устройство дл сопр жени дискретных датчиков с электронной вычислительной машиной
SU1317484A1 (ru) Запоминающее устройство с коррекцией ошибок
SU1387191A1 (ru) Пороговый элемент
SU454555A1 (ru) Устройство дл сопр жени канала св зи с эвм
SU1298766A1 (ru) Устройство дл формировани адресов процессора быстрого преобразовани Фурье
SU743030A1 (ru) Запоминающее устройство
SU1193655A1 (ru) Преобразователь последовательного кода в параллельный
SU374598A1 (ru) Функциональный преобразователь для определения расстояния между полюсами двумерных геометрических фигур
SU1264174A1 (ru) Устройство дл обслуживани запросов
SU1363224A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU989558A1 (ru) Устройство дл контрол двоичного кода на четность
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
RU1785083C (ru) Декодирующее устройство
US3122630A (en) Parity circuit
SU1462334A2 (ru) Устройство дл сбора информации от дискретных датчиков
SU1327173A1 (ru) Устройство дл магнитной записи информации
SU857967A1 (ru) Устройство сопр жени
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU476601A1 (ru) Устройство сдвига цифровой информации
SU406173A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ ПРАВИЛЬНОСТИ ЭЛЕКТРИЧЕСКИХ СОЕДИНЕНИЙ
SU1401468A1 (ru) Устройство дл сопр жени источника и приемника информации
SU961123A1 (ru) Дискретна лини задержки