SU365845A1 - RECURRENT REVERSIBLE PULSES COUNTER - Google Patents
RECURRENT REVERSIBLE PULSES COUNTERInfo
- Publication number
- SU365845A1 SU365845A1 SU1444092A SU1444092A SU365845A1 SU 365845 A1 SU365845 A1 SU 365845A1 SU 1444092 A SU1444092 A SU 1444092A SU 1444092 A SU1444092 A SU 1444092A SU 365845 A1 SU365845 A1 SU 365845A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- decatron
- recurrent
- pulses
- counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к импульсной технике , в частности к устройствам дл счета импульсов с визуальной индикацией.The invention relates to a pulse technique, in particular to pulse counting devices with visual indication.
Известен многоразр дный реверсивный счетчик импульсов, содержащий декатроны младшего и старшего разр дов и расщепитель импульсов .A multi-bit reversible pulse counter is known, containing decatrons of the lower and higher order bits and a pulse splitter.
Недостатком известного устройства вл етс сброс единицы старшего разр да при установке младшего разр да на «О.A disadvantage of the known device is to reset the high order unit when setting the low order bit to "A.
Предлагаемое устройство от известного отличаетс тем, что оно снабжено подключенн ми параллельно расщепителю импульсов последовательно соединенными фазовращателем, нороговыми элементами и дополнительным расщепителем импульсов, выходы которого через переключатель подключены к управл юН1ИМ входам декатрона старшего разр да.The proposed device differs from the known one in that it is supplied connected in parallel to a pulse splitter by serially connected phase shifter, normal elements and an additional pulse splitter, the outputs of which through a switch are connected to the higher-order decatron control inputs.
На фиг. 1 дана блок-схема декады иредлагаемого счетчика; на фиг. 2 - временные диаграммы , но сн юпи1е его работу.FIG. 1 is a block diagram of a decade and the proposed counter; in fig. 2 - time diagrams, but with his work.
Предлагаемый счетчик содержит декатроны У и 2, нагрузочные сопротивлени 3 и 4, фазовращатель 5, расщепители 6 и 7 импульсов, переключатель 8, входы .9 и 10 декатрона, импульсы // на нагрузочном сопротивлении, импульсы 12 на входах декатрона при реверспнIIOM счете импульсов и импульсы 13 на входах декатроиа при реверсном счете импульсов.The proposed counter contains decatrons U and 2, load resistances 3 and 4, phase shifter 5, splitters 6 and 7 pulses, switch 8, inputs .9 and 10 of the decatron, pulses // on the load resistance, pulses 12 on the inputs of the decatron when reversing pulse counting and pulses 13 at the inputs of decatroia with reverse pulse counting.
Предлагаемый счетчик работает следующим образом.The proposed counter works as follows.
Расщепитель 6 импульсов формирует сдвинутые но фазе имиульсы из переднего фронта управл ющего импульса (фиг. 2, импульсы // п12).Pulse splitter 6 generates imimulsions shifted in phase from the leading edge of the control pulse (Fig. 2, pulses // n12).
Передний фронт импульса соответствует моменту установки индикатора на «О.The leading edge of the pulse corresponds to the moment the indicator is set to “O.
Расщепитель 7. подключенный к источникуSplitter 7. connected to source
импульсов (нагрузке 3 декатрона младаюгоpulses (load 3 decatron Mladougo
разр да) через фазовращатель 5 формируетbit) through phase shifter 5 forms
импульсы из заднего фронта управл юо1.егоimpulses from the falling front of the control
импульса (фиг. 2, пмпульсы // и /5). Заднийpulse (Fig. 2, pmpulses // and / 5). Rear
фронт соответствует моменту окончани иидикации индекса «О.the front corresponds to the moment when the index “O.
При пр мом смете входы декатрона 2 подключены через переключатель 8 к выходам расн1епител 6 импульсов так. что срабатывание декатрона 2 происходит в момент устаповкп декатрона младшего разр да на «О.In the direct estimate, the inputs of the decatron 2 are connected via a switch 8 to the outputs of the relay of 6 pulses. that the operation of the decatron 2 occurs at the moment of the installation of the lower-order decatron on “O.
При обратном счете входы декатрона 2 нодключены через переключатель S к выходам расщепнтел 7 пмпульсов так, что срабатывание декатрона происходит в момент установки декатрона младшего разр да на «9.When counting back, the inputs of the decatron 2 are connected via the switch S to the outputs of the split 7 pulses so that the operation of the decatron occurs when the low-order decatron is set to “9.
П р е :i мет изобретен и PRE: i meth invented and
Многоразр дный реверсивный счетчик импульсов , содержащий декатроны младшего иMulti-bit reversible pulse counter containing junior and decatrons
остаршего разр дов и расщепитель импульсов, .отличающийс тем, что, с целью повышени надежности, он снабжен подлюченными парал .лельно расщепителю импульсов последова;гельно соединенными фазовращателем, пороговыми элементами и дополнительным расщепителем импульсов, выходы которого через переключатель подключены к управл ющим входам декатрона старшего разр да.outdated bits and a pulse splitter. distinguished by the fact that, in order to increase reliability, it is provided with connected parallel pulse splitters sequentially; separately connected phase shifter, threshold elements and an additional pulse splitter, the outputs of which through a switch are connected to the control inputs of the older decatron bit
-12-12
tpue itpue i
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1444092A SU365845A1 (en) | 1970-05-25 | 1970-05-25 | RECURRENT REVERSIBLE PULSES COUNTER |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1444092A SU365845A1 (en) | 1970-05-25 | 1970-05-25 | RECURRENT REVERSIBLE PULSES COUNTER |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894662234A Addition SU1696162A2 (en) | 1989-03-14 | 1989-03-14 | Collet chuck |
Publications (1)
Publication Number | Publication Date |
---|---|
SU365845A1 true SU365845A1 (en) | 1973-01-08 |
Family
ID=20453520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1444092A SU365845A1 (en) | 1970-05-25 | 1970-05-25 | RECURRENT REVERSIBLE PULSES COUNTER |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU365845A1 (en) |
-
1970
- 1970-05-25 SU SU1444092A patent/SU365845A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU365845A1 (en) | RECURRENT REVERSIBLE PULSES COUNTER | |
SU363215A1 (en) | BINARY COUNTER WITH ERROR CONTROL | |
SU482814A1 (en) | Shift register | |
SU414743A1 (en) | COUNTER WITH ACCOUNT COEFFICIENT 2 "—2 '^' ' | |
SU141680A1 (en) | Pulse Counter with Reverse Count | |
SU450166A1 (en) | Calculator of the difference of two numbers | |
SU470922A1 (en) | Pulse counting device | |
SU1119023A1 (en) | Device for simulating propabilistic graph | |
SU484564A1 (en) | Discrete pulse drive | |
SU460363A1 (en) | Device for monitoring and accounting for the total angle of rotation of the platform bucket excavator | |
SU951297A1 (en) | Device for determination of two number difference | |
SU817717A1 (en) | Device for monitoring pulse train | |
SU884114A1 (en) | Pulse duration discriminator | |
SU947952A2 (en) | Pulse duration discriminator | |
SU733109A1 (en) | Reversible ternary n-bit pulse counter | |
SU409218A1 (en) | DEVICE FOR COMPARISON OF BINARY NUMBERS | |
SU463235A1 (en) | Pulse counting counter | |
SU434369A1 (en) | INTERVAL TIME CONVERTER TO DIGITAL CODE | |
SU1167608A1 (en) | Device for multiplying frequency by code | |
SU919090A1 (en) | Device for monitoring operation of counter with potential output | |
SU440665A1 (en) | Pulse trainer | |
SU494843A1 (en) | Pulse shaper | |
SU436359A1 (en) | ||
SU541290A1 (en) | Controlled trigger | |
SU482882A1 (en) | Multichannel delay device and rectangular pulse reproduction |