SU817717A1 - Device for monitoring pulse train - Google Patents

Device for monitoring pulse train Download PDF

Info

Publication number
SU817717A1
SU817717A1 SU792764600A SU2764600A SU817717A1 SU 817717 A1 SU817717 A1 SU 817717A1 SU 792764600 A SU792764600 A SU 792764600A SU 2764600 A SU2764600 A SU 2764600A SU 817717 A1 SU817717 A1 SU 817717A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
counter
sequence
signal
input
Prior art date
Application number
SU792764600A
Other languages
Russian (ru)
Inventor
Юлиус Александрович Джагаров
Original Assignee
Dzhagarov Yulius A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dzhagarov Yulius A filed Critical Dzhagarov Yulius A
Priority to SU792764600A priority Critical patent/SU817717A1/en
Application granted granted Critical
Publication of SU817717A1 publication Critical patent/SU817717A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных устройствах.The invention relates to computing and can be used in digital computing devices.

Известно устройство дл  контрол  последовательности импульсов, содержащее элементы задержки и элементы ИЛИ fl .A device for controlling a pulse train is known, which contains delay elements and OR fl elements.

Однако известное устройство не обнаруживает пропадани  четного числа импульсов подр д.However, the known device does not detect the disappearance of an even number of pulses of additional order.

Наиболее близким к предлагаемому  вл етс  устройство дл  контрол  последовательности импульсов, содержащее два элемента ИЛИ, триггер со счетньдм входом, элемент И и элемент задержки f2.Closest to the present invention is a device for controlling a sequence of pulses, containing two OR elements, a trigger with a counting input, an AND element, and a delay element f2.

Недостаток устройства - необнаружение лишних импульсов в контролиру .емой последовательности. Кроме того, дл  работы известного устройства необходимо деление последовательности . импульсов на четные и нечетные к врем  обнаружени  искажени  зависит от четности прюпавшего импульса.The disadvantage of the device is the non-detection of excess pulses in the controlled sequence. In addition, for the operation of the known device requires the division of the sequence. pulses on even and odd to the time of distortion detection depends on the parity of the pinned pulse.

Цель изобретени  - повышение достоверности контрол  за счет обнаружени  лишних импульсов.The purpose of the invention is to increase the reliability of control due to the detection of excess pulses.

Поставленна  цель достигаетс  .тем, что в устройство дл  контрол The goal is achieved. In order to control the device

последовательности импульсов, содержащее элемент задержки и элемент ИЛИ, введены элемент исключающее ИЛИ и кольцевой счетчик, причем выход элемента задержки соединен со входом элемента исключающее ИЛИ, второй вход которого и вход э/1емента задержки  вл ютс  входом устройства, а выход элемента исключающее ИЛИ соединен со входом кольцевого счетчика, выходы разр дов которого, начина  с третьего , соединены соответственно со входами элемента ИЛИ, выход которого  вл етс  выходом сигнала сбо  pulse sequences containing a delay element and an OR element, an exclusive OR element and a ring counter are introduced, the output of the delay element connected to the input of the exclusive OR element, whose second input and input of the delay element are the device input, and the output of the exclusive OR element the ring counter input, the bit outputs of which, starting from the third, are connected respectively to the inputs of the OR element, the output of which is the output of a fault signal

5 устройства..5 devices ..

На чертеже изображена блок-схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Устройство содержит кольцевой счетчик 1, элемент 2 исключающее ИЛИ,  The device contains a ring counter 1, element 2 exclusive OR,

0 элемент ИЛИ 3 и элемент 4 задержки.0 element OR 3 and element 4 delay.

Устройство работает следующим образом .The device works as follows.

При поступлении на вход устройства .первого импульса контролируемой When the device arrives at the input of the device. The first pulse is controlled

5 последовательности он попадает на вход элемента 4 задержки и на первый вход элемента 2 исключающее ИЛИ (длительность задержки элемента 4 подбираетс  равной сумме длительностей 5 of the sequence, it enters the input of the delay element 4 and the first input of the element 2 is exclusive OR (the delay time of the element 4 is chosen equal to the sum of the durations

0 импульса и паузы). Поскольку в этот0 impulse and pause). Since this

омент на второй вход элемента 2 ействует сигнал О, на его выходе по вл етс  сигнал 1, в результате чего сигнал 1 переписываетс  из нулевого разр да счетчика в первый. К моменту по влени  на входе устройства торого импульса на выходе элемента 4 по вл етс  задержанный первый импульс , на обоих входах элемента 2 .сигнал 1, а на его выходе - сигнал 0. писанна ситуаци  повтор етс  при каждом следующем импульсе. В счетчике 1 последующих переключений не будет и на выходе элемента 3 сохранитс  сигнал 0. По окончании контролируемой последовательности ее последний импульс, задержанный элементом 4, вызывает срабатывание элемента 2, в результате чего сигнал 1 переписываетс  из первого разр да счетчика во второй.The signal to the second input of element 2 is acted upon by signal O, and signal 1 appears at its output, as a result of which signal 1 is rewritten from the zero digit of the counter to the first. By the time the device arrives at the impulse of the pulse at the output of element 4, a delayed first pulse appears, signal 1 at both inputs of element 2, and signal 0 at its output. The written situation repeats with each subsequent pulse. In the counter 1, the subsequent switchings will not occur and the signal 0 will remain at the output of element 3. At the end of the monitored sequence, its last pulse delayed by element 4 triggers element 2 to trigger, resulting in signal 1 being rewritten from the first discharge of the counter to the second.

Таким образом, при отсутствии искажений -в контролируемой последовательности импульсов на-выходе элемента 3 сохран етс  сигнал 0. При по влении в контролируемой последовательности лишнего импульса происходит следующее. Пусть дЛ  определенности посторонний импульс включаетс  между первым и вторым импульсами контролируемой последовательности, тогда первый икшульс описаннь М выше образом переписывает 1 из нулевого разр да счетчика в первый разр д и поступает в элемент задержки, посторонний импульс вызывает срабатывание элемента 2, так как на его второй вход в этот момент действует сигнал О, сигнал 1 переписываетс  во.второй разр д счетчика. По вление второго импульса контролируемой последовательности не вызывает переключени  счетчика 1, так как совпадает на входе элемента 2 с задержанным элементом 4 первьв4 импульсом. Однако посторонний импульс, задержанный элементом 4, вызывает срабатывание элемента 2, так как в этот момент на второй вход элемента 2 действует сигнал О,сигнал записываетс  в третий разр д счетчика и поступает через элемент ИЛИ 3 на выход устройства, что соответствует наличию искажени  в контролируемой последовательности импульсов. Каждое последующее искажение приводит к переключению счетчика 1 на два разр да.Thus, in the absence of distortions, in a controlled sequence of pulses at the output of element 3, the signal 0 is retained. When an extra pulse appears in the controlled sequence, the following occurs. Let the extraneous impulse of certainty be switched on between the first and second impulses of the monitored sequence, then the first pulse described in M above rewrites 1 from the zero discharge of the counter to the first discharge and enters the delay element, the extraneous impulse triggers the triggering of element 2, since its second the input at this moment is the signal O, the signal 1 is rewritten in the second digit of the counter. The appearance of the second pulse of the monitored sequence does not cause the switching of counter 1, since it coincides at the input of element 2 with the delayed element 4 of the first pulse. However, an extraneous pulse delayed by element 4 triggers element 2, since at that moment signal O acts at the second input of element 2, the signal is recorded into the third digit of the counter and arrives through the element OR 3 at the device output, which corresponds to the presence of distortion in the monitored pulse sequences. Each subsequent distortion leads to the switching of counter 1 by two bits.

В случае пропгщани  в последовательности произойдет следующее . Например, пропадает второй импульс тогда первый импульс описанным выше образом переписывает сигнал 1 в первый разр д счетчика, а затем после задержки элементом 4 - во второй разр д, так вследствие пропадани  второго импульса на входах элемента 2 действуют различные сигналы. С по влением третьего им . пульса последовательности сигнал 1In the case of proxy in the sequence, the following will occur. For example, the second pulse disappears, then the first pulse in the manner described above rewrites signal 1 to the first digit of the counter, and then after a delay by element 4 to the second bit, so due to the second pulse disappearing at the inputs of element 2 different signals act. With the appearance of the third to them. pulse sequence signal 1

переписываетс  в третий счетчика , так как в этот момент на входа элемента 2 действуют различные сигналы из-за отсутстви  на выходе элемента 4 задержанного второго импульса , С выхода третьего разр да счетчика 1 через элемент ИЛИ 3 на выход устройства поступает сигнал 1, соответствующий наличию искажени  в контролируемой последовательности. Каждое последующее искажение и в этом случае приводит к переключению счетчика на два разр да. Включение третьего и старших разр дов счетчика происходит только при наличии в контролируемой последовательности искажени . В св зи с этим кроме описан ной выше функции счетчик1 может быт использован дл  подсчета количества искажений в контролируемой последовательности . Если после окончани  последовательности импульсов счетчик оказалс  переключенным на к-й разр д ( к.3), то количество искажений равно 0,5 (к-2). Включение к-го разр да до окончани  контролируемо й последовательности означает, что к данному моменту зарегистрировано 0,5(к-1) искажений,. .rewrites into the third counter, since at this moment various signals act on the input of element 2 due to the absence of a delayed second pulse at the output of element 4, and the signal 3 from the output of the third discharge of counter 1 through the element OR 3 in a controlled sequence. Each subsequent distortion and in this case leads to switching the counter by two bits. The inclusion of the third and higher bits of the counter occurs only if there is a distortion in the controlled sequence. In this connection, besides the function described above, counter 1 can be used to count the number of distortions in a controlled sequence. If after the end of the pulse sequence the counter turned out to be switched to the k-th bit (q.3), then the number of distortions is 0.5 (k-2). The inclusion of the k-th bit before the end of the controlled sequence means that by this time there are 0.5 (k-1) distortions ,. .

Предлагаемое устройство позвол ет обнаружить искаже.ние контролируемой последовательности импульсов в течение времени, равного одному такту , счита  с момента по влени , искажени , пропадание и включение в контролируемую последовательность лишнего импульса.The proposed device makes it possible to detect the distortion of a monitored pulse sequence for a time equal to one cycle, counting from the moment of appearance, distortion, disappearance and inclusion of an extra pulse in the monitored sequence.

Кроме того, в устройстве имеетс  возможность без дополнительных аппаратурных средств подсчитать число искажений в контролируемой последовательности , дл  работы устройства не требуетс  предварительных преобразований контролируемой последовательности импульсов, например, разделени  ее на четные и нечетные импульсы ..In addition, it is possible in the device to count the number of distortions in a controlled sequence without additional hardware, the device does not require preliminary transformations of a controlled sequence of pulses, for example, dividing it into even and odd pulses.

Таким образом, предлагаемое ус- . тройство позвол ет повысить достоверность контрол  последовательности импульсов.Thus, the proposed us-. The trio allows to increase the reliability of the control of the sequence of pulses.

Claims (2)

1.Авторское свидетельство СССР 337782, кл- G 06 F 11/00 1970.1. Authors certificate USSR 337782, CL- G 06 F 11/00 1970. 2.Авторское свидетельство СССР 440665, кл. G 06 F 11/00, 1972 {прототид. .2. Authors certificate of the USSR 440665, cl. G 06 F 11/00, 1972 {prototid. .
SU792764600A 1979-05-07 1979-05-07 Device for monitoring pulse train SU817717A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792764600A SU817717A1 (en) 1979-05-07 1979-05-07 Device for monitoring pulse train

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792764600A SU817717A1 (en) 1979-05-07 1979-05-07 Device for monitoring pulse train

Publications (1)

Publication Number Publication Date
SU817717A1 true SU817717A1 (en) 1981-03-30

Family

ID=20827063

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792764600A SU817717A1 (en) 1979-05-07 1979-05-07 Device for monitoring pulse train

Country Status (1)

Country Link
SU (1) SU817717A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1237282A1 (en) * 2001-02-23 2002-09-04 Nec Corporation Circuit for the detection of clock signal period abnormalities

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1237282A1 (en) * 2001-02-23 2002-09-04 Nec Corporation Circuit for the detection of clock signal period abnormalities
US6545508B2 (en) 2001-02-23 2003-04-08 Nec Corporation Detection of clock signal period abnormalities

Similar Documents

Publication Publication Date Title
SU817717A1 (en) Device for monitoring pulse train
SU544121A1 (en) Device control pulse sequences
SU972513A2 (en) Device for checking pulse sequence
SU538484A1 (en) Information pulse selector
SU1051727A1 (en) Device for checking counter serviceability
RU1789985C (en) Analog signals identificator
SU1262501A1 (en) Signature analyzer
SU589621A1 (en) Register
SU966913A1 (en) Checking device
SU455457A1 (en) Pulse generator
SU1285581A2 (en) Device for synchronizing pulses
SU957425A1 (en) Device for checking pulse train
SU1462493A1 (en) Device for monitoring signal sequence
SU687577A1 (en) Device for obtaining the difference between two pulse trains
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU1496014A1 (en) Selective call device
SU117503A1 (en) Binary reversible counter with triggering triggers on single inputs
SU1030789A1 (en) Data input device
SU1283775A1 (en) Device for simulating faults
SU1180896A1 (en) Signature analyser
SU1088143A2 (en) Device for detecting errors of bipolar signal
SU697996A1 (en) Reversible counter monitoring device
SU1291985A1 (en) Device for checking pulse distributor
SU401006A1 (en) BINARY PULSE COUNTER
SU319082A1 (en)