SU966913A1 - Checking device - Google Patents

Checking device Download PDF

Info

Publication number
SU966913A1
SU966913A1 SU813260521A SU3260521A SU966913A1 SU 966913 A1 SU966913 A1 SU 966913A1 SU 813260521 A SU813260521 A SU 813260521A SU 3260521 A SU3260521 A SU 3260521A SU 966913 A1 SU966913 A1 SU 966913A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
counter
multiplexer
trigger
Prior art date
Application number
SU813260521A
Other languages
Russian (ru)
Inventor
Александр Николаевич Иванов
Людмила Владимировна Солодова
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU813260521A priority Critical patent/SU966913A1/en
Application granted granted Critical
Publication of SU966913A1 publication Critical patent/SU966913A1/en

Links

Description

( УСТРОЙСТВО КОНТРОЛЯ(DEVICE CONTROL

1one

Изобретение относитс  к импульсной технике и может быть использовано дл  контрол  достижени  счетчиком заданного кодового состо ни  в цифровых измерительных и вычислительных системах.The invention relates to a pulse technique and can be used to control when a counter reaches a predetermined code state in digital measurement and computing systems.

Известно устройство контрол , содержащее мультиплексор с числом входов, равным разр дности контролируемого счетчика, триггер с установочкмми входами, элемент задержки и элемент совпадени  fl3Недостатком этого устройства контрол   вл етс  ограниченность его функциональных возможностей.A control device is known that contains a multiplexer with a number of inputs equal to the size of the counter being monitored, a trigger with set inputs, a delay element and a fl3 coincidence element. The disadvantage of this control device is its limited functionality.

Известно также устройство контро/1Я , содержащее счетчик, мультиплексор , триггер, инвертор и элемент совпадени , первый которого соединен .с выходом инвертора, а первый вход триггера соединен с входом устройства контрол  и входом счетчика, выходы которого соединены с информационными входами мультиплексора, управл ющие входы которого соединены с управл ющими входами устройства контрол  2.It is also known that a counter / 1π device contains a counter, a multiplexer, a trigger, an inverter, and a coincidence element, the first of which is connected to the inverter output, and the first trigger input is connected to the control device input and the counter input, whose outputs are connected to the multiplexer information inputs, controlling the inputs of which are connected to the control inputs of the control device 2.

Недостатком такого устройства контрол   вл етс  относительно низка  точность контрол .The disadvantage of such a control device is the relatively low control accuracy.

Цель изобретени  - повышение достоверности контрол .The purpose of the invention is to increase the reliability of the control.

Поставленна  цель достигаетс  The goal is achieved

to тем, что в устройство контрол , содержащее счетчик, мультиплексор, триггер , инвертор и элемент совпадени , первый вход которого соединен с выIS ходом инвертора, а первый вход три1- гера соединен с входом устройства контрол  и входом счетчика, выходы которого соединены с информационными .входами мультиплексора, управл ющие To the fact that the control device contains a counter, a multiplexer, a trigger, an inverter and a coincidence element, the first input of which is connected to the inverter output, and the first input of the triangle is connected to the input of the control device and the counter input, the outputs of which are connected to the information ones. multiplexer inputs that control

Claims (1)

20 входы которого соединены с управл ющими входами устройства контрол , введен элемент задержки, вход которого соединен с выходом мультиплек39 сора и входом инвертора, а выход элемента задержки соединен с BTQрым входом элемента совпадени , выход которого соединен с вторым входо триггера. На фиг. 1 показана структурна  схема устройства контрол ; на фиг. 2 временные диаграммы, по сн ющие функ ционирование устройства. Устройство контрол  содержит мультиплексор 1,инвертор 2, элемент задержки 3, элемент, совпадени  4, триггер 5 и счетчик 6. Первый вход элемента совпадени  4 соединен с выJxoflOM инвертора 2, а первый вход тр гера 5 соединен с входом 7 устройств контрол  и входом счетчика 6, выходы информационным которого соединены с входами мультиплексора 1, управл ющи входы котррогосоединеньТ с управл ющими входами 8 устройства контрол , а вход элемента задержки 3 соединен с выходом мультиплексора 1 и входом инвертора 2, выход элемента задержки 3 соединен с вторым входом элемента совпадени  k, выход которого соединен с вторым входом триггера 5. Временные диаграммы работы устрой ства контрол  (фиг. 2) включают счет ные импульсы 9 на входе 7 контролируемого счетчика 6; импульсы 10-12, прступающие соответственно с первого второго и третьего разр дов контролируемого счетчика 6, кмпульсы 13 на выходе мультиплексора 1-при набранном на его управл ющих входах коде, обеспечивающем прохождение импульса с выхода второго разр да конт ролируемого счетчика 6; импульсы 14 на выходе инвертора 2; импульсы 15 на выходе элемента задержки 3; импул сы 1б на выходе элемента совпадени  k; импульсы 17 на выходе триггера 5. Устройство контрол  работает следующим образом. В зависимости от кода на управл ющих входах мультиплексора 1 на его выход проходит сигнал с выхода одного из разр дов контролируемого счетчика 6, который  вл етс  стар: шим разр дом из числа контролируемых .. В момент нахождени  контролируемых разр дов счетчика 6 в единичном состо нии на выходе мультиплексора присутствует единичный логический сигнал. С приходом следующего счетно 3 го импульса на выходе соответствующих разр дов контролируемого счетчика 6 происходит переход от единичных логических сигналов к нулевым. Соответ ствующий перепад логических сигналов по вл етс  и на выходе мультиплексора 1, причем старший разр д контролируемого счетчика 6 переходит из единичного логического состо ни  в нулевое, когда все младшие по отношению к нему разр ды также переход т от единичного состо ни  к нулевому. Нулевой логический сигнал с выхоЧ да мультиплексора 1 поступает на одиниз входов элемента совпадени  1 через инвертор 2, а на другой вход этого элемента совпадени  4 череа элемент задержки 3. В результате в момент переключени  выходного сигнала мультиплексора 1, на входах элемент а совпадени  k происходит совпадение логических сигналов, а на выходе формируетс  импульс, длительность которого определ етс  величиной задержки, задаваемой элементом-задержки 3. Данный импульс поступает на установочный вход триггера 5 и переключает этот триггер, а с выхода триггера 5 снимаетс  сигнал, указывающий на то, что контролируемые разр ды счетчика, количество которых опрег дел етс  кодом на входах 8, наход т-; с  в нулевом состо нии.. Триггер 5 возвращаетс  в исходное состо ние последующим .счетным импульсом , поступающим на другой установочный вход триггера 5, когда равенство нулю контролируемого выходного кода нарушаетс . Например, дл  случа , когда количество контролируемых; разр дов равно двум, как видно из временной диаграммы 17 (фиг.2), импульс на выходе триггера 5 .по вл етс , когда выходной сигнал этих двух разр дов контролируемого счетчика 6 равен нулю. Таким образом, устройство контрол  позвол ет точно определить момент равенства нулю выходных сигналов заданного количества разр дов счетчика. Формула изобретени  Устройство контрол , содержащее счетчик, мультиплексор, триггер,инвертор и элемент совпадени , первыйThe 20 inputs of which are connected to the control inputs of the monitoring device, a delay element is inserted, the input of which is connected to the multiplex output and the input of the inverter, and the output of the delay element is connected to the BTQ input of the coincidence element, the output of which is connected to the second input of the trigger. FIG. 1 shows a block diagram of the control device; in fig. 2 timing diagrams explaining the operation of the device. The control device contains multiplexer 1, inverter 2, delay element 3, element, coincidence 4, trigger 5 and counter 6. The first input of the coincidence element 4 is connected to the output of inverter 2, and the first input of the ground 5 is connected to the input 7 of the control devices and the counter input 6, the information outputs of which are connected to the inputs of multiplexer 1, the control inputs of which are connected to the control inputs 8 of the control device, and the input of the delay element 3 are connected to the output of the multiplexer 1 and the input of the inverter 2, the output of the delay element 3 is connected to the second Odom matcher k element whose output is connected to the second input of flip-flop 5. Arrange a timing diagram of the control-OPERATION (FIG 2.) include account pulses of the inlet 9 7 6 controlled by the counter; pulses 10–12, which start from the first second and third bits of the controlled counter 6, respectively, 10 pulses 13 at the output of the multiplexer 1, with a code dialed on its control inputs, ensuring the passage of a pulse from the second discharge of the controlled counter 6; pulses 14 at the output of the inverter 2; pulses 15 at the output of the delay element 3; impulse 1b at the output of the element k; the pulses 17 at the output of the trigger 5. The control device operates as follows. Depending on the code at the control inputs of multiplexer 1, a signal from the output of one of the bits of the controlled counter 6, which is the oldest bit of the controlled ones, passes through its output. At the time when the controlled bits of the counter 6 are in the unit state at the output of the multiplexer there is a single logical signal. With the arrival of the next counting 3 pulse at the output of the corresponding bits of the controlled counter 6, a transition from single logical signals to zero occurs. The corresponding logical signal difference also appears at the output of multiplexer 1, with the most significant bit of the controlled counter 6 going from a single logical state to zero when all the least significant bits in relation to it also go from a single state to zero. The zero logical signal from the output and multiplexer 1 is fed to one input of match 1 element through inverter 2, and to another input of this element matches 4 through delay 3 element. As a result, at the moment of switching the output signal of multiplexer 1, coincidence k occurs at inputs logic signals, and at the output a pulse is formed, the duration of which is determined by the delay value specified by the delaying element 3. This pulse arrives at the setup input of the trigger 5 and switches this trigger , and from the output of the trigger 5, a signal is taken, indicating that the controlled bits of the counter, the number of which is registered by the code on the inputs 8, are -; c in the zero state. The trigger 5 returns to the initial state by a subsequent counting pulse arriving at the other set input of the trigger 5 when the zero of the monitored output code is violated. For example, for the case when the number of controlled; bits equal to two, as can be seen from the timing diagram 17 (figure 2), the pulse at the output of the trigger 5. is, when the output signal of these two bits controlled by the counter 6 is zero. Thus, the monitoring device allows you to accurately determine the moment when the output signals are equal to zero for a specified number of counter bits. Claims A control device comprising a counter, a multiplexer, a trigger, an inverter, and a match element, the first
SU813260521A 1981-03-13 1981-03-13 Checking device SU966913A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813260521A SU966913A1 (en) 1981-03-13 1981-03-13 Checking device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813260521A SU966913A1 (en) 1981-03-13 1981-03-13 Checking device

Publications (1)

Publication Number Publication Date
SU966913A1 true SU966913A1 (en) 1982-10-15

Family

ID=20947713

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813260521A SU966913A1 (en) 1981-03-13 1981-03-13 Checking device

Country Status (1)

Country Link
SU (1) SU966913A1 (en)

Similar Documents

Publication Publication Date Title
SU966913A1 (en) Checking device
SU1070556A1 (en) Device for checking pulse sequence
SU1420653A1 (en) Pulse synchronizing device
SU1277385A1 (en) Toggle flip-flop
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU746182A1 (en) Counting and measuring apparatus
SU1725388A1 (en) Binary counting device with check
SU1138943A2 (en) Adjustable frequency divider
SU1377860A1 (en) Device for monitoring accumulator
SU378925A1 (en) DEVICE FOR REDUCTION OF EXCESSNESS OF DISCRETE SIGNALS
SU1622857A1 (en) Device for checking electronic circuits
SU1640822A1 (en) Frequency-to-code converter
SU1030789A1 (en) Data input device
SU737915A1 (en) Time interval meter
SU1219922A1 (en) Range finder
SU1148116A1 (en) Polyinput counting device
SU1378052A1 (en) Device for checking counter operability
SU970669A1 (en) Pulse duration discriminator
SU919090A1 (en) Device for monitoring operation of counter with potential output
SU1180896A1 (en) Signature analyser
SU1291985A1 (en) Device for checking pulse distributor
SU610297A1 (en) Time interval extrapolating arrangement
SU1051727A1 (en) Device for checking counter serviceability
SU1141413A1 (en) True information output device
SU1109909A1 (en) Checking device