SU327514A1 - ALL-UNION .- ^ PATENT • <r ^ • "Rtasch? PD?! BI5L ^ OT2KA - Google Patents

ALL-UNION .- ^ PATENT • <r ^ • "Rtasch? PD?! BI5L ^ OT2KA

Info

Publication number
SU327514A1
SU327514A1 SU1400093A SU1400093A SU327514A1 SU 327514 A1 SU327514 A1 SU 327514A1 SU 1400093 A SU1400093 A SU 1400093A SU 1400093 A SU1400093 A SU 1400093A SU 327514 A1 SU327514 A1 SU 327514A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
signal
trigger
outputs
Prior art date
Application number
SU1400093A
Other languages
Russian (ru)
Original Assignee
Г. П. Алваридзе , Э. Г. Арзуманов
Тбилисский научно исследовательский институт при , средств автоматизации
Publication of SU327514A1 publication Critical patent/SU327514A1/en

Links

Description

Изобретение относитс  к области вычислительной техники и предназначено дл  использовани  в запоминающих устройствах с магнитной лентой.This invention relates to the field of computing and is intended for use in magnetic tape storage devices.

Известны устройства дл  поиска адреса на магнитном носителе, содержащие регистры заданного и считываемого адресов, выходы одноименных разр дов которых св заны посредством включенных последовательно пар вентилей , и управл ющие входы вентилей на выходах разр дов регистра заданного адреса объединены и соединены с выходом сборки, объедин ющей выходы двух других вентилей предыдущего разр да, а разр довые выходы «О и «1 соответственно регистров заданного и считываемого адресов соединены со входами дополнительного вентил  в каждом разр де, выход которого соединен с одним из входов общей схемы сборки, соединенной своим выходом с шиной сигнала «меньше, причем выход сборки в старшем разр де соединен с шиной сигнала «равно, а объединенные входы вентилей младшего разр да св заны с выходом источника импульсов опроса. Эти устройства не обладают достаточной надежностью.Devices for address search on magnetic media are known, containing registers of specified and readable addresses, whose outputs of the same name are connected by means of serially connected pairs of gates, and the control inputs of gates at the outputs of the bits of the register of a given address are combined and connected to the output of the assembly. the outputs of the other two gates of the previous discharge, and the discharge outputs “O and” 1, respectively, of the registers of the specified and readable addresses are connected to the inputs of the additional valve in each A de, the output of which is connected to one of the inputs of the general assembly circuit, connected by its output to the signal bus, is smaller, with the assembly output in the high bit connected to the signal bus being equal, and the combined inputs of the lower gate valves are connected to the output of the pulse source survey. These devices do not have sufficient reliability.

Цель изобретени  - повышение надежности устройства.The purpose of the invention is to increase the reliability of the device.

ше и «равно объединены схемой сборки, соединенной своим выходом с одним входом триггера , другой вход которого объединен со входом линии задержки и соединен с выходом источннка импульсов опроса, а выходы триггера и линин задержки соединены со в.ходами вентил , выход которого св зан с шиной сигнала «бо.тьше. На чертеже показана функциональна  схема устройства.above and “equally combined by an assembly circuit connected by its output to one trigger input, the other input of which is combined with the input of the delay line and connected to the output of the polling pulse source, and the trigger outputs and delay line are connected to the input of the valve whose output is connected bus signal "b. The drawing shows the functional diagram of the device.

Предлагаемое устройство содержит регистры 1 II 2 заданного и считываемого адресов, соответственно состо щие из триггеров и . Устройство содержит Л ступенейThe proposed device contains registers 1 II 2 of the specified and readable addresses, respectively, consisting of triggers and. The device contains L steps

сравнени , в соответствии с разр дностью регистров . Кажда  ступень имеет триггер сравнени  Г,- (Ti дл  первой ступени) регистра /, выходы которого подсоединены к потенциальным входам вентилей соответстви ; выход «Оcomparison, in accordance with the size of the registers. Each stage has a comparison trigger G, - (Ti for the first stage) of register /, the outputs of which are connected to the potential inputs of the corresponding valves; exit "About

к вентилю 3, а выход «1 к вентилю 4. На импульсные входы этих же вентилей подаетс  импульс опроса. Выходы вентилей соответстви  3 1 4 подсоединены к импульсным входам вентилей соответстви  5 и 6, к потенциальнымthe valve 3 and the output "1 to the valve 4." A pulse of interrogation is supplied to the pulse inputs of the same valves. The outputs of the valves corresponding to 3 1 4 are connected to the pulse inputs of the valves corresponding to 5 and 6, to the potential

входам которых подсоединены выходы триггера Tl регистра 2, а выходы 5 и б подсоединенены ко входу сборки 7, работающей в режиме «ИЛИ. Выход сборки подсоединен к импульсным входам вентилей соответстви  втоПодобное включение логических элементов обеспечивает формирование сигнала на выходе шины «равно.the inputs of which are connected to the outputs of the trigger Tl register 2, and the outputs 5 and b are connected to the input of the assembly 7, operating in the “OR. The output of the assembly is connected to the pulse inputs of the valves corresponding to the similar switching on of the logic elements that ensures the formation of a signal at the output of the bus “equal to.

Сигнал «меньше формируетс  в цепочке, составленной с помощью следующих элементов: Выход «О триггера 7i подсоединен к потенциальному входу вентил  3, выход которого подсоединен к импульсному входу вентил  соответстви  8, к потенциальному входу которого подсоединен выход «1 триггера Т а выход вентил  8 подсоединен к одному из /V входов сборки Я на выход которой передаетс  сигнал «меньше.The signal "less is formed in the chain composed by the following elements: Output" About trigger 7i is connected to the potential input of the valve 3, the output of which is connected to the pulse input of the valve corresponding to 8, to the potential input of which the output of the "1 trigger T and output of the valve 8 is connected to one of the / V inputs of the assembly I at the output of which the signal "less" is transmitted.

Дл  формировани  сигнала «больше в предлагаемом устройстве служат триггер запоминани  10, запоминающий два результата («равно или «меньше), лини  задержки 11, ооеспечивающа  задержку сигнала опроса на врем  срабатывани  схемы сравнени , и вентиль выдачи сигнала «больше 12.To form a signal "more in the proposed device, there is a trigger 10, which stores two results (equal or less), a delay line 11, which ensures a delay of the interrogation signal for the response time of the comparison circuit, and a signal output gate more than 12.

К одному из входов триггера 10 подводитс  иыпульс опроса, а к другому входу - выход сборки 13, к двум входам которой подсоединены выходы сигналов «равно и «меньше. Выход «О триггера 10 подсоединен к потенциальному входу вентил  12, на импульсный вход которого через линию задержки подаетс  импульс опроса от источника 14.An interrogation pulse is supplied to one of the inputs of trigger 10, and the output of assembly 13 is supplied to another input, to the two inputs of which the signal outputs are "equal and" less. The output of the “Trigger 10” is connected to the potential input of the valve 12, to the pulse input of which a polling pulse from the source 14 is fed through the delay line.

Работает предлагаемое устройство при формировании сигнала «больше следующим образом .Works the proposed device when forming the signal “more as follows.

До начала срабатывани  схемы сравнени  импульс опроса подаетс  на триггер 10 и устанавливает его в нулевое состо ние. В случае отсутстви  сигналов «равно и «меньше разрешающий потенциал с выхода «О триггера 10 поступает на потенциальный вход вентил  12 и последний, срабатыва , пропускает импульс на шину сигнала «больше. В случаеPrior to the commencement of the comparison circuit, the polling pulse is applied to the trigger 10 and sets it to the zero state. In the case of the absence of signals “equal to and“ less, the potential potential from the output “On the trigger 10 is fed to the potential input of the valve 12 and the last one triggered passes a pulse to the signal bus“ more. When

же формировани  сигнала «равно или «меньше триггер 10 устанавливаетс  в единичное состо ние и сигнал с щины «больше снимаетс , поскольку со входа вентил  11 сн т разрешающий потенциал.However, the signal formation "equal to or" less trigger 10 is set to one state and the signal from the bus "is removed more, because the enabling potential is removed from the input 11 of the valve 11.

Предмет изобретени Subject invention

Устройство дл  поиска адреса иа магнитномDevice for searching for an address magnetic

носителе, содержащее регистры заданного и считываемого адресов, выходы одноименных разр дов которых св заны посредством включенных последовательно пар вентилей, и управл ющие входы вентилей на выходах разр дов регистра заданного адреса объединены и соединены с выходом сборки, объедин ющей выходы двух других вентилей предыдущего разр да, а разр довые выходы «О и «1 соответственно регистров заданного и считываемого адресов соединены со входами дополнительного вентил  в каждом разр де, выход которого соединен с одним из входов общей схемы сборки, соединенной своим выходом с щиной сигнала «меньше, причем выход сборки в старшем разр де соединен с шиной сигнала «равно, а объединенные входы вентилей младшего разр да св заны с выходом источника импульсов опроса, отличающеес  тем, что, с целью повышени  надежности работы, в него введены триггер, сборка, вентиль и лини  задержки, причем шины сигналов «меньше и «равно объединены схемой сборки, соединенной своим выходом с одним входом триггера, другой вход которого объединен со входом лиНИИ задержки и соединен с выходом источника импульсов опроса, а выходы триггера и линии задержки соединены со входами вентил , выход которого св зан с шиной сигнала «больше .A carrier containing registers of a given and readable addresses, whose outputs of the same name are connected via serially connected pairs of gates, and the control inputs of the gates at the outputs of the bits of the register of a given address are combined and connected to the output of the assembly, which connects the outputs of the other two gates of the previous bit and the bit outputs “O and“ 1, respectively, of the registers of the specified and readable addresses are connected to the inputs of the additional valve in each bit, the output of which is connected to one of the inputs An assembly circuit connected by its output with a signal width of "less, and the assembly output in the higher order is connected to the signal bus" is equal to, and the combined inputs of the lower-order gates are connected to the output of the interrogation pulse source, characterized in reliability, a trigger, an assembly, a valve and a delay line are entered into it, and the signal bus is “less and“ equally connected by an assembly circuit connected by its output to one trigger input, the other input of which is combined with the input of the delay line and connected to the output Source interrogation pulses, and outputs a trigger and delay lines are connected to gate inputs, the output of which is coupled to the bus "more signal.

ГR

m m

т;t;

I-гп .LT-WJI-gp .lt-wj

,0, 0

импульс опросаsurvey pulse

у/at /

большеmore

Г9г9G9g9

4 0-а4 0-a

LTLT

ЧлтChl

,ра8ноok

.неньшеless

SU1400093A ALL-UNION .- ^ PATENT • <r ^ • "Rtasch? PD?! BI5L ^ OT2KA SU327514A1 (en)

Publications (1)

Publication Number Publication Date
SU327514A1 true SU327514A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
SU327514A1 (en) ALL-UNION .- ^ PATENT • &lt;r ^ • &#34;Rtasch? PD?! BI5L ^ OT2KA
AU609528B2 (en) Triple rail logic gate
SU285344A1 (en) SENSOR OF RANDOM EQUILIBRIUM BINARY NUMBERS
SU1539842A1 (en) Shift register
SU1377843A1 (en) Code ring oscillator
SU263275A1 (en) LIBRARY Bi I.Lenin ^ v!
SU320060A1 (en) DECADE COUNTER
SU817717A1 (en) Device for monitoring pulse train
SU1594541A1 (en) Device for convolution by arbitrary modulus
SU400991A1 (en) DEVICE FOR CONVERSION
SU311405A1 (en) BINARY REVERSING COUNTER
SU551702A1 (en) Buffer storage device
SU1200300A1 (en) Device for checking stationarity of random process
SU1008750A1 (en) Combination exhaustive search device
SU368604A1 (en) DEVICE FOR PROGRAM INTERRUPTION
SU1247875A1 (en) Device for checking two-step decoder
SU1241432A1 (en) Device for forming time intervals
SU353356A1 (en) COUNTER WITH ACCOUNT COEFFICIENT 2 &#34;+ 1
SU433643A1 (en)
SU1672473A1 (en) Pulses sequence checker
SU179990A1 (en) DEVICE DEFINITION OF DIFFERENCE TWO NUMBERS
SU576609A1 (en) Associative memory
SU1185325A1 (en) Device for searching given number
SU1241232A2 (en) Device for counting number of zeroes in binary code
SU359698A1 (en) DEVICE FOR REPRODUCTION OF DIGITAL INFORMATION FROM MAGNETIC MEDIA