SU1756877A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1756877A1
SU1756877A1 SU904886583A SU4886583A SU1756877A1 SU 1756877 A1 SU1756877 A1 SU 1756877A1 SU 904886583 A SU904886583 A SU 904886583A SU 4886583 A SU4886583 A SU 4886583A SU 1756877 A1 SU1756877 A1 SU 1756877A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
group
register
outputs
adders
Prior art date
Application number
SU904886583A
Other languages
English (en)
Inventor
Игорь Борисович Боженко
Олег Кузьмич Мешков
Original Assignee
Львовский политехнический институт им.Ленинского комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский политехнический институт им.Ленинского комсомола filed Critical Львовский политехнический институт им.Ленинского комсомола
Priority to SU904886583A priority Critical patent/SU1756877A1/ru
Application granted granted Critical
Publication of SU1756877A1 publication Critical patent/SU1756877A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в АСУ дл  ввода информации о состо нии двухпозиционных датчиков. Цель изобретени  - расширение области применени  устройства путем обеспечени  оперативного изменени  последовательности опроса датчиков. Устройство содержит группу двухпозиционных датчиков (1). два регистра (2, 3), группы сумматоров по модулю 2, (4, 5, 10), приоритетный шифратор (6), дешифратор (7) и два коммутатора (8, 9). В устройстве осуществл етс  запоминание текущего состо ни  датчиков и сравнение его с предыдущим. При вы влении изменени  состо ни  датчиков выдаютс  коды значени  их адресов и состо ний в последовательности возрастани  значений этих адресов или их убывани . 1 ил., 1 табл.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в автоматизированных системах управлени  дл  ввода информации о состо нии двухпозиционных датчиков.
Известно устройство, содержащее три блока пам ти, коммутатор, счетчик адреса, регистр сдвига, схему сравнени , триггер и группу элементов И.
Недостатком устройства  вл етс  его сложность, обусловленна  наличием группы блоков пам ти.
Наиболее близким к за вл емому по технической сущности  вл етс  устройство, содержащее два регистра, две группы сумматоров по модулю два, шифратор, дешифратор и коммутатор. В первый регистр заноситс  текущее состо ние датчиков, которое сравниваетс  с предыдущим, хран щимс  во втором регистре. Шифратор формирует код адреса сработавшего датчика, коммутатор выдает его состо ние. Дешифратор управл ет последовательностью формировани  адресов сработавших датчиков. Область применени  устройства ограничиваетс  невозможностью оперативного изменени  последователености опроса датчиков.
Цель изобретени  - расширение области применени  устройства путем обеспечени оперативногоизменени  последовательности опроса датчиков.
Поставленна  цель достигаетс  тем, что в устройство дл  ввода информации, содержащее два регистра, две группы сумматоров по модулю 2, шифратор, дешифратор и коммутатор , выход которого информацион; ный выход устройства, а информационные
XJ
сл о
00 х|
ч
входы подключены к первой группе входов сумматоров первой группы и выходам первого регистра, информационный вход которого подключен к выходам датчиков, синхровход - первый синхровход устройства , а вход сброса - соответствующий вход устройства и подключен к входу сброса второго регистра, синхровход которого - второйсинхровходустройства , информационный вход подключен к выходам сумматоров второй группы, а выход- к входам второй группы сумматоров первой и второй групп, перва  группа входов сумматоров второй группы которых подключена к выходу дешифратора, введены второй коммутатор и треть  группа сумматоров по модулю два, выходы которых подключены к входу дешифратора, управл ющим входам первого коммутатора и  вл ютс  адресным выходом устройства, перва  группа входов подключена к выходу группы шифратора, а втора  - управл ющий вход устройства и подключена к управл ющему входу второго коммутатора, выход которого соединен с входом шифратора, а входы первой и второй групп соответственно подключены к выходам сумматоров первой группы, причем выход шифратора соединен с управл ющими входами обоих регистра.
Новыми существенными признаками за вл емого устройства  вл ютс  введение второго коммутатора, третьей группы сумматоров по модулю 2 и св зей, отражающих новую организацию взаимодействи  между элементами устройства.
На чертеже изображена функциональна  схема устройства.
Устройство содержит группу двухпози- ционных датчиков 1, первый 2 и второй 3 регистры, первую и вторую группы сумматоров соответственно 4 и 5 по модулю два, шифратор 6, дешифратор 7, первый 8 и второй 9 коммутаторы, третью группу сумматоров 10 по модулю два, первый 11 и второй 12 синхровходы, адресный 13 и информационный 14 выходы, входы управлени  15 и сброса 16.
Выходы двухпозиционных датчиков 1 группы соединены с информационным входом первого регистра 2, синхровход которого соединен с первым синхровходом 11 устройства, управл ющий вход - с выходом шифратора 6 и управл ющим входом второго регистра 3, вход сброса - с входом сброса регистра 3 и устройства 16, а выход - с информационным входом второго коммутатора 8 и входами первой группы сумматоров 4 по модулю два первой группы, входы второй группы которых подключены к выходу регистра 3 и входам второй группы сумматоров 5 второй группы, а выходы подключены к соответствующим входам первой и второй групп второго коммутатора 9, управл ющий вход которого подключен к
входам второй группы сумматоров 10 третьей группы и управл ющему входу 15 устройства, а выход - к входу шифратора 6, выход группы которого соединен с входами первой группы сумматоров 10, выходы кото0 рых подключены к управл ющему входу коммутатора 8, адресному выходу 13 устройства и входу дешифратора 7, выход которого подключен к входам первой группы сумматоров 5, выходы которых соединены с
5 информационным входом регистра 3, синхровход которого подключен к второму синх- ровходу 12 устройства, а выход коммутатора 8 соединен с информационным выходом 14 устройства.
0 Посинхровходам 11 и 12 поступают синхроимпульсы соответственно СИ1, СИ2. С адресного выхода 13 поступают двоичные коды А адресов сработавших датчиков, с информационного выхода 14- бинарные ко5 ды состо ни  этих датчиков. По управл ющему входу 15 поступает сигнал задани  опроса датчиков по убыванию значений их адресов УБ, по входу 16 сброса - сигнал начальной установки (НУ).
0 Реализованный вариант предлагаемого устройства предназначен дл  сопр жени  УЭВМ с восемью двухпозиционными датчиками . Регистры 2 и 3 выполнены на основе К555ТМ8, сумматоры 4, 5 и 10 - на К555ЛП5,
5 шифратор 6 - на К555ИВ1, дешифратор 7 - на К555ИД7, коммутатор 8 - на К555КП15, коммутатор 9 - на К555КП11.
Устройство работает следующим образом:
0 В начальное состо ние устройство приводитс  сигналом НУ, по которому регистры 2 и 3 устанавливаютс  в нулевое состо ние. Сумматоры 4 осуществл ют сравнение состо ний соответствующих разр дов регист5 ров 2 и 3, После сброса на выходах всех сумматоров 4 устанавливаетс  О, в результате чего шифратор 6 устанавливает 1 на своем выходе запроса, что разрешает запись в регистр 2 и блокирует запись в ре0 гистр 3. При опросе датчиков по возрастанию значений их адресов сигнал УБ устанавливаетс  в О, при опросе по убыванию- в 1.
По заднему фронту СИ 1 осуществл етс 
5 запись в регистр 2 состо ни  датчиков 1, При изменении состо ни  датчиков соответственно измен етс  и состо ние регистра 2. По несовпадению соответствующих разр дов регистров 2 и 3 на тех выходах сумматоров 4, которые соответствуют этим
разр дам, устанавливаетс  1. При нулевом значении сигнала УБ код, сформиро ван- ный .сумматорами 4, передаетс  коммутатором 9 на вход шифратора 6 без изменений. Сигнал запроса шифратора сбрасываетс , блокиру  тем самым изменение состо ни  регистра 2 по следующему CI/I1 и разреша  модификацию регистра 3 по СИ2, а на информационном выходе шифратора устанавливаетс  код адреса облада- ющего наибольшим приоритетом сработавшего датчика. Этот код повтор етс  сумматорами 10 и по нему дешифратор 7 устанавливает 1 на соответствующем этому коду своем выходе, а коммутатор 8 подключает выход соответствующего разр да регистра 2 к выходу 14,
По СИ2 с выхода 13 считываетс  код адреса обладающего наибольшим приоритетом сработавшего датчика, а с выхода 14 - значение его состо ни . По заднему фронту СИ2 в регистр 3 заноситс  состо ние выходов сумматоров 5, которые выполн ют функцию управл емых инверторов. Тем самым разр д регистра 3, соответствующий датчику, код адреса которого присутствует на выходе 13, приводитс  в состо ние, равное состо нию соответствующего ему разр да регистра 2, а прочие разр ды регистра 3 сохран ют свое предыдущее состо ние. Вследствие этого выходы сумматоров 10, дешифратора 7 и коммутатора 8 устанавливаютс  в состо ние, соответствующее следующему по приоритету сработавшему датчику, которое считываетс  по следующему СИ2, Так осуществл етс  опрос датчиков и выдача кода адреса и состо ни  датчиков, сработавших за врем , истекшее с предыдущего считывани  их состо ни .
После того, как регистр 3 окончательно будет приведен в состо ние, соответствующее состо нию регистра 2, на выходах всех сумматоров 4 вновь установитс  О, и шифратор 6 выдает сигнал запроса , что разрешит запись по СИ1 в регистр 2 нового состо ни  датчиков 1. Затем синхронно СИ2 процедура выдачи кода адреса и состо ний датчиков, изменивших свое состо ние, повтор етс . Если же новое состо ние регистра 2 повторит предыдущее состо ние регистра 3, то модификаци  регистра 3 блокируетс .
При необходимости опроса сработав- ших-датчиков по убыванию значений их адресов сигнал УБ устанавливаетс  в 1. Коммутатор 9 измен ет пор док подключени  выходов сумматоров 4 к входам шифратора 6. Тем самым датчику, обладающему наибольшим приоритетом при нулевом значении УБ, присваиваетс  наименьший приоритет и наоборот. Шифратор б в этом олу чае формирует псевдокод адреса старшего дл  данного опрОса по приоритету срабо тавшего датчика, а сумматоры 10, также вы
5 полн ющие функцию управл емых инверторов, восстанавливают его истинный код. Пример последовательности формировани  кодов адресов при срабатывании за цикл опроса первого, второго и последнего
10 датчиков и опросе их как по возрастанию, так и по убыванию, показан в таблице.
Таким образом в предлагаемом устройстве осуществл етс  выдача кода адреса и состо ни  сработавших датчиков в последо15 вательности как возрастани , так и убывани  значений их адресов.

Claims (1)

  1. Формула изобретени 
    0 Устройство дл  ввода информации, содержащее первый и второй регистры, первую и вторую группы сумматоров по модулю два, шифратор, дешифратор и первый коммутатор , выход которого  вл етс  информа5 ционным выходом устройства, выходы первого регистра соединены с информационными входами первого коммутатора и входами первой группы сумматоров по модулю два первой группы, информационные
    0 входы первого регистра  вл ютс  информационными входами устройства дл  подключени  двухпоз и ционных датчиков, синхровход первого реги стр а  вл етс  первым синхровходог$Густр ойства, входы сбро5 са первого и р1ги йтр;Ыз  вл ютс  входом сброса устройства, синхровход второго регистра  вл етс  вторым сйнхровхо- дом устройства, информационные входы второго регистра соединены с выходами
    0 сумматоров по модулю два второй группы, выходы дешифратора соединены с входами первой группы сумматоров по модулю два второй группы, выходы Bfoporo регистра соединены с входами второй группы суммато5 ров по модулю два первой и второй групп, отличающеес  тем, что, с целью расширени  области применени  устройства путем обеспечени  изменени  последовательности опроса датчиков, в устройство
    0 введены второй коммутатор и треть  группа сумматоров по модулю два, выходы которых соединены с адресными входами первого коммутатора, входами дешифратора и  вл ютс  адресными выходами устройства, вхо5 ды первой группы сумматоров по модулю два третьей группы соединены с выходами группы шифратора, входы которого соединены с выходами второго коммутатора, управл ющий вход котороТо и сходи второй группы сумматоров по модулю /-па третьей
    группы  вл ютс  управл ющим входом устройства , выход шифратора соединен с управл ющими входами первого и второго регистров, выходы сумматоров по модулю
    два первой группы соединены с соответствующими информационными входами первой и второй групп второго коммутатора.
SU904886583A 1990-11-26 1990-11-26 Устройство дл ввода информации SU1756877A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904886583A SU1756877A1 (ru) 1990-11-26 1990-11-26 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904886583A SU1756877A1 (ru) 1990-11-26 1990-11-26 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1756877A1 true SU1756877A1 (ru) 1992-08-23

Family

ID=21547566

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904886583A SU1756877A1 (ru) 1990-11-26 1990-11-26 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1756877A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1226429, кл. G 06 F 3/00, 1983. Авторское свидетельство СССР № 1553969, кл. G 06 F 3/00, 1988. *

Similar Documents

Publication Publication Date Title
SU1756877A1 (ru) Устройство дл ввода информации
KR940018761A (ko) 효율적인 데이타 인터페이스를 갖는 종속 접속가능한 주변장치 및 그 인터페이싱 방법
KR200155054Y1 (ko) 카운터 회로
SU1145477A1 (ru) Реверсивный счетчик
RU1829046C (ru) Устройство дл поиска свободных зон пам ти
SU1206784A1 (ru) Устройство дл формировани и хранени вычетов по модулю три
SU1599852A2 (ru) Схема сравнени кодов
SU1599858A1 (ru) Устройство дл циклического опроса инициативных сигналов
SU1615744A2 (ru) Цифровой линейный интерпол тор
RU1777131C (ru) Стохастический генератор функций Уолша
SU1319024A1 (ru) Устройство дл определени аргумента вектора
SU1585901A1 (ru) Устройство дл свертки кода Фибоначчи
SU1164710A1 (ru) Устройство дл формировани и хранени вычетов по модулю три
SU999040A1 (ru) Управл ющий автомат на @ состо ний
SU1151990A1 (ru) Многоканальное селективное измерительное устройство
SU1587594A1 (ru) Устройство дл регенерации динамической пам ти
SU1403366A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1064458A1 (ru) Преобразователь код-ШИМ
SU1295528A1 (ru) Устройство дл обнаружени ошибок в модул рном коде
SU1647890A1 (ru) Декадное счетное устройство
RU1797098C (ru) Устройство дл формировани кода текущего состо ни критической ситуации технического объекта
SU717756A1 (ru) Устройство дл определени экстремального числа
SU1667254A1 (ru) Преобразователь код- временной интервал
RU1802409C (ru) Реверсивное счетное устройство
SU1444787A1 (ru) Устройство дл сопр жени канала передачи данных с магистралью