SU1751765A1 - Устройство дл контрол последовательности импульсов - Google Patents

Устройство дл контрол последовательности импульсов Download PDF

Info

Publication number
SU1751765A1
SU1751765A1 SU904878766A SU4878766A SU1751765A1 SU 1751765 A1 SU1751765 A1 SU 1751765A1 SU 904878766 A SU904878766 A SU 904878766A SU 4878766 A SU4878766 A SU 4878766A SU 1751765 A1 SU1751765 A1 SU 1751765A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
pulse
elements
output
outputs
Prior art date
Application number
SU904878766A
Other languages
English (en)
Inventor
Сергей Жанович Кишенский
Валерий Эдмундович Игнатьев
Александр Яковлевич Крекер
Ольга Юрьевна Христенко
Original Assignee
Московский Институт Инженеров Гражданской Авиации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Инженеров Гражданской Авиации filed Critical Московский Институт Инженеров Гражданской Авиации
Priority to SU904878766A priority Critical patent/SU1751765A1/ru
Application granted granted Critical
Publication of SU1751765A1 publication Critical patent/SU1751765A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  импульсных последовательностей различных систем тактировани  и синхронизации. Целью изобретени   вл етс  повышение достоверности и точности контрол  и расширение области применени  устройства Устройство содержит два формировател  импульсов, два элемента ИЛИ и первый счетчик, разр дные выходы которого  вл ютс  выходами количества сбоев устройства и соединены с входами второго элемента ИЛИ, выход которого  вл етс  выходом признака сбо  устройства, вход контролируемой последовательности устройства соединен с входами первого и второго формирователей импульсов, Устройство отличаетс  тем, что в него введены элементы ИЛИ с третьего по шестой, шесть схем сравнени , триггер, второй и третий счетчики, два блока усреднени , генератор импульсов , четыре элемента И и блок выделени  дополнительных сбоев. Устройство позвол ет повысить достоверность контрол  за счет исключени  фиксации в качестве сбоев краевых искажений импульсов. Устройство фиксирует в качестве сбоев как одиночные вставки, так и множественные 4 ил (Л С

Description

Изобретение относитс  к автоматике и вычислительной технике и может Ьыть использовано дл  контрол  импульсных последовательностей различных систем тактировани  и синхронизации.
Целью изобретени   вл етс  повышение достоверности устройства и расширение области применени .
На фиг.1 приведена структурна  схема устройства дл  контрол  последовательности импульсов; на фиг.2 - структурна  схема блока вы влени  сбоев; на фиг.З - временные диаграммы работы блока вы влени  сбоев; на фиг 4 - структурна  схема блока усреднени .
Устройство дл  контрол  последовательности импульсов содержит первый 1 и второй 2 формирователи импульсов, первый 3, второй 4 и третий 5 счетчики, генератор 6 импульсов, первую-шестую схемы сравнени  7-12, элементы ИЛИ 13-18, элементы И 19-22 первый 23i и второй 23аблоки усреднени , блок 24 вы влени  дополнительных сбоев, триггер 25.
Блок 24 вы влени  сбоев содержит первый 37, второй 38 и третий 39 элементы ИЛИ, первый 40 и второй 41 формирователи импульсов, первый 42 и второй 43 триггеры элемент И 44.
Блок усреднени  23i (232) содержит группу последовательно соединенных по
VI
СЛ
J О СЛ
информационным входам/выходам регистров 45, выходы которых соединены с входами сумматора 46. Выход сумматора 46 и установочный вход кода количества регистров соединены соответственно с входами делимого и делител  устройства делени  47, выход которого  вл етс  выходом блока 23, Информационные входы первого регистра группы 45i  вл ютс  группой входов устройства с блока 24. Синхровходы регистров 45 объединены и соединены с синхровхо- дом блока 24,
Устройство работает следующим образом ,
В исходном состо нии счетчики 3 и 5 обнулены, триггер 25 в нулевом состо нии (на пр мом выходе - нулевой потенциал). Во все регистры группы 45 занесен одинаковый код - двоичный код числа-Mrf, определ ющий номинальную длительность импульса тн в количестве периодов импульсов с генератора 6 - гн М-с Т0 (дл  блока 23i); в регистры 45 блока 23 занесен также одинаковый код числа Мт-t,  вл ющийс  эквивалентом номинальной длительности паузы между импульсами последовательно- сти - (Т - тн}: (Т- т) Мт-t Т0, В счетчик 4 занесено то же число, что и в регистры 45 блока 232 - эквивалент паузы между импульсами последовательности. На установочные входы блоков 47 делени  обоих блоков 23 усреднени  поданы коды числа N - количества регистров 45 в блоках 23 (а общем случае дл  каждого блока 23 число регистров 45 может быть индивидуальным, а не об зательно равным; число регистров 45 может быть равным единице, что исключает процесс усреднени  - по требованию пользовател ). Не формируютс  импульсы генератором 6, так как он не запущен начальным положительным фронтом импульса контролируемой последовательности . Генератор 6 может быть выполнен, например, на основе триггера, устанавливаемого в единичное состо ние первым импульсом койтролируемой последовательности , подачей входного сигнала на установочный входи соединенного с управл ющим входом собственно генератора, который начинает формировать импульсы при положительном сигнале от пр мого выхода указанного триггера на его управл ющем входе. В исходном состо нии триггер - при описанной конструкции генератора 6 - в нулевом состо нии. Триггеры 42 и 43 блока 24 в нулевом состо нии.
Поскольку все регистры 45 блоков 23 зан ты, как указано выше, соответствующими кодами, на выходах блоков 231 и 232
соответственно коды номинальных длительностей импульса и паузы между импульсами контролируемой последовательности,
Соответствующие цепи начальной установки не показаны на чертежах Не показаны и цепи питани . Все установочные сигналы в блоки 7-10 и 23 могут быть получены соединением соответствующих разр дных входов с нулевой шиной и шиной
питани  известным способом или использованием соответствующих регистров, в которые предварительно заноситс  соответствующа  информаци 
Работа устройства начинаетс  с подачи
на вход 33 контролируемой последовательности импульсов, а именно с подачи первого импульса последовательности По положительному фронту импульса срабатывает формирователь 1 (аналогично формирователь 2 срабатывает по спаду - отрицательному фронту - импульса Сигнал с выхода формировател  1 поступает на вход элемента И 20. Так как на св занных с ним выходах элементов сравнени  9 и 10 положительные
сигналы, на выходе элемента И 20 по вл етс  положительный потенциал,
Остановимс  подробнее на формировании сигналов на выходах схем 7-10 На вход устройства 29 перед началом работы (и в
течение всего интервала работы устройства) подаетс  код (в числе тактовых импульсов генератора 6 так же как и в блоки 45), эквивалентный в периодах тактовых импульсов максимально допустимой длительности
импульса последовательности Гтах. Если текуща  длительность импульса контролируемой последовательности Гимп находитс  со значением Гтах в соотношении Ттах , Гимн, то по вл етс  положительный потенциал на выходе Больше или равно схемы 7. в противном случае положительный сигнал формируетс  на выходе Меньше схемы 7, Аналогично на вход 30 схемы 8 подаетс  код минимально допустимой длительности импульса тт|П; при Гтт имп на выходе Меньше или равно
схемы 8 формируетс  положительный сигнал , в противном случае сигнал формируетс  на выходе Больше схемы 8. Аналогично схемам 7 и 8 на входы 31 и 32 схем 9 и 10 подаютс  соответственно коды максимально допустимой (Т- г)т х и минимально допустимой длительности паузы (Т- r)min между
импульсами контролируемой последовательности . Схемы 8 и 10 не используют выходы Меньше. (Когда при реализации устройств сравнени  7-10 используютс  схемы, например, К 555 СП 1 имеющие раздельные выходы Меньше Равно и
Больше, то формирование сигналов типа Больше или равно и Меньше или равно осуществл етс  объединением соответствующих выходов указанных схем по принципу ИЛИ).
Таким образом, так как начальное значение кода в счетчике 4 равно номинальной паузе между импульсами, соблюдаетс  условие (Т- t)max (Т- Г)н (Т- Т) И на выходах схем 9 и 10 положительные сигна- лы, Срабатывание по положительному фронту импульса контролируемой последовательности элемента И 20 через элемент ИЛИ 18 устанавливает триггер 25 в единичное состо ние, формиру  первый импульс выходной восстановленной последовательности импульсов, через элемент ИЛИ 16 подтверждает нулевое состо ние счетчика 5 и, поступа  на синхровход блока 232, произ- вдит сдвиг кодов, записанный в последова- тельности регистров 452 и одновременно записывает в регистр первой группы 45 содержимое счетчика 4 (в начальном состо нии , как указано выше, номинальную длительность паузы) После этого счетчик 4 устанавливаетс  в нулевое состо ние.
В том случае если времени задержки, необходимого дл  срабатывани  перечисленных блоков перед сбросом счетчика 4 сигналом от формировател  1 через эле- мент ИЛИ 13 в нулевое состо ние мало, на входе счетчика 4 может быть поставлен элемент задержки не показанный на фиг.1, реализующий задержку сброса счетчика 4 до записи информации из него в блок 23i (232).
1 Передним фронтом (или потенциалом) с входа 33 устройства устанавливаетс  в рабочее состо ние (запускаетс  по принципу, описанному выше) генератор 6, формирую- щий тактовые импульсы с периодом То. По этим импульсам заполн ютс  счетчики 4 и 5.
Устройство контрол  последовательности импульсов в целом можно разделить на три узла, выполн ющие отдельные функции . Блоки 1. 2, 4 7-10,13 19 и 20 предназначены дл  формировани  длительностей импульсов и пауз контролируемой последовательности и, в случае нахождени  их в разрешенных пределах записи соответствующих значений в блоки усреднени  23. Блоки 5. 11, 12. 17. 18. 21. 22 и 23, а также триггер 25 предназначены дл  формировани  восстановленной последовательности импульсов заданной длительности (с заданной длительностью пауз) Блоки 3, 14, 15 и 24 предназначены дл  фиксации сбоев в контролируеомй последовательности импульсов заданной длительности (с заданной
длительностью пауз) Блоки 3 14 15 и 24 предназначены дл  фиксации сбоев в контролируемой последовательности
Рассмотрим формирование восстановленной последовательности импульсов с момента начальной установки (с началом первого импульса) триггера 25 в единичное состо ние. Триггер с пр мого выхода подает размещающий сигнал на элемент И 21. Счетчик 5 по тактовым импульсам отсчитывает длительность импульса В момент равенства длительности текущего восстановленного импульса на выходе счетчика 5 и средней (номинальной - в начальном состо нии ) длительности импульса с выхода блока усреднени  23i, вычисл емой в соотN
ветствии с выражением гср ( Утимп|)/1,
i 1
где N - число регистров блока 23i, на выходе Равно устройства 11 сравнени  по вл етс  положительный сигнал, через элементы И 21 и ИЛИ 17 устанавливающий триггер 25 в нулевое состо ние, через элемент ИЛИ 16 сбрасывающий счетчик 5; после этого аналогично начинаетс  формирование паузы между импульсами номинальной длительности блоками 232, 12,22 и 18 При этом, если в исходной контролируемой последовательности пропадают один или несколько импульсов, триггер 25 продолжает переключатьс  со средней частотой, отрабатыва  средние длительности импульсов и пауз, записанные в блоках 23
Средние значени  импульсов и пауз в блоках 23 формируютс  из содержимого регистров 45 Элемент И 19 срабатывает в том случае, когда длительность импульса находитс  в пределах между максимальным и минимальным допустимыми значени ми, задаваемыми входами 2Э и 30, лишь в этом случае импульс с формировател  2, формирующийс  в момент окончани  импульса, проходит через элемент И 19, так как на его втором и третьем входах - разрешающие положительные сигналы с выходов схем 7 и 8, которые имеют место при выполнении условий соответственно ттах тимп и Ггтп 7Имп. Если длительность импульса находитс  вне этих порогов, то данна  длительность импульоз не записываетс  в регистр 45 и не искажает среднее значение восстановленного импульса. Эта совокупность блока введена с целью исключить вли-  ние на параметры восстановленной последовательности искаженных импульсов контролируемой последовательности, возникающих за счет пропадани  пауз между соседними импульсами и за счет дроблени  импульсов, а также при краевых искажени х импульсов большей величины.
Аналогично схема И 20 в совокупности с схемами сравнени  9 и 10 реализует те же услови  дл  длительностей пауз между импульсами контролируемой последовательности .
За счет усреднени  длительностей импульсов и пауз между ними (в отдельности) в восстановленной последовательности устран ютс  в значительной мере флуктуации длительностей импульсов и пауз контролируемой последовательности, выражающиес  как в виде краевых искажений, так и - полностью - вставки импульсов, их дроблени  и выпадени . При этом необходимо отметить , что в прототипе краевые искажени  импульсов контролируемой последовательности вообще не устран ютс , дроблени  и вставки импульсов тоже не устран ютс , а полные выпадени  устран тс  лишь в том случае, когда из контролируемой последовательности выпадает один импульс, а смежные с ним - нет: если же в прототипе выпадают два (или более) смежных импульса контролируемой последовательности, то и в восстанавливаемой последовательности по вл ютс  выпадающие импульсы, число которых лишь на единицу меньше количества смежных выпавших импульсов контролируемой последовательности.
При этом восстанавливаема  последовательность в за вл емом устройстве находитс  всегда в сфазированном состо нии с контролируемой, не допуска  расхождени  по фазе. Это обеспечиваетс  следующим образом: если длительность текущего импульса находитс  в пределах порогов и импульс с выхода элемента И 19 формируетс  раньше, чем импульс с выхода схемы сравнени  11, этот импульс проходит через элемент ИЛИ 17 и устанавливает триггер в нулевое состо ние, чем заканчивает очередной импульс восстановленной последовательности , сбрасыва  также счетчик 5 и не допуска  таким образом срабатывани  схемы 11 (которое, впрочем, в данном случае не имеет значени ). После этого, как описано выше, начинаетс  отсчет длительности средней паузы между импульсами. Если же импульс от схемы 11 приходит раньше импульса от элемента 19, то триггер перебрасываетс  в нулевое состо ние этим Липульсом (от схемы 11), но расфазирова- ниеи здесь не происходит, так как опоздавший импульс с элемента 19 также сбрасывает через элемент ИЛИ 16 счетчик 5 в нулевое состо ние, так что отсчет длительности импульса или паузы в любом случае начинаетс  с момента прихода импульса
(если он вообще есть) с элементов 19 и 21) соответственно. Таким образом поддерживаетс  синфазность контролируемой и восстановленной последовательности устройства .
Таким образом, небольшие краевые искажени  (определ емые допусками порогов дл  импульсов и пауз) отрабатываютс  и усредн ютс  устройством, а большие краевые
0 искажени  вне порогов исключаютс . Исключаютс  также путем запрета сигналов с элементов 19 и 20 как вставки импульсов (лишние импульсы, возникающие в интервалах пауз), гак и дроблени  импульсов (лиш5 ние паузы, возникающие в интервалах импульсов), а также выпадени  полностью импульсов и пауз между ними. Во всех этих случа х не срабатывают элементы 19 или 20 и восстановленна  последователь0 ность формируетс  на основе работы схем 11 и 12.
Дополнительными достоинствами за вл емого устройства в плане восстановлени  последовательности импульсов  вл етс ,
5 во-первых, выравнивание последовательности при единичных флуктуаци х длительностей импульсов и пауз за счет усреднени , во-вторых, отслеживание текущей частоты (длительностей пауз и импульсов) контроли0 руемой последовательности также за счет усреднени : например, при медленном уходе тактовой частоты контролируемой последовательности усредн ющие блоки постепенно заполн ютс  все большими чис5 лами, таким образом, восстанавливаема  последовательность также подравниваетс  у контролируемой при медленных плавных флуктуаци х параметров последней (естественно, в пределах порогов).
0 Степень усреднени  N определ ет степень скорости подстройки устройства к флуктузци м контролируемой последовательности и скорость реакции на них и их обработки,
5Заметим, что при равенстве всех порогов 29-32 и степени усреднени , равной единице (один регистр 45 в каждом блоке 23) параметры за вл емого устройства близки к прототипу (однако за вл емое устрой0 ство и в этом случае позвол ет исключить полностью вставки, выпадени  и дроблени  импульсов контролируемой последователь- ности при ее восстановлении).
Рассмотрим теперь процесс контрол ,
5 т.е. фиксацию сбоев контролируемой последовательности .
Сбо ми, как и в прототипе, считают 4 возможных случа :
длительность паузы больше допустимой (выпадение импульса);
длительность импульса больше допустимой (выпадение паузы);
в течение паузы возникает дополнительный импульс (вставка импульса);
в течение импульса возникает лишн   пауза (дробление импульса).
Первые два типа сбоев фиксируютс  соответственно схемами сравнени  7 и 9, которые выдают на выходах Меньше (соответственно В Случа х fmax Гимп И (Т- -Т)тах (Т- Т) СИГНалы, ПО КОТОРЫМ Срабатывает элемент ИЛИ 15, выходные сигналы с которого подсчитываютс  счетчиком 3, фиксирующим количеством сбоев. Последние два типа сбоев вы вл ютс  блоком 24 (фиг.2). Процесс вы влени  сбоев по сн етс  временной диаграммой на фиг.З. Работа блока 24 основана на следующем условии: блок 24 выдает выходной импульс в случае, когда во врем  импульса последовательности (положительный потенциал на выходе 26 устройства) формируютс  последовательно отрицательный, а затем положительный фронты; или в интервале паузы (нулевой потенциал) последовательно формируютс  положительный и отрицательный фронты (вставка импульса ).
Рассмотрим работу устройства в первом случае (иллюстраци  - второй импульс на входе 33 устройства).
С каждым импульсом с формировател  1 или 2 по входам 35 или З б на блок 24 поступают импульсы, воздействующие на синхровходы триггеров соответственно 43 и 42. Если поступление короткого импульса (или его положительного фронта) на синх- ровход С триггера соответствует некоторому (например, единичному или нулевому) сигналу на D-входе триггера, то этоттриггер переключаетс  соответственно в единичное или нулевое состо ние - в соответствии с принципом работы обычного триггера, например 155 ТМ 2.
При любом переключении триггера 25 устройства по вл етс  положительный сигнал либо на входе 26 (интервал импульса последовательности), либо на входе 34 (интервал паузы последовательности) блока 24, что вызывает по вление короткого им-, пульса на выходе соответственно формировател  импульсов 40 либо 41; таким образом, как в начале импульса последовательности , так и в начале паузы блок 24 устанавливаетс  в исходное состо ние, когда на пр мых выходах триггеров 42 и 43 нулевые потенциалы. В рассматриваемом нами случае (второй импульс входа 26 или 33) на входе 26, выходе элемента ИЛИ 37 и
D-входе триггера 42 единичные сигналы. Приход импульса с входа 36 вызывает установку триггера 42 в единичное состо ние, при котором на выходе элемента ИЛИ 38 и D-входе триггера 43 также по вл етс  еди ничный сигнал. Приход импульса на вход 35 вызывает установку триггера 43 в единичное состо ние, в результате чего на выходе элемента И 44 формируетс  сигнал, свиде0 тельствующий о дроблении импульса последовательности , т.е. о возникновении сбо  этого типа. Аналогично дл  паузы (обозначенной цифрой 3 на фиг.З) триггеры срабатывают в обратном пор дке и фиксируют
5 сбой за счет вставки импульса.
На фиг.З иллюстрируетс  также отсутствие вли ние на блок 24 краевых искажений на импульсах 4 и 5. В этих случа х либо вообще блок не реагирует на соответствую0 щие сигналы с формирователей 1 и 2, либо срабатывает лишь один триггер (при одном фронте сигнала во врем  импульса или длительности паузы последовательности), что не приводит к формированию сигнала сбо 
5 типа вставки или дроблени  импульса.
Заметим, что дл  того, чтобы исключить фиксацию первого фронта импульса в случае срабатывани  триггера 25 от блоков 1 или 2 - дл  выравнивани  времени срабаты0 вани  (если недостаточно естественной задержки в блоках 40, 41 и 39), может быть включен дополнительный элемент задержки на выходе элемента ИЛИ 39 дл  того, чтобы сброс триггеров 42 и 43 осуществл л5 с  после окончани  всех переходных процессов в устройстве, вызванных сменой потенциала восстанавливаемой последовательности ,
Описанна  работа блока 24 соответст0 вует случаю, когда при любом количестве лишних импульсов в интервале восстановленного импульса (то же справедливо и дл  пауз) фиксируетс  лишь один импульс - то есть ведетс  счет сбойных импульсов кон5 тролируемой последовательности. Это обусловлено (фиг,2) тем, что при срабатывании обоих триггеров последующие вставки импульсов не вызывают формировани  в течение той же паузы формировани  новых
0 сигналов сбоев - фиксируетс  максимально по одному сбою на импульс (или паузу). Если пользователю необходимо измен ть количество сбоев с учетам возможности возникновени  нескольких лишних импульсов в
5 течение паузы, то на фиг.2 следует соединить (на фиг.2 это показано пунктиром) выход элемента И 44 с третьим входом элемента ИЛИ 39; в этом случае фиксаци  вставки вызывает сброс триггеров 43 и 42 в начальное состо ние, следующа  вставка на
той же паузе вновь вызовет срабатывание блока 24.
Отметим также, что при использовании в качестве устройства делени  47 (фиг.4) схемы, требующей импульса запуска дл  ра- боты и вычислени  результата, этот импульс запуска может быть сформирован от импульса на входе синхронизации, при необходимости следует в этой св зи (показанной на фиг.4 пунктиром) ввести элемент задерж- ки, чтобы обеспечить запуск устройства делени  после записи информации в группу регистров. Если же устройство делени  выполнено на основе комбинационной схемы, специального сигнала запуска не нужно.
Таким образом, за вл емое устройство позвол ет повысить достоверность контрол  за счет исключени  фиксации в качестве сбоев краевых искажений (в пороговых пределах ) импульсов контролируемой последо- вательности. За вл емое устройство исключает краевые искажени , причем величины нефиксируемых краевых искажений задаютс  порогами. Кроме того, за вл емое устройство позвол ет фиксировать в качест- ве сбоев (в зависимости от конфигурации блока 24) как одиночные вставки, так и множественные .

Claims (1)

  1. Формулаизобретени  Устройство дл  контрол  последовательности импульсов, содержащее два формировател  импульсов, два элемента ИЛИ, первый счетчик, разр дные выходы которого  вл ютс  выходами количества сбоев устройства и соединены с входами первого элемента ИЛИ, выход которого  вл етс  признаком сбо  устройства, вход контролируемой последовательности устройства соединен с входами первого и второго фор- мирователей импульсов, отличающее- с   тем, что, с целью повышени  достовено- сти контрол  и расширени  области применени  устройства, в него введены с третьего по шестой элементы ИЛИ. шесть схем сравнени , триггер, второй и третий счетчики, два блока усреднени , генератор импульсов, четыре элемента И и блок вы влени  дополнительных сбоев, причем выходы первого и второго формирователей импуль- сов соединены соответственно с первыми входами первого и второго элементов И, с первым и вторым тактовыми входами блока вы влени  дополнительных сбоев и с входами второго элемента ИЛИ, выход ко- торого подключен к входу сброса втброго счетчика, счетный вход которого соединен со счетным входом третьего счетчика и с выходом генератора импульсов, группа выходов второго счетчика подключена к пе рвым группам входов с первой по четвертую схем сравнени  и к группам информационных входов блоков усреднени , вторые группы входов с первой по четвертую схем сравнени   вл ютс  с первого по четвертый установочными входами устройства соответственно , выходы Больше или равно первой и третьей схеМ сравнени  соединены соответственно с вторыми входами первого и второго элементов И, выходы Меньше или равно второй и четвертой схем сравнени  соответственно с третьими входами первого и второго элементов И, выходы которых соединены соответственно с первыми входами третьего и четвертого элементов ИЛИ и с синхровходами первого и второго блоков усреднени  соответственно , группы выходов которых соединены соответственно с первыми группами входов п той и шестой схем сравнени , вторые, группы входов которых соединены с группой выходов третьего счетчика, вход сброса которого подключен к выходу п того элемента ИЛИ, входы которого соединены с выходами третьего и четвертого элементов ИЛИ, соединенными также соответственно с входом сброса и установочным входом триггера, пр мой выход которого  вл етс  выходом восстановленной последовательности устройства и соединен с первым информационным входом блока вы влени  дополнительных сбоев и с первым входом третьего элемента И, а инверсный выход триггера соединен с вторым информационным входом блока вы влени  дополнительных сбоев и с первым входом четвертого элемента И вторые входы третьего и четвертого элементов И соединены соответственно с выходами Равно п той и шестой схем сравнени , выходы третьего и четвертого элементов И - соответственно с вторыми входами третьего и четвертого элементов ИЛИ, выходы Меньше первой и третьей схем сравнени  и выход блока вы влени  сбоев - с входами шестого элемента ИЛИ, выход которого подключен к счетному входу первого счетчика, вход контролируемой последовательности устройства соединен с входом запуска генератора импульсов, причем блок вы влени  дополнительных сбоев содержит два формировател  импульсов, два триггера, три элемента ИЛИ и элемент И, в блоке вы влени  дополнительных сбоев первые входы первого и второго элементов ИЛИ соединены соответственно с входами формирователей импульсов и  вл ютс  соответственно первым и вторым информационными входами блока вы влени  дополнительных сбоев, вторые входы первого и второго элементов.ИЛИ - с выходами элемента И и подключены к выходам соответственно первого и второго триггеров , информационные входы которых соединены с выходами соответственно первого и второго элементов ИЛИ входы сброса триггеров объединены и подключены к выходу третьего элемента ИЛИ, синхровходы
    триггеров соединены с тактовыми входами блока вы влени  дополнительных сбоев, выходы первого и второго формирователей импульсов и элемента И соединены с входами третьего элемента ИЛИ, выход элемента И  вл етс  выходом блока вы влени  дополнительных сбоев
    Фиг.1
    г гпф
    S92.19U
    pr; w
    U
    (20) Г
    Ь6
    ±1
    Tl
    r4JUI U
    IJ ц
    ЯЯ MH Ш И
    .
    Ь6
    ±1
    1
    ЕГ Tl
    r4JUI U
    IJ ц
    ЯЯ MH Ш И
SU904878766A 1990-10-30 1990-10-30 Устройство дл контрол последовательности импульсов SU1751765A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904878766A SU1751765A1 (ru) 1990-10-30 1990-10-30 Устройство дл контрол последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904878766A SU1751765A1 (ru) 1990-10-30 1990-10-30 Устройство дл контрол последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1751765A1 true SU1751765A1 (ru) 1992-07-30

Family

ID=21543108

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904878766A SU1751765A1 (ru) 1990-10-30 1990-10-30 Устройство дл контрол последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1751765A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1070556,кл. G 06 F11/00. 1982. Авторское свидетельство СССР Ns 1509899, кл. Н 03 К 5/19, 1988. *

Similar Documents

Publication Publication Date Title
SU1751765A1 (ru) Устройство дл контрол последовательности импульсов
SU1061146A1 (ru) Устройство дл контрол последовательности импульсов
SU1089762A1 (ru) Резервированный счетчик импульсов
SU1760631A1 (ru) Кольцевой счетчик
RU2058679C1 (ru) Устройство для контроля и резервирования информационной системы
SU1177792A1 (ru) Устройство дл измерени временных интервалов
SU1161933A1 (ru) Устройство дл синхронизации с контролем
SU1347182A1 (ru) Счетное устройство с контролем
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1751737A1 (ru) Устройство дл синхронизации вычислительной системы
SU1615793A1 (ru) Способ тестировани накопителей на магнитных дисках и устройство дл его осуществлени
US4837783A (en) Device for deriving a synchronizing signal
SU783994A2 (ru) Резервированный счетчик импульсов
SU1109910A1 (ru) Резервированный делитель частоты
CA1079368A (en) Tone detection synchronizer
RU1797121C (ru) Устройство дл реконфигурации резервируемых блоков
SU1366977A1 (ru) Устройство дл контрол интегральных схем
SU1001104A1 (ru) Устройство дл синхронизации резервированного делител частоты
SU1298887A1 (ru) Распределитель импульсов
SU1529230A1 (ru) Устройство дл сбора информации от многоразр дных дискретных датчиков
SU1206981A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU815922A1 (ru) Управл емый делитель частотыСлЕдОВАНи иМпульСОВ
SU1552360A1 (ru) Многофазный тактовый генератор
SU1042217A1 (ru) Мажоритарно-резервированное устройство
SU842791A1 (ru) Устройство дл сравнени чисел