SU1721810A1 - Binary signal conversion device - Google Patents
Binary signal conversion device Download PDFInfo
- Publication number
- SU1721810A1 SU1721810A1 SU904812072A SU4812072A SU1721810A1 SU 1721810 A1 SU1721810 A1 SU 1721810A1 SU 904812072 A SU904812072 A SU 904812072A SU 4812072 A SU4812072 A SU 4812072A SU 1721810 A1 SU1721810 A1 SU 1721810A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- parallel
- code
- binary
- gre
- binary code
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к измерительной технике и предназначено дл подавлени помех в трактах преобразовани сигналов из аналоговой формы в цифровую. Цель изобретени - повышение помехоустойчивости . Дл этого в устройство введены n-разр дный преобразователь 1 пр мого параллельного двоичного кода в параллельный код Гре и n-разр дный преобразователь 3 параллельного кода Гре в пр мой параллельный двоичный код, соединенные между собой через п включенных параллельно мажоритарных преобразователей 2. 2 ил.The invention relates to a measurement technique and is intended to suppress interference in the paths of converting signals from analog to digital form. The purpose of the invention is to improve noise immunity. For this purpose, an n-bit converter 1 of a direct parallel binary code is entered into the parallel Gre code and an n-bit converter of 3 parallel Gre codes into a direct parallel binary code interconnected via pa connected majority converters. 2 2 il .
Description
ЁYo
Фиг.11
VIVI
юYu
0000
оabout
Изобретение относитс к измерительной технике и может быть использовано дл подавлени помех в трактах преобразовани сигналов из аналоговой формы в цифровую .The invention relates to a measurement technique and can be used to suppress interference in the signal conversion paths from analog to digital.
Целью изобретени вл етс повышение помехоустойчивости,The aim of the invention is to improve the noise immunity,
На фиг.1 представлена блок-схема устройства; на фиг.2 - схема включени устройства в тракт преобразовани аналоговых сигналов в цифровые.Figure 1 presents the block diagram of the device; Fig. 2 is a circuit for switching the device on to an analog-to-digital conversion path.
Устройство дл преобразовани бинарных сигналов содержит n-разр дный преоб- разователь 1 пр мого параллельного двоичного кода в параллельный код Гре , включенные параллельно п мажоритарных преобразователей 2, n-разр дный преобразователь 3 параллельного кода Гре в пр мой параллельный двоичный код, входные и выходные шины, шину тактовых импульсов. Входные шины соединены с входами преобразовател 1 пр мого параллельного двоично го кода в параллельный код Гре , выходы которого соединены с информационными входами соответствующих мажоритарных преобразователей 2, соединенных своими тактовыми входами с шиной тактовых импульсов . Выходы всех мажоритарных преобразователей 2 соединены с соответствующими входами преобразовател 3 параллельного кода Гре в пр мой параллельный двоичный код, выходы которого соединены с выходными шинами.A device for converting binary signals contains an n-bit converter 1 of a direct parallel binary code to a parallel gre code, connected in parallel with a majority converter 2, an n-bit converter of a parallel gre code into a direct parallel binary code, input and output tires, clock bus. The input buses are connected to the inputs of the converter 1 of a direct parallel binary code to the parallel Gre code, the outputs of which are connected to the information inputs of the corresponding majority converters 2 connected by their clock inputs to the clock pulse bus. The outputs of all of the majority converters 2 are connected to the corresponding inputs of the converter 3 of the parallel Gre code in a forward parallel binary code, the outputs of which are connected to the output buses.
Устройство дл преобразовани бинар- ных сигналов работает следующим образом .A device for converting binary signals works as follows.
На все п входов преобразовател 1 пр мого параллельного двоичного кода в параллельный код Гре с входных шин Xn,...,Xi поступают бинарные импульсы, представл ющие собой пр мой параллельный двоичный код. С выходов преобразовател 1 пр мого параллельного двоичного кода в параллельный код Гре сигналы поступают на информационные входы соответствующих мажоритарных преобразователей 2, осуществл ющих подавление помех. С выходов п мажоритарных преобразователей 2 сигналы поступают на соответствующие входы преобразовател 3 параллельного кода Гре в пр мой параллельный двоичныйAll p inputs of the converter 1 of the direct parallel binary code receive parallel pulses in the parallel GRE code from the input buses Xn, ..., Xi, which are a direct parallel binary code. From the outputs of the converter 1 of the direct parallel binary code to the parallel code Gre, the signals arrive at the information inputs of the respective majority converters 2, which carry out the interference suppression. From the outputs of the p-majority converters 2, the signals are fed to the corresponding inputs of the converter 3 of the parallel Gre code in a straight parallel binary
код, где формируютс выходные бинарные импульсы, которые подают на выходные шины YnYI. На тактовые входы всех мажоритарных преобразователей 2 с шины Т тактовых импульсов синхронно с входными импульсами поступают тактовые импульсы с периодом, равным длительности такта, управл ющие их работой.the code where the output binary pulses are generated, which is fed to the YnYI output buses. The clock inputs of all majority converters 2 from the bus T clock pulses synchronously with the input pulses receive clock pulses with a period equal to the duration of the clock, controlling their operation.
Один из способов включени устройства дл преобразовани бинарных сигналов в тракт преобразовани аналоговых сигналов в цифровые приведен на фиг.2. Этот тракт включает в себ датчик 4, аналого- цифровой преобразователь 5, устройство 6 дл преобразовани бинарных сигналов, устройство 7 цифровой обработки сигналов.One way to turn on a device for converting binary signals to an analog-to-digital signal conversion path is shown in FIG. This path includes a sensor 4, an analog-to-digital converter 5, a device 6 for converting binary signals, a device 7 for digital signal processing.
Если в сигнале присутствуют разр ды, на которые помехи не вли ют, то их можно не подвергать преобразованию данным устройством . Дл обеспечени синхронности разр дов выходного сигнала в указанные старшие разр ды необходимо ввести элементы задержки на один такт.If there are bits in the signal that are not affected by interference, then they may not be subjected to conversion by this device. To ensure synchronization of the output bits, the delay bits per clock must be entered into the indicated high bits.
Использование устройства дл преобразовани бинарных сигналов позвол ет повысить помехоустойчивость преобразовани и тем самым улучшить качество измер емой информации.Using a device for converting binary signals improves the noise immunity of the conversion and thereby improves the quality of the measured information.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904812072A SU1721810A1 (en) | 1990-02-14 | 1990-02-14 | Binary signal conversion device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904812072A SU1721810A1 (en) | 1990-02-14 | 1990-02-14 | Binary signal conversion device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1721810A1 true SU1721810A1 (en) | 1992-03-23 |
Family
ID=21507112
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904812072A SU1721810A1 (en) | 1990-02-14 | 1990-02-14 | Binary signal conversion device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1721810A1 (en) |
-
1990
- 1990-02-14 SU SU904812072A patent/SU1721810A1/en active
Non-Patent Citations (1)
Title |
---|
Гитис Э.И. и Пискунов Е.А. Аналого-цифровые преобразователи. - М.: Энергоиздат, 1981, с. 224-233. Авторское свидетельство СССР № 1243119, кл. НОЗ К5/19, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111030692A (en) | High-speed analog-to-digital conversion circuit and control method thereof | |
JPS5793726A (en) | A/d converter | |
SU1721810A1 (en) | Binary signal conversion device | |
RU1835604C (en) | Multiple-channel analog-to-digital converter | |
SU1742985A1 (en) | Analog-to-digital amplitude detector | |
SU900443A1 (en) | Analogue-digital converter | |
SU1381706A1 (en) | Conveyer analog-to-digital converter | |
SU1039025A1 (en) | Paralle-series analog-digital converter | |
SU805489A1 (en) | Follow-up analogue-digital converter | |
SU440784A1 (en) | Analog-to-digital converter of equal balancing | |
JPS632488B2 (en) | ||
SU902249A1 (en) | Time interval-to-digital code converter | |
SU984038A1 (en) | Frequency-to-code converter | |
JPS5767325A (en) | Analogue-digital converting circuit | |
SU1172013A1 (en) | Servo analog-to-digital converter | |
SU1580290A1 (en) | Measuring instrument for primary conversion | |
SU754669A1 (en) | Analogue-digital converter | |
SU1275308A1 (en) | Active power-to-digital code converter | |
SU551507A1 (en) | Adaptive Measuring Converter | |
SU1264319A1 (en) | Device for selecting moments of signal extrema | |
GB1113431A (en) | Improvement relating to radar apparatus | |
SU1019645A1 (en) | Bipulse signal receiver | |
SU1316008A1 (en) | Hybrid integrating device | |
SU1388989A2 (en) | A-d converter | |
SU1520557A1 (en) | Nonlinear a-d converter |