SU1702382A1 - Data input device - Google Patents
Data input device Download PDFInfo
- Publication number
- SU1702382A1 SU1702382A1 SU904816516A SU4816516A SU1702382A1 SU 1702382 A1 SU1702382 A1 SU 1702382A1 SU 904816516 A SU904816516 A SU 904816516A SU 4816516 A SU4816516 A SU 4816516A SU 1702382 A1 SU1702382 A1 SU 1702382A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- information
- counter
- multiplexer
- Prior art date
Links
Landscapes
- Image Input (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в устройствах обработки телевизионных изображений , а также информации, имеющей кадровую структуру. Целью изобретени вл етс расширение области применени устройства . Устройство дл ввода информации содержит дешифраторы 1,15 и 16, регистры 2-4, 27, триггеры 5, 6, 13, 23, счетчики 7, 8, 17-20, элемент И-НЕ 9, элементы И 10, 24, элементы ИЛИ 11, 21, мультиплексоры 12, 14, 22. 26 и блок 25 оперативной пам ти. Дискретный телевизионный сигнал поступает на вход 33 видеоданных устройства. Синхронизаци видеосигнала осуществл етс с помощью тактовых, строчных и кадровых синхроимThe invention relates to computing and can be used in television image processing devices, as well as information having a personnel structure. The aim of the invention is to expand the field of application of the device. The device for entering information contains decoders 1.15 and 16, registers 2-4, 27, triggers 5, 6, 13, 23, counters 7, 8, 17-20, AND 9, Element 9, And 10, 24, elements OR 11, 21, multiplexers 12, 14, 22. 26 and RAM block 25. Discrete television signal is fed to the input 33 of the video data of the device. The video signal is synchronized using clock, lowercase and frame sync signals.
Description
V4 ОV4 o
ND СО 00ND CO 00
юYu
пульсов, поступающих на входы 30, 31 и 32 устройства соответственно. Ввод информации в ЭВМ осуществл етс поблочно, координаты местонахождени блока информации в кадре изображени и его масштаб задаютс с помощью ЭВМ. Новым в уртройстве вл етс возможность ввода в ЭВМ элементов изображени , принадлежащих окрестности начальной точки в блоке изображени , по автоматически формируемой развертке с заданием начальной точкиpulses arriving at the inputs 30, 31 and 32 devices, respectively. Information is entered into the computer block by block, the coordinates of the location of the block of information in the image frame and its scale are set using the computer. New in the device is the ability to enter into the computer elements of the image belonging to the neighborhood of the starting point in the image block, according to the automatically generated scan with the setting of the starting point
от ЭВМ, а также возможности ввода в ЭВМ текущего адреса развертки, Данный способ считывани может быть использован при решении многих прикладных задач обработки визуальной информации, в частности при поиске объектов на изображении, при определении размеров и координат объектов на изображение, при фильтрации изображений с апертурой типа креста и т д 2 ил., 1 табл.from the computer, as well as the possibility of entering the current address of the sweep into the computer. This method of reading can be used to solve many applied tasks of processing visual information, in particular when searching for objects in an image, when determining the dimensions and coordinates of objects in an image, when filtering images with aperture type of cross and t d 2 ill., 1 tab.
Изобретение относитс к вычисли гель- ной технике и может быть использовано в устройствах обработки телевизионных и рентгенотелевизионных изображений, а тйкже информации имеющей кадровую структуру.The invention relates to a computational gel technique and can be used in devices for processing television and X-ray television images, as well as information having a frame structure.
Известно устройство дл ввода информации , содержащее с первого по третий счетчики, блок управлени , генератор импульсов , регистр, аналого-цифровой преобразователь и блок сравнени , причем первый и второй входы блока управлени и третий вход блока управлени , соединенный с входом сброса первого счетчика, в- лиютс первым и вторым входами синхронизации и входом ПУСК устройства соответственно, первый выход блока управлени подключен к счетному входу первого и входу СБРОС второго счетчиков, второй выход - к счетному входу второго, входу сброс третьего и входу генератора импульсов , выход которого подключен к счетному входу третьего счетчика, выходы первого счетчика соединены с входами первой группы блока сравнени , выход которого подключен к стробирующему входу аналого-цифрового преобразовател , выход которого и выходы регистра и второго счетчика вл ютс информационным и первым и вторым управл ющими выходами устройства соответственно, вход аналого-цифрового преобразовател вл етс информационным входом устройства.A device for inputting information comprising first to third counters, a control unit, a pulse generator, a register, an analog-to-digital converter and a comparison unit are known, the first and second inputs of the control unit and the third input of the control unit connected to the reset input of the first counter, - the first and second synchronization inputs and the START input of the device are respectively, the first output of the control unit is connected to the counting input of the first and the RESET input of the second counter, the second output - to the counting input of the second, input c the third and the pulse generator, the output of which is connected to the counting input of the third counter, the outputs of the first counter are connected to the inputs of the first group of the comparison unit, the output of which is connected to the strobe input of the analog-digital converter, the output of which both the register and the second counter are information and the first and second control outputs of the device, respectively, the analog-to-digital converter input is the information input of the device.
Недостатком указанного устройства вл етс малое быстродействие из-за низкой скорости ввода изображени .The disadvantage of this device is low speed due to the low speed of image input.
Наиболее близким к предлагаемому вл етс устройство дл ввода информации, содержащее первый дешифратор, первый выход которого сое/зинен с тактовым входом первого регистра, информационный вход которого соединен с информационным входом устройства, второй регистр, тактовый вход которого соединен с вторым выходом дешифратора, третий выход которого соединен с тактовым входом третьего регистра , выход которого соединен с информационным входом четвертого счетчика, счетный вход которого соединен с выходом второго мультиплексора, первый информационный вход которого соединен с выходом переполнени третьего счетчика, информационный вход которого соединен с выходом первого регистра, первый счетчик, информационный вход которого соединен с выходом первого регистра, второй счетчик, информационный вход которого соединен сClosest to the present invention is a device for inputting information containing the first decoder, the first output of which is co / zin with the clock input of the first register, the information input of which is connected to the information input of the device, the second register, the clock input of which is connected to the second output of the decoder, the third output which is connected to the clock input of the third register, the output of which is connected to the information input of the fourth counter, the counting input of which is connected to the output of the second multiplexer, the first and The information input of which is connected to the overflow output of the third counter, whose information input is connected to the output of the first register, the first counter, whose information input is connected to the output of the first register, the second counter, whose information input is connected to
выходом второю регистра, информационный вход которого соединен с информаци- онным входом устройства, первый мультиплексор, первый информационный вход которого соединен с выходом переполнени первого счетчика, вход загрузки которого соединен с выходом переполнени первого счетчика, счетный вход которого соединен с входом тактовых синхроимпульсов устройства, первый триггер, вход сброса которого соединен с выходом шестого разр да второго счетчика, счетный вход которого соединен с выходом первого мультиплексора , управл ющий вход которого соединен с выходом первого триггера, вход установкиthe output of the second register, the information input of which is connected to the information input of the device, the first multiplexer, the first information input of which is connected to the overflow output of the first counter, the download input of which is connected to the overflow output of the first counter, the counting input of which is connected to the input of the device clock sync pulses, the first trigger, the reset input of which is connected to the output of the sixth bit of the second counter, the counting input of which is connected to the output of the first multiplexer, the control input of the cat This is connected to the output of the first trigger, the installation input
которого соединен с выходом переполнени второго счетчика, выходы п ти разр дов которого соединены с младшими п тью разр дами первого информационного входа третьего мультиплексора, старшие п ть разр дов которого соединены с выходами п ти разр дов четвертого счетчика, выход шестого разр да которого соединен с входом сброса второго триггера, вход установки ко- юрого соединен с выходом перепопнени which is connected to the overflow output of the second counter, the outputs of five bits of which are connected to the lower five bits of the first information input of the third multiplexer, the upper five bits of which are connected to the outputs of five bits of the fourth counter, the output of the sixth bit of which is connected to the reset input of the second trigger, the setup input is coaxially connected to the re-entry output
четвертого счетчика, вход загрузки которого соединен с входом кадровых синхроимпульсов устройства, четвертый мультиплексор, первый информационный вход которого соединен с выходом первого элемента И, первый вход которого соединен с выходом первого триггера, блок оперативной пам ти, адресный вход которого соединен с выходом третьего мультиплексора, первый управл ющий вход которого соединен с четвертым выходом дешифратора, информационный вход которого соединен с входом команды устройства, информационный вход третьего регистра соединен с информационным входом устройства, вход загрузки второго счетчика соединен с входом строчных синхроимпульсов устройства, второй информационный вход первого мультиплексора соединен с входом тактовых синхроимпульсов устройства, вход загрузки третьего счетчика соединен с выходом переполнени третьего счетчика, счетный вход которого соединен с входом строчных синхроимпульсов устройства, управл ющий вход второго мультиплексора соединен с выходом второго триггера, второй информационный вход второго мультиплексора соединен с входом строчных синхроимпульсов устройства, второй информационный вход третьего мультиплексора соединен с входом адреса устройства, управл ющий вход четвертого мультиплексора соединен с четвертым выходом дешифратора, выход четвертого мультиплексора соединен с входом обращени блока оперативной пам ти, вход режима которого соединен с четвертым выходом дешифратора, второй информационный вход четвертого мультиплексора соединен с входом обращени устройства, вход данных блока оперативной пам ти соединен с входом видеоданных устройства, выход блока оперативной пам ти соединен с информационным выходом устройства, второй вход элемента И соединен с выходом второго триггера, третий вход элемента И соединен с входом тактовых синхроимпульсов устройства.the fourth counter, the boot input of which is connected to the input of the device clock sync pulses, the fourth multiplexer, the first information input of which is connected to the output of the first element I, the first input of which is connected to the output of the first trigger, the memory block whose address input is connected to the output of the third multiplexer, the first control input of which is connected to the fourth output of the decoder, the information input of which is connected to the input of the device command, the information input of the third register dinene with information input of the device, the load input of the second counter is connected to the input of the horizontal sync pulses of the device, the second information input of the first multiplexer is connected to the input of the clock sync pulses of the device, the download input of the third counter is connected to the overflow output of the third counter, the counting input of which is connected to the input of the horizontal sync pulses of the device the control input of the second multiplexer is connected to the output of the second trigger; the second information input of the second multiplexer is connected the input of the device line sync pulses, the second information input of the third multiplexer is connected to the device address input, the control input of the fourth multiplexer is connected to the fourth output of the decoder, the output of the fourth multiplexer is connected to the access address of the RAM block, the mode input of which is connected to the fourth output of the decoder, the second information the input of the fourth multiplexer is connected to the device's input; the data input of the RAM unit is connected to the video input of the device. The output of the RAM block is connected to the information output of the device, the second input of the AND element is connected to the output of the second trigger, the third input of the AND element is connected to the input of the clock sync pulses of the device.
Недостатком известного устройства вл етс единственный способ ввода в ЭВМ блока элементов изображени , характеризующийс необходимостью формировани и подачи на устройство адреса считываемо- го элемента изображени , что ограничивает область применени данного устройства.A disadvantage of the known device is the only method of inputting a block of image elements into a computer, which is characterized by the need to form and feed the device the address of a readable image element, which limits the scope of application of this device.
Целью изобретени вл етс расширение области применени устройства путем обеспечени возможности ввода элементов изображени по автоматически формируемой развертке и текущего адреса этой развертки .The aim of the invention is to expand the field of application of the device by allowing the input of image elements by automatically generated scan and the current address of this scan.
Поставленна цель достигаетс тем, что в устройство, содержащее первый дешифратор , первый выход которого соединен с тактовым входом первого регистра, второйThe goal is achieved by the fact that in the device containing the first decoder, the first output of which is connected to the clock input of the first register, the second
регистр, тактовый вход которого соединен с вторым выходом первого дешифратора, третий выход которого соединен с тактовым входом третьего регистра, выход которого соединен с информационным входом четвертого счетчика, счетный вход которого соединен с выходом второго мультиплексора, первый информационный вход которого соединен с выходом переполнени третьегоthe register, the clock input of which is connected to the second output of the first decoder, the third output of which is connected to the clock input of the third register, the output of which is connected to the information input of the fourth counter, the counting input of which is connected to the output of the second multiplexer, the first information input of which is connected to the overflow output of the third
0 счетчика, информационный вход которого соединен с выходом первого регистра, первый счетчик, информационный вход которого соединен с выходом первого регистра, второй счетчик, информационный вход ко5 торого соединен с выходом второго регистра , первый мультиплексор, первый информационный вход которого соединен с выходом переполнени первого счетчика, вход загрузки которого соединен с выходом0 counter, information input of which is connected to the output of the first register, first counter, information input of which is connected to the output of the first register, second counter, whose information input is connected to the output of the second register, first multiplexer, first information input of which is connected to the overflow output of the first counter whose boot input is connected to the output
0 переполнени первого счетчика, счетный вход которого соединен с входом тактовых синхроимпульсов устройства, первый триггер , вход установки которого соединен с выходом переполнени второго счетчика.0 overflow of the first counter, the counting input of which is connected to the input of the clock sync pulses of the device, the first trigger, the input of which is connected to the overflow output of the second counter.
5 счетный вход которого соединен с выходом первого мультиплексора, управл ющий вход которого соединен с выходом первого триггера, вход сброса которого соединен с выходом шестого разр да второго счетчика,5 the counting input of which is connected to the output of the first multiplexer, the control input of which is connected to the output of the first trigger, the reset input of which is connected to the output of the sixth bit of the second counter,
0 выход п ти разр дов которого соединен с п тью младшими разр дами первого информационного входа третьего мультиплексора, п ть старших разр дов которого соединены с выходом п ти разр дов четвертого счетчи5 ка, выход шестого разр да которого соединен с входом сброса второго триггера, вход установки которого соединен с выходом переполнени четвертого счетчика, вход загрузки которого соединен с входом0 the output of five bits of which is connected to the five younger bits of the first information input of the third multiplexer, the five most significant bits of which are connected to the output of five bits of the fourth counter, the output of the sixth bit of which is connected to the reset input of the second trigger, input installation of which is connected to the overflow output of the fourth counter, the loading input of which is connected to the input
0 кадровых синхроимпульсов устройства, первый элемент И, первый вход которого соединен с выходом первого триггера, блок оперативной пам ти, адресный вход которого соединен с выходом третьего мульти5 плексора, первый управл ющий вход которого соединен с четвертым выходом первого дешифратора, информационный вход которого соединен с входом команды устройства, четвертый мультиплексор, пер0 вый информационный вход которого соединен с выходом первого элемента И, второй вход которого соединен с выходом второго триггера, вход загрузки второго счетчика соединен с входом строчных синхроимпуль5 сов устройства, второй информационный вход первого мультиплексора соединен с входом тактовых синхроимпульсов устройства , второй информационный вход третьего мультиплексора соединен с входом адреса устройства, вход загрузки третьего0 frame sync pulses of the device, the first And element, the first input of which is connected to the output of the first trigger, a memory block whose address input is connected to the output of the third multi-5 plexer, the first control input of which is connected to the fourth output of the first decoder, the information input of which is connected to the device command input, the fourth multiplexer, the first information input of which is connected to the output of the first element I, the second input of which is connected to the output of the second trigger, the input of the download of the second a counter connected to the input of line sinhroimpul5 cos device, second information input of the first multiplexer is connected to the clock input of a clock device, a second information input of the third multiplexer is connected to the input of the device address input of the third load
счетчика соединен с выходом переполнени третьего счетчика, счетный вход которого соединен с входом строчных синхроимпульсов устройства, управл ющий вход второго мультиплексора соединен с выходом второго триггера, второй информационный вход второго мультиплексора соединен с входом строчных синхроимпульсов устройства, третий вход первого элемента И соединен с входом тактовых синхроимпульсов устройства , вход обращени блока оперативной пам ти соединен с выходом четвертого мультиплексора, второй информационный вход которого соединен с входом обращени устройства, вход данных блока оперативной пам ти соединен с входом видеоданных устройства, выход блока оперативной пам ти соединен с информационным выходом устройства, дополнительно введены третий триггер, информационный вход которого соединен с выходом элемента И-НЕ, первый вход которого соединен с пр мым выходом третьего триггера, вход сброса которого соединен с шестым выходом первого дешифратора, седьмой выход которого соединен с входом обращени четвертого регистра, п ть младших разр дов информационного входа которого соединены с выходом п того счетчика, инкременти- ругощий вход которого соединен с первым выходом второго дешифратора, информационный вход которого соединен с пр мым выходом третьего триггера, инверсный выход которого соединен с первым входом второго элемента И, второй вход которого соединен с инверсным выходом четвертого триггера, информационный вход которого соединен с пр мым выходом третьего триггера , тактовый вход которого соединен с входом обращени устройства, первый элемент ИЛИ, первый вход которого соединен с выходом второго элемента И, третий дешифратор , информационный вход которого соединен с пр мым выходом четвертого триггера, вход сброса которого соединен с шестым выходом первого дешифратора, шестой счетчик, инкрементирующий вход которого соединен с первым выходом третьего дешифратора, вход обращени которого соединен с выходом первого элемента ИЛИ, второй вход которого соединен с входом обращени устройства, второй элемент ИЛИ, первый вход которого соединен с четвертым выходом первого дешифратора, информационные входы первого, второго и третьего регистров соединены с входом адреса устройства, тактовый вход четвертого триггера соединен с входом обращени устройства , второй вход элемента И-НЕ соединен с пр мым выходом четвертогоthe counter is connected to the overflow output of the third counter, the counting input of which is connected to the horizontal sync pulse input of the device, the control input of the second multiplexer is connected to the second trigger output, the second information input of the second multiplexer is connected to the horizontal sync pulse input of the device, the third input of the first And element is connected to the clock input sync pulses of the device, the access input of the memory block is connected to the output of the fourth multiplexer, the second information input of which is connected not connected to the device's input, the RAM data input is connected to the device video data input, the RAM output is connected to the device information output, a third trigger is additionally added, the information input of which is connected to the output of the NAND element, the first input of which is connected to the direct output of the third trigger, the reset input of which is connected to the sixth output of the first decoder, the seventh output of which is connected to the circulation input of the fourth register, five lower-order information bits the inputs of which are connected to the output of the fifth counter, the incremental input of which is connected to the first output of the second decoder, whose information input is connected to the direct output of the third trigger, the inverse output of which is connected to the first input of the second element I, the second input of which is connected to the inverse output the fourth trigger, the information input of which is connected to the direct output of the third trigger, the clock input of which is connected to the device's input, the first element OR, the first input of which is connected the output of the second element I, the third decoder, the information input of which is connected to the direct output of the fourth trigger, the reset input of which is connected to the sixth output of the first decoder, the sixth counter, the incremental input of which is connected to the first output of the third decoder, the access input of which is connected to the output of the first element OR, the second input of which is connected to the device access input, the second element OR, the first input of which is connected to the fourth output of the first decoder, information inputs of the first, W The first and third registers are connected to the input of the device address, the clock input of the fourth trigger is connected to the device access input, the second input of the NAND element is connected to the direct output of the fourth
триггера, п ть младших разр дов третьего информационного входа третьего мультиплексора соединены с выходом п того счетчика , декрементирующий вход которогоthe trigger, the five lowest bits of the third information input of the third multiplexer are connected to the output of the fifth counter, the decrementing input of which
соединен с вторым выходом второго дешифратора , вход обращени которого соединен с входом обращени устройства, п ть старших разр дов третьего информационного входа третьего мультиплексора соедииены с выходом шестого счетчика, декрементирующий вход которого соединен с вторым выходом третьего дешифратора , второй управл ющий вход третьего мультиплексора соединен с п тым выходомconnected to the second output of the second decoder, the access input of which is connected to the input of the device, five higher bits of the third information input of the third multiplexer are connected to the output of the sixth counter, the decrementing input of which is connected to the second output of the third decoder, the second control input of the third multiplexer is connected to fifth exit
первого дешифратора, вход загрузки п того счетчика соединен с шестым выходом первого дешифратора, информационный вход п того счетчика соединен с входом адреса устройства, вход загрузки шестого счетчикаthe first decoder, the download input of the fifth counter is connected to the sixth output of the first decoder, the information input of the fifth counter is connected to the input of the device address, the download input of the sixth counter
соединен с шестым выходом первого дешифратора , информационный вход шестого счетчика соединен с входом адреса устройства , второй вход второго элемент ИЛИ со- единен с п тым выходом первогоconnected to the sixth output of the first decoder, the information input of the sixth counter is connected to the input of the device address, the second input of the second OR element is connected to the fifth output of the first
дешифратора, вход режима блока оперативной пам ти соединен с выходом второго элемента ИЛИ, управл ющий вход четвертого мультиплексора соединен с выходом второго элемента ИЛИ, п ть старших разр дов информационного входа четвертого регистра соединены с выходом шестого счетчика, тактовый вход четвертого регистра соединен с входом обращени устройства , выход четвертого регистра соединен сthe decoder, the mode input of the RAM block is connected to the output of the second element OR, the control input of the fourth multiplexer is connected to the output of the second element OR, the five most significant bits of the information input of the fourth register are connected to the output of the sixth counter, the clock input of the fourth register is connected to the input of access device, the output of the fourth register is connected to
выходом адреса устройства, выход запрета считывани устройства соединен с выходом второго триггера.output of the device address, the output of the prohibition of reading the device is connected to the output of the second trigger.
Введение в состав устройства четвертого регистра, п того и шестого счетчиков, второго и третьего дешифраторов, третьего и четвёртого триггеров, элемента И-НЕ, второго элемента И и двух элементов ИЛИ позвол ет расширить его областьIntroduction to the device of the fourth register, the fifth and sixth counters, the second and third decoders, the third and fourth triggers, the AND-NOT element, the second AND element, and two OR elements, allows to expand its area
применени . Введение указанных элементов используетс совместно с введением новых св зей между ними и другими элементами устройства. Только их взаимосв зь обеспечивает возможность расширени application. The introduction of these elements is used in conjunction with the introduction of new connections between them and other elements of the device. Only their relationship provides the possibility of expansion.
круга решаемых предлагаемым устройством задач за счет введени режима считывани точек изображени , принадлежащих четырехокрестности начальной точки, с автоматическим формированием адреса считываемого элемента изображени , причем точкз начала задаетс от ЭВМ предустановкой п того и шестого счетчиков, модификаци значений на выходах которых осуществл етс путем стробиравани импульсами обращени второго и третьего дешифраторов , которые преобразуют сигналы с выходов третьего и четвертого триггеров в унитарный код модификации, поступающий на инкрементирующие и декременти- рующие входы п того и шестого счетчиков, значени с выходов которых через третий информационный вход третьего мультиплексора поступают на адресный вход блока оперативной пам ти с приходом каждого сигнала обращени , который поступает на вход режима блока оперативной пам ти через переключенный с помощью второго элемента ИЛИ четвертый мультиплексор. Адрес в п том и шестом счетчиках благодар переключению третьего и четвертого триггеров, а также первому элементу ИЛИ, второму элементу И и элементу И-НЕ, модифицируетс таким образом, что осуществл етс автоматический перебор адресов точек четырехокрестности. Текущий адрес развертки фиксируетс в четвертом регистре и может быть считан с выхода адреса устройства с помощью сигнала на седьмом выходе первого дешифратора. Таким образом , только совместное использование указанных признаков позвол ет расширить область применени за вл емого устройства .the range of tasks solved by the device due to the introduction of the readout mode of image points belonging to the four-neighborhood of the initial point, with automatic generation of the address of the readable image element, the starting point being set from the computer by presetting the fifth and sixth counters, modifying the values at the outputs of which is performed by strobing the address pulses the second and third decoders, which convert the signals from the outputs of the third and fourth triggers into a unitary modification code, incrementing and decrementing inputs of the fifth and sixth counters, the values from the outputs of which through the third information input of the third multiplexer arrive at the address input of the main memory unit with the arrival of each access signal that goes to the main unit of the main memory through the switched from using the second element OR the fourth multiplexer. The address in the fifth and sixth counters due to the switching of the third and fourth triggers, as well as the first OR element, the second AND element, and the NAND element, is modified so that the addresses of the four-neighborhoods are automatically searched. The current sweep address is fixed in the fourth register and can be read from the output of the device address using the signal at the seventh output of the first decoder. Thus, only the joint use of these features allows to expand the field of application of the claimed device.
Нафиг.1 приведена схема предлагаемого устройства; на фиг.2 - временна диаграмма работы устройства, по сн юща принцип формировани адресов элементов четырехокрестности.1 shows a diagram of the proposed device; Fig. 2 is a time diagram of the operation of the device, explaining the principle of forming the addresses of the elements of the four-neighborhood.
Устройство дл ввода информации содержит первый дешифратор 1, с перзого по третий регистры 2-4, третий и четвертый триггеры 5 и 6, первый и второй счетчики 7 и 8, элемент И-НЕ 9, второй элемент И 10, первый элемент ИЛ И 11, первый мультипек- сор 12, первый триггер 13, третий мультиплексор 14, второй и третий дешифраторы 15 и 16, п тый и шестой счетчики 17 и 18, третий и четвертый счетчики 19 и 20, второй элемент ИЛИ 21, второй мультиплексор 22, второй триггер 23, первый элемент И 24, блок 25 оперативной пам ти, четвертый мультиплексор 26, четвертый регистр 27, входы ко манды 28, адреса 29, тактовых 30, строчных 31 и кадровых 32 синхроимпульсов , видеоданных 33, обращени 34, выходы запрета считывани 35, информационный 36, адреса 37. Первый выход первого дешифратора 1 соединен с тактовым входом первого регистра 2, информационный вход которого соединен с входом 29 адреса устройства . Второй выход первого дешифратора 1 соединен с тактовым входом второго регистра 3, выход которого соединен с информационным входом второго счетчика 8. Счетный вход счетчика 8 соединен с выходом первого мультиплексора 12, первый информационный вход которого соединен с выходом переполнени первого счетчика 7, информационным входом соединенного с 5 выходом первого регистра 2. Третий выход первого дешифратора 1 соединен с тактовым входом третьего регистра 4, выход которого соединен с информационным входом четвертого счетчика 20. СчетныйThe device for entering information contains the first decoder 1, from the first to the third registers 2-4, the third and fourth triggers 5 and 6, the first and second counters 7 and 8, the AND 9 element, the second And 10 element, the first IL 11 and 11 element , the first multiplexor 12, the first trigger 13, the third multiplexer 14, the second and third decoders 15 and 16, the fifth and sixth counters 17 and 18, the third and fourth counters 19 and 20, the second element OR 21, the second multiplexer 22, the second trigger 23, first element I 24, memory block 25, fourth multiplexer 26, fourth register 27, command inputs 28, addresses 29, clock 30, lowercase 31, and personnel 32 sync pulses, video data 33, references 34, read inhibit outputs 35, information 36, addresses 37. The first output of the first decoder 1 is connected to the clock input of the first register 2, the information input of which is connected to input 29 of the device address. The second output of the first decoder 1 is connected to the clock input of the second register 3, the output of which is connected to the information input of the second counter 8. The counting input of the counter 8 is connected to the output of the first multiplexer 12, the first information input of which is connected to the overflow output of the first counter 7, the information input connected to 5 by the output of the first register 2. The third output of the first decoder 1 is connected to the clock input of the third register 4, the output of which is connected to the information input of the fourth counter 20. Counting
0 вход счетчика 20 соединен с выходом второго мультиплексора 22, первый информационный вход которого соединен с выходом переполнени третьего счетчика 19, информационным входом соединенного с выхо5 дом первого регистра 2. Седьмой выход первого дешифратора 1 соединен с входом обращени четвертого регистра 27, п ть младших разр дов информационного входа которого соединены с выходом п того счет0 чика 17. Инкрементирующий вход счетчика 17 соединен с первым выходом второго дешифратора 15, информационный вход которого соединен с пр мым выходом третьего триггера 5. Информационный вход триггера0, the input of the counter 20 is connected to the output of the second multiplexer 22, the first information input of which is connected to the overflow output of the third counter 19, the information input connected to the output of the first register 2. The seventh output of the first decoder 1 is connected to the access input of the fourth register 27, five junior The data input terminals of which are connected to the output of the fifth counter 17. The incremental input of the counter 17 is connected to the first output of the second decoder 15, the information input of which is connected to the direct output t 5. Information etego latch trigger input
5 5 соединен с выходом элемента И-НЕ 9, первый вход которого соединен с пр мым. выходом третьего триггера 5. Вход сброса триггера 5 соединен с шестым выходом первого дешифратора 1, информационный вход5 5 is connected to the output of the element AND-HE 9, the first input of which is connected to the direct one. the output of the third trigger 5. The reset input of the trigger 5 is connected to the sixth output of the first decoder 1, the information input
0 которого соединен с входом 28 команды устройства . Информационный вход второго регистра 3 соединен с входом 29 адреса устройства. Информационный вход третье- го регистра 4 соединен с входом 29 адреса0 which is connected to the input 28 of the device command. The information input of the second register 3 is connected to the input 29 of the device address. The information input of the third register 4 is connected to the input 29 of the address
5 устройства. Инверсный выход третьего триггера 5 соединен с первым входом второго элемента И 10, второй вход которого соединен с инверсным выходом четвертого триггера 6. Информационный вход триггера5 devices. The inverse output of the third trigger 5 is connected to the first input of the second element And 10, the second input of which is connected to the inverse output of the fourth trigger 6. Information input of the trigger
0 6 соединен с пр мым выходом третьего триггера 5, тактовый вход которого соединен с входом 34 обращени устройства. Вход сброса четвертого триггера 6 соединен с шестым выходом первого дешифратора 1.0 6 is connected to the direct output of the third flip-flop 5, the clock input of which is connected to the inversion input 34 of the device. The reset input of the fourth trigger 6 is connected to the sixth output of the first decoder 1.
5 Тактовый вход четвертого триггера 6 соединен с входом 34 обращени устройства. Вход загрузки первого счетчика 7 соединен с выходом переполнени первого счетчика 7, счетный вход которого соединен с входом5 A clock input of the fourth trigger 6 is connected to the inlet 34 of the device. The load input of the first counter 7 is connected to the overflow output of the first counter 7, the counting input of which is connected to the input
0 30 тактовых синхроимпульсов устройства. Выход п ти разр дов второго счетчика 8 соединен с п тью младшими разр дами первого информационного входа третьего мультиплексора 14, п ть старших разр дов0 30 clock sync pulses device. The output of five bits of the second counter 8 is connected to five lower bits of the first information input of the third multiplexer 14, five higher bits
5 которого соединены с выходом п ти разр дов четвертого счетчика 20. Выход шестого разр да счетчика 20 соединен с входом сброса второго триггера 23, вход установки которого соединен с выходом переполнени четвертого счетчика 20, вход загрузки5 of which is connected to the output of five bits of the fourth counter 20. The output of the sixth bit of counter 20 is connected to the reset input of the second trigger 23, the installation input of which is connected to the overflow output of the fourth counter 20, the download input
которого соединен с входом 32 кадровых синхроимпульсов устройства. Выход шестого разр да второго счетчика 8 соединен с входом сброса первого триггера 13, вход установки которого соединен с выходом переполнени второго счетчика 8, вход загрузки которого соединен с входом 31 строчных синхроимпульсов устройства. Второй вход элемента И-НЕ 9 соединен с пр мым выходом четвертого триггера 6. Выход второго элемента И 10 соединен с первым входом первого элемента ИЛИ 11, выход которого соединен с входом обращени третьего дешифратора 16, информационный вход которого соединен с пр мым выходом четвертого триггера 6. Второй вход п зрвого элемента ИЛИ 11 соединен с входом 34 обращени устройства. Управл ющий вход первого мультиплексора 12 соединен с БЫ- одом первого триггера 13. Второй инфор- ационный вход первого мультиплексора 12 соединен с входом 30 тактовых синхроимпульсов устройства. П ть младших разр дов третьего информационного входа третьего мультиплексора 14 соединены с выходом п того счетчика 17, декрементиру- ющий вход которого соединен с вторым выходом второго дешифратора 15, вход обращени которого соединен с входом 34 обращени устройства. П ть старших разр дов третьего информационного входа третьего мультиплексора 14 соединены с выходом шестого счетчика 18, инкременти- рующий вход которого соединен с первым (выходом третьего дешифратора 16, второй Выход которого соединен с декрементирую- щим входом шестого счетчика 18, вход загрузки которого соединен с шестым выходом первого дешифратора 1. Первый управл ющий вход третьего мультиплексора 14 соединен с четвертым выходом первого дешифратора 1, второй управл ющий вход - с п тым выходом первого дешифратора t, а выход - с адресным входом блока 25 оперативной пам ти, вход режима которого соединен с выходом второго элемента ИЛИ 21, первый вход которого соединен с четвертым выходом первого дешифратора 1. Второй информационный вход третьего мультиплексора 14 соединен с входэм 29 адреса устройства. Вход загрузки п того счетчика 17 соединен с шестым эыходом первого дешифратора 1, а информационный вход - с входом 29 адреса устройства. Информационный вход шестого счетчика 18 соединен с входом 29 адреса устройства, Вход загрузки третьего счетчика 19 соединен с выходом переполнени третьего счетчика 19, счетный вход которого соединен с входом 31 строчных синхроимпульсов устройства . Второй вход второго элемента ИЛИ 21 соединен с п тым выходом первого дешифратора 1. Управл ющий вход второго мультиплексора 22 соединен с выходом второго триггера 23, Второй информационный вход второго мультиплексора 22 соединен с входом 31 строчных синхроимпульсов устройства . Первый вход первого элемента И 24 соединен с выходом первого триггераwhich is connected to the input of 32 frame sync pulses of the device. The output of the sixth bit of the second counter 8 is connected to the reset input of the first trigger 13, the installation input of which is connected to the overflow output of the second counter 8, the loading input of which is connected to the input 31 of the device's horizontal sync pulses. The second input of the element AND-HE 9 is connected to the direct output of the fourth trigger 6. The output of the second element AND 10 is connected to the first input of the first element OR 11, the output of which is connected to the access input of the third decoder 16, whose information input is connected to the direct output of the fourth trigger 6. The second input of the OR element 11 is connected to the inlet 34 of the device. The control input of the first multiplexer 12 is connected to the WIDE of the first trigger 13. The second information input of the first multiplexer 12 is connected to the input of 30 clock sync pulses of the device. Five lower bits of the third information input of the third multiplexer 14 are connected to the output of a fifth counter 17, the decrementing input of which is connected to the second output of the second decoder 15, the access input of which is connected to the inversion input 34 of the device. Five higher bits of the third information input of the third multiplexer 14 are connected to the output of the sixth counter 18, the incremental input of which is connected to the first (output of the third decoder 16, the second output of which is connected to the decrementing input of the sixth counter 18, the input of which is connected to the sixth output of the first decoder 1. The first control input of the third multiplexer 14 is connected to the fourth output of the first decoder 1, the second control input to the fifth output of the first decoder t, and the output to the address one the input of the RAM 25, the mode input of which is connected to the output of the second element OR 21, the first input of which is connected to the fourth output of the first decoder 1. The second information input of the third multiplexer 14 is connected to the device address input 29. The download input of the fifth counter 17 is connected to the sixth output of the first decoder 1, and the information input to the device address input 29. The information input of the sixth counter 18 is connected to the device address input 29, the download input of the third counter 19 is connected to the overflow output the third counter 19, the counting input of which is connected to the input 31 of the lower-case clock pulses of the device. The second input of the second element OR 21 is connected to the fifth output of the first decoder 1. The control input of the second multiplexer 22 is connected to the output of the second trigger 23, the Second information input of the second multiplexer 22 is connected to the input 31 of the device's horizontal sync pulses. The first input of the first element And 24 is connected to the output of the first trigger
0 13, второй вход-с выходом второго триггера 23, а выход - с первым информационным входом четвертого мультиплексора 26, управл ющий еход которого соединен с выходом второго элемента ИЛИ 21. Третий вход0 13, the second input with the output of the second trigger 23, and the output with the first information input of the fourth multiplexer 26, the control flow of which is connected to the output of the second element OR 21. The third input
5 первого элемента И 24 соединен с входом 30 тактовых синхроимпульсов устройства. Вход обращени блока 25 оперативной пам ти соединен с выходом четвертого мультиплексора 26, второй информационный5 of the first element And 24 is connected to the input of 30 clock sync pulses of the device. The access input of the RAM block 25 is connected to the output of the fourth multiplexer 26, the second information
0 вход которого соединен с входом 34 обращени устройства. Вход данных блока 25 оперативной пам ти соединен с входом 33 видеоданных устройства. Выход блока 25 оперативной пам ти соединен с информа5 ционным выходом 36 устройства. П ть стао- ших разр дов информационного входа четвертого регистра 27 соединены с выходом шестого счетчика 18. Тактовый вход четвертого регистра 27 соединен с входом 340 whose input is connected to the inlet 34 of the device. The data input of the RAM 25 is connected to the input 33 of the video data of the device. The output of the RAM block 25 is connected to the information output 36 of the device. The five first bits of the information input of the fourth register 27 are connected to the output of the sixth counter 18. The clock input of the fourth register 27 is connected to the input 34
0 обращени устройства. Выход четвертого регистра 27 соединен с выходом 37 адреса устройства. Выход 35 запрета считывани устройства соединен с выходом второго триггера 23.0 device reversal. The output of the fourth register 27 is connected to the output 37 of the device address. The read inhibit output 35 of the device is connected to the output of the second trigger 23.
5 Устройство работает следующим образом .5 The device operates as follows.
Дискретный телевизионный сигнал поступает на вход 33 видеоданных устройства. Синхронизаци видеосигнала осуществл 0 етс с помощью тактовых, строчных и кадровых синхроимпульсов, поступающих на входы 30, 31 и 32 устройства соответственно . Ввод изображени в ЭВМ осуществл етс поблочно, максимальные размеры блокаDiscrete television signal is fed to the input 33 of the video data of the device. The video signal is synchronized with the help of clock, lowercase and frame clock pulses, arriving at the inputs 30, 31 and 32 devices, respectively. The image is entered into the computer block by block, the maximum block size
5 информации 32x32 элемента, причем координаты местонахождени блока информации в кадое изображени , его размеры и масштаб задаютс с помощью ЭВМ. Процедура передачи блока изображени состоит5 information 32x32 elements, and the coordinates of the location of the block of information in the image, its size and scale are set using the computer. The procedure for transferring an image block consists of
0 из операции записи блока изображени 32x32 элемента в блок 25 оперативной пам ти и операции передачи блока изображени поэлементно на выход 36 устройства, Устройство работает в трех основных0 from the operation of writing the image block 32x32 elements to the RAM block 25 and the operation of transferring the image block elementwisely to the output 36 of the device, the device operates in three main
В режимах.In the modes.
1. Режим записи в блок 25 оперативной пам ти блока информации размером 32x32 элемента с координатами X и У в кадре изображени , размещаемыми в регистрах 3 и 4 соответственно, и масштабом, размещавмом в регистре 2. Значение координаты X соответствует числу пропущенных элементов в строке до начала записи блока элементов . Значение координаты У соответствует числу пропущенных строк в кадре до начала записи блока элементов. Значение масштаба соответствует числу пропущенных элементов изображени между элементами блока изображени при его записи. Запись видеоданных в блок 25 оперативной пам ти осуществл етс в каждом кадре под управлением синхроимпульсов от телекамеры, если устройство не переведено в другие режимы.1. The recording mode in block 25 of the operational memory of a block of information 32x32 elements in size with X and Y coordinates in an image frame, placed in registers 3 and 4, respectively, and a scale placed in a register 2. The value of X coordinate corresponds to the number of missing elements in a row to start recording block of elements. The value of the Y coordinate corresponds to the number of missing lines in the frame before recording a block of elements. The scale value corresponds to the number of missing elements of the image between the elements of the image block during its recording. The video data is recorded in the RAM block 25 in each frame under the control of clock pulses from the camera, if the device is not switched to other modes.
2.Режим выдачи информации в ЭВМ на информационный выход 36 устройства поэлементно , причем адрес элемента изображени внутри блока информации задаетс 2. The mode of issuing information in a computer to the information output 36 of the device elementwise, and the address of the image element inside the information block is set
по входу 29 адреса устройства.on input 29 of the device address.
3.Режим выдачи информации на инфор- мационный выход 36 поэлементно, причем адрес первого считываемого элемента задаетс от ЭВМ, а остальные адреса формируютс автоматически и соответствуют точкам, принадлежащим четырехокрестно- сти первого элемента изображени , текущий адрес фиксируетс в регистре 27 и может быть выдан на адресный выход 37 устройства по команде от ЭВМ,3. The mode of issuing information to the information output 36 is elementwise, the address of the first element being read is set from the computer, and the remaining addresses are automatically generated and correspond to points belonging to the four crosses of the first image element, the current address is fixed in the register 27 address output 37 of the device on command from the computer,
При работе устройства в режиме 1 за- дание значений координат и масштаба блока информации осуществл етс с помощью команд, которые с входа 28 команды устройства поступают на вход первого дешифрато- ра 1. По команде записи масштаба активизируетс первый выход- дешифратора 1, при этом значение масштаба с входаWhen the device is operating in mode 1, the coordinate values and the scale of the information block are set using commands that, from the input 28, the device commands enter the input of the first decoder 1. When the scale record command is activated, the first output of the decoder 1 is activated; scale from the entrance
29устройства записываетс в регистр 2, откуда поступает на информационные входы счетчиков 7 и 19, на счетные входы кото- рых поступают тактовые импульсы с входаThe device is recorded in register 2, from where it arrives at the information inputs of counters 7 and 19, the counting inputs of which receive clock pulses from the input
30устройства и строчные импульсы с входа30 devices and lower case pulses from the input
31устройства соответственно. В результате на выходах счетчиков 7 и 19 возникает сигнал переполнени , по которому происходит перезапись информации из регистра 2, причем импульсы на выходе счетчика 7 разнесены по времени на количество тактовых импульсов, соответствующее величине масштаба , а импульсы на выходе счетчика 19 разнесены по времени на количество строчных импульсов, соответствующее величине масштаба. По команде записи координаты блока по X активизируетс второй выход дешифратора 1, при этом значение коорди- наты блока по X с адресного входа 29 устройства записываетс в регистр 3, откуда поступает на информационный вход счетчика 8. С приходом строчного импульса эта информаци записываетс в счетчик 8, на31 devices respectively. As a result, at the outputs of counters 7 and 19, an overflow signal occurs, in which information from register 2 is overwritten, the pulses at the output of counter 7 are separated in time by the number of clock pulses corresponding to the scale value, and the pulses at the output of counter 19 are separated by time line pulses corresponding to the magnitude of the scale. The command to write the block coordinate by X activates the second output of the decoder 1, and the coordinate value of the block by X from the address input 29 of the device is written to the register 3, from where it arrives at the information input of the counter 8. With the arrival of the line pulse, this information is written to the counter 8 , on
счетный вход которого приход т импульсы с мультиплексора 12, который передает на свой выход тактовые импульсы, если не установлен Триггер 13, или импульсы с выхода счетчика 7, если триггер 13 установлен в Г.the counting input of which receives pulses from multiplexer 12, which transmits clock pulses to its output if Trigger 13 is not set, or pulses from counter output 7, if trigger 13 is set to G.
Триггер 13 устанавливаетс в 1 сигналом переполнени счетчика 8, что вл етс признаком установки координаты X, и сбрасываетс в 0 шестым разр дом счетчика 8. Таким образом, триггер 13 установлен в течение 32 импульсов, поступающих на счетный вход счетчика 8, а значени п ти первых разр дов счетчика 8 при этом поступают на младшие п ть разр дов первого информационного входа мультиплексора 14. По команде записи координаты блока по У активизируетс третий выход дешифратора 1, при этом значение координаты блока по У с входа 29 устройства записываетс в регистр 4, откуда поступает на информационный вход счетчика 20. С приходом строчного импульса эта информаци записываетс в счетчик 20, на счетный вход которого приход т импульсы с мультиплексора 22, который передает на свой выход строчные импульсы, если не установлен триггер 23, или импульсы с выхода счетчика 19, если триггер 23 установлен в 1. Триггер 23 устанавливаетс в 1 сигналом переполнени счетчика 20, что вл етс признаком установки координаты У, и сбрасываетс в О шестым разр дом счетчика 20. Таким образом, триггер 23 установлен в течение 32 импульсов, поступающих на счетный вход счетчика 20, а значени п ти первых разр дов счетчика 20 при этом поступают на старшие п ть разр дов первого информационного входа мультиплексора 14, который в данном режиме включен так, что на его выход поступает информаци с первого информационного входа. Поэтому на адресные входы блока 25 оперативной пам ти поступает дес тиразр дный код адреса, определ ющий 1024 элемента блока изображени (32x32), которые записываютс в блок 25 оперативной пам ти по сигналу выбора, поступающему через мультиплексор 26 с элемента И 24, причем этот сигнал формируетс при установке координат X и У (т.е. при установке в 1 триггеров 13 и 23) и приходе тактового импульса на вход 30 устройства. На вход режима блока 25 оперативной пам ти сигналы не поступают, поэтому блок 25 находитс в режиме записи. Сигнал 1 с выхода триггера 23 также поступает на выход 35 запрета считывани устройства, что позвол ет анализировать режим работы устройства и не переводить его в режимы 2 или 3The trigger 13 is set to 1 overflow signal of the counter 8, which is a sign of setting the X coordinate, and is reset to 0 by the sixth digit of the counter 8. Thus, the trigger 13 is set for 32 pulses to the counting input of the counter 8, and the values of five In this case, the first bits of counter 8 arrive at the lower five bits of the first information input of the multiplexer 14. By writing the coordinate of the block along Y, the third output of the decoder 1 is activated, and the coordinate value of the block along the Y from input 29 of the device c into register 4, from where it arrives at the information input of counter 20. With the arrival of a line pulse, this information is recorded into counter 20, to the counting input of which pulses are received from multiplexer 22, which transmits line pulses to its output if trigger 23 is not set, or pulses from the output of counter 19, if trigger 23 is set to 1. Trigger 23 is set to 1 overflow signal of counter 20, which is a sign of setting the Y coordinate, and is reset to O by the sixth bit of counter 20. Thus, trigger 23 is set to those There are 32 pulses arriving at the counting input of counter 20, and the values of the five first bits of counter 20 are sent to the upper five bits of the first information input of multiplexer 14, which in this mode is turned on so that its output receives information from the first information entry. Therefore, the address inputs of the RAM block 25 receive the decimal address code defining 1024 image block elements (32x32), which are recorded in the RAM block 25 by a selection signal received through multiplexer 26 from the AND 24 element, and this signal formed when the X and Y coordinates are set (i.e. when set to 1 flip-flops 13 and 23) and the arrival of a clock pulse at the input 30 of the device. No signals are received to the input of the mode of the RAM block 25, therefore the block 25 is in the recording mode. The signal 1 from the output of the trigger 23 is also fed to the output 35 of the prohibition of reading the device, which allows analyzing the operation mode of the device and not switching it to modes 2 or 3
во врем записи информации в блок 25 оперативной пам ти.during the recording of information in the block 25 of RAM.
При работе устройства в режиме 2 дл считывани элемента изображени из блокаWhen the device is operating in mode 2 for reading a picture element from a block
25оперативной пам ти на вход 29 устройства подаетс дес тиразр дный адрес считываемого элемента, на вход 34 - сигнал обращени , а на вход 28 устройства - команда чтени элемента информации из устройства , по которой активизируетс четвертый выход дешифратора 1. Сигнал с этого выхода поступает на первый управл ющий вход мультиплексора 14 и через элемент ИЛИ 21 на управл ющий вход мультиплексор 26 и на вход режима блока 25 оперативной пам ти, что позвол ет передать адрес элемента изображени с входа 29 адреса устройства через второй информационный вход третьего мультиплексора 14 на адресный вход блока 25 оперативной пам ти и сигнал обращени с входа 34 обращени устройства через четвертый мультиплексорThe operational memory of the device input 29 is supplied with the decimal address of the read element, the access signal 34 at the device input 34, and the read information element from the device at which the fourth output of the decoder 1 is activated at input 28 of the device. The signal from this output goes to the first the control input of the multiplexer 14 and through the OR 21 element to the control input of the multiplexer 26 and to the mode input of the RAM block 25, which allows transmitting the address of the image element from the input 29 of the device address through the second information th input of the third multiplexer 14 to the address input unit 25, RAM memory and a signal handling of the handling device 34 inputs through the fourth multiplexer
26на вход обращени блока 25 опера гивной пам ти, а также перевести блок 25 оперативной пам ти в режим считывани информации , котора в данном режиме поступает на информационный выход 36 устройства.26 to the access input of the operational memory block 25, as well as to transfer the main memory unit 25 to the information reading mode, which in this mode enters the information output 36 of the device.
Работа устройства в режиме 3 по сн етс с помощью временной диаграммы, приведенной на фиг.2,The operation of the device in mode 3 is explained using the timing diagram shown in FIG. 2,
Запись адреса начальной точки осуществл етс с помощью импульса на шестом выходе дешифратора 1 при подаче на него соответствующей команды. При этом на вход 29 устройства подают дес тиразр дный адрес, младшие п ть разр дов которого представл ют собой координату X, а старшие п ть разр дов - координату У начальной точки. При по влении импульса на Шестом выходе дешифратора 1 происходит Предустановка счетчиков 17 и 18, причем в счетчик 17 записываетс координата X, а в счетчик 18 - координата У начальной точки. Кроме того, с помощью этого же сигнала происходит обнуление триггеров 5 и 6. Дл перевода устройства в режим считывани точекчетырехокрестности заданной начальной точки на вход 28 устройства подаетс команда, активизирующа п тый выход дешифратора 1. Сигнал с этого выхода поступает на второй управл ющий вход мультиплексора 14 и через элемент ИЛИ 21 на управл ющий вход мультиплексора 26 и на вход режима блока 25 оперативной пам ти , что позвол ет передать адрес элемента изображени с выходов счетчиков 17 и 18 через третий информационный вход мультиплексора 14 на адресный вход блока 25 оперативной пам ти и сигнал обращени сThe entry of the starting point address is made using a pulse at the sixth output of the decoder 1 when a corresponding command is sent to it. In this case, the input 29 of the device is supplied with a ten-bit address, the lower five bits of which are the X coordinate, and the upper five bits are the Y coordinate of the starting point. Upon the appearance of a pulse at the Sixth output of the decoder 1, a preset of counters 17 and 18 occurs, and the coordinate 17 records the X coordinate, and the counter 18 records the coordinate Y of the starting point. In addition, triggers 5 and 6 are reset using the same signal. To put the device into readout mode, the specified starting point 28 is sent to the device input 28, which activates the fifth output of the decoder 1. The signal from this output goes to the second control input of the multiplexer 14 and through the OR element 21 to the control input of the multiplexer 26 and to the input of the mode of the RAM block 25, which allows transmitting the address of the image element from the outputs of the counters 17 and 18 via the third information input tipleksora unit 14 to the address input 25 of RAM memory and a signal handling of
входа 34 обращени устройства через четвертый мультиплексор 26 на вход обращени блока 25 оперативной пам ти, а также перевести блок 25 оперативной пам ти вthe device access input 34 through the fourth multiplexer 26 to the access input of the RAM block 25, and also translate the RAM block 25 into
режим считывани информации, котора в данном режиме поступает на выход 36 устройства . Первый сигнал обращени , пришедший на вход 34 устройства, позвол ет считать элемент изображени , адрес кото0 рого записан в счетчиках 17 и 18, а именно начальную точку. Этот же сигнал поступает на тактовые входы триггеров 5 и б, которые переключаютс по его заднему фронту, на вход обращени дешифратора 15 и черезread mode information, which in this mode is fed to the output 36 of the device. The first access signal, which arrived at the input 34 of the device, makes it possible to read the element of the image whose address is recorded in the counters 17 and 18, namely, the starting point. The same signal is sent to the clock inputs of the flip-flops 5 and b, which are switched along its trailing edge, to the access input of the decoder 15 and through
5 элемент ИЛИ 11 на вход обращени дешифратора 16. Так как триггеры 5 и 6 были обнулены , то на выходе элемента И 10 присутствует сигнал, маскирующий по второму входу прохождение через элемент5 element OR 11 to the input of the address of the decoder 16. Since the triggers 5 and 6 were reset, then at the output of the element And 10 there is a signal masking the passage through the element on the second input
0 ИЛИ 11 сигнала обращени . Поэтому на вход обращени дешифратора 16 сигнал обращени не поступает, а поступает на вход обращени дешифратора 15, второй выход которого активизируетс . По заднему фрон5 ту импульса обращени декрементируетс значение координаты X в счетчике 17, в триггер 5 записываетс 1 с выхода элемента И-НЕ 9, а в триггер 6 переписываетс О с выхода триггера 50 OR 11 reference signals. Therefore, the access signal of the address of the decoder 16 is not accessed, but is fed to the input of the address of the decoder 15, the second output of which is activated. On the trailing edge of the inversion pulse, the value of the X coordinate in the counter 17 is decremented, 1 is written to the trigger 5 from the output of the AND-9 element, and 0 is written to the trigger 6 from the trigger 5 output
0 Поспе этого на выходе элемента И 10 устанавливаетс О, который не маскирует поступление следующих импульсов обращени через элемент ИЛИ 11 на вход обращени дешифратора 16. Второй сигнал0 After this, the output of the element 10 is set to O, which does not mask the arrival of the following circulation pulses through the element OR 11 to the input of the address of the decoder 16. The second signal
5 обращени с входа 34 устройства позвол ет считать первую точку четырехокрестности и поступа на входы обращени дешифраторов 15 и 16, активизирует первый выход дешифратора 15 и второй выход дешифра0 тора 16, тем самым инкрементирует счетчик 17 и декрементирует счетчик 18. По его заднему фронту в триггер 5 переписываетс 1 с выхода элемента И-НЕ 9, а в триггер 6 - 1 с выхода триггера 5, на выходе элемен5 та И-НЕ 9 по вл етс О. Третий сигнал обращени с входа 34 позвол ет считать вторую точку четырехокрестности, инкрементирует счетчики 17 и 18, записывает О с выхода элемента И-НЕ 9 в триггер 5, пере0 записывает 1 с выхода триггер 5 в триггер 6. На выходе элемента И-НЕ 9 по вл етс 1. Четвертый сигнал обращени позвол ет считать третью точку четырехокрестности , декрементирует счетчик 17 и5 access from the device input 34 allows to read the first four-point point and the input to the access ports of the decoders 15 and 16, activates the first output of the decoder 15 and the second output of the decoder 16, thereby incrementing the counter 17 and decrement the counter 18. On its trailing edge in the trigger 5 is rewritten 1 from the output of the element IS-HE 9, and in the trigger 6 it is 1 to 1 from the output of the trigger 5, the output of the element 5 and IS-HE 9 appears O. The third access signal from input 34 allows you to read the second point of the four-neighborhood, increments the counters 17 and 18, writes About from the output of the element IS-HE 9 to the trigger 5, re-writes 1 from the output the trigger 5 to the trigger 6. At the output of the element AND-HE 9 appears 1. The fourth inversion signal counts the third point of the four-neighborhood, decrements the counter 17 and
5 инкрементирует счетчик 18. Переключени триггеров 5 и 6 по заднему фронту четвертого импульса обращени уже не имеют значени , поскольку в счетчиках 17 и 18 сформирован адрес последней четвертой точки четырехокрестности, котора может5 increments the counter 18. Switching triggers 5 and 6 on the trailing edge of the fourth inversion pulse no longer matters, because counters 17 and 18 form the address of the last fourth point of the four-neighborhood, which can
. быть считана при поступлении п того импульса обращени на вход 34 устройства.. be read when the fifth pulse is received at the input 34 of the device.
В таблице приведена реализуема устройством последовательность модификации координат X и У, записанных в счетчиках 17 и 18.The table shows the device implements the sequence of modification of the coordinates X and Y, recorded in the counters 17 and 18.
Знаком в таблице и на .2 обозначены безразличные логические состо ни сигналов, не вли ющие на работу устройства .The sign in the table and on .2 denote the indifferent logical states of the signals that do not affect the operation of the device.
Импульсы обращени поступают также на тактовый вход четвертого регистра 27, что позвол ет фиксировать в нем текущий адрес развертки со счетчиков 17 и 18. Этот адрес может быть выдан на адресный выход 37 устройства, при подаче на вход 28 устройства команды, активизирующей седьмой выход дешифратора 1.Circulation pulses also arrive at the clock input of the fourth register 27, which makes it possible to fix the current sweep address from counters 17 and 18. This address can be output to the device’s address output 37, when a command activating the seventh decoder 1 output is fed to the device’s input 28. .
Предлагаемое выполнение устройства дл ввода информациии в отличие от прототипа , где ввод блока изображени 32x32 осуществл етс поэлементно и требует формировани и подачи на устройство адреса каждого элемента, позвол ет расширить диапазон применени устройства за счет возможности ввода в ЭВМ элементов изображени , принадлежащих четырехокрёст- ности начальной точки в блоке изображени , по автоматически формируемой развертке с заданием начальной точки от ЭВМ, а также возможности ввода в ЭВМ текущего адреса развертки. Данный способ считывани может быть использован при решении многих прикладных задач обработки визуальной информации, в частности при поиске объектов на изображении, при определении размеров и координат объектов на изображении, при фильтрации изображений с апертурой типа крест и т.д.The proposed implementation of the device for entering information, in contrast to the prototype, where the input of a 32x32 image block is element by element and requires the formation and submission to the device of the address of each element, allows to expand the range of application of the device due to the possibility of inputting computer elements of the four points in the image block, according to the automatically generated scan with the definition of the starting point from the computer, as well as the possibility of entering the current address of the scan into the computer. This method of reading can be used when solving many applied tasks of processing visual information, in particular when searching for objects in an image, when determining the sizes and coordinates of objects in an image, when filtering images with a cross-type aperture, etc.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904816516A SU1702382A1 (en) | 1990-04-19 | 1990-04-19 | Data input device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904816516A SU1702382A1 (en) | 1990-04-19 | 1990-04-19 | Data input device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1702382A1 true SU1702382A1 (en) | 1991-12-30 |
Family
ID=21509505
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904816516A SU1702382A1 (en) | 1990-04-19 | 1990-04-19 | Data input device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1702382A1 (en) |
-
1990
- 1990-04-19 SU SU904816516A patent/SU1702382A1/en active
Non-Patent Citations (1)
Title |
---|
Телевизионные методы и устройства отображени информации./Под ред. М.ИДривошеева, М,: Советское радио, 1975, с. 139. Авторское свидетельство СССР по за вке № 4648938/24, кл. G 06 F 13/00, 1989. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0279160A2 (en) | High speed serial pixel neighborhood processor and method | |
SU1702382A1 (en) | Data input device | |
SU1698890A1 (en) | Data input device | |
SU1709326A1 (en) | Data input device | |
JP2610887B2 (en) | Image data rotation processor | |
SU1591025A1 (en) | Device for gc sampling of memory units | |
SU1583949A1 (en) | Device for selection of object images | |
RU1795443C (en) | Device for information input | |
US5546592A (en) | System and method for incrementing memory addresses in a computer system | |
SU1605244A1 (en) | Data source to receiver interface | |
SU1481739A1 (en) | Device for processing numeric numbers | |
SU1566372A1 (en) | Screen memory device | |
RU1838891C (en) | Device for image contrast control | |
RU1784986C (en) | Device for two processors addressing to common memory block | |
SU1283760A1 (en) | Control device for microprocessor system | |
RU2006920C1 (en) | Device for priority interrupts | |
SU1238091A1 (en) | Information output device | |
SU1737454A1 (en) | Device for storing route of interprocessor exchanges in multiprocessor systems | |
SU1495790A1 (en) | Priority interrupt unit | |
SU1118993A1 (en) | Interface | |
SU1383375A1 (en) | Device for interfacing data source and data receiver | |
RU1783572C (en) | Device for output of graphic information | |
SU1381525A1 (en) | Device for inputting data to computer | |
SU1525728A1 (en) | Device for display of information on cthoe-ray tube screen | |
SU1164691A1 (en) | Sweep generator for radar image converter |