SU1691891A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU1691891A1
SU1691891A1 SU894738067A SU4738067A SU1691891A1 SU 1691891 A1 SU1691891 A1 SU 1691891A1 SU 894738067 A SU894738067 A SU 894738067A SU 4738067 A SU4738067 A SU 4738067A SU 1691891 A1 SU1691891 A1 SU 1691891A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
read
block
Prior art date
Application number
SU894738067A
Other languages
English (en)
Inventor
Александр Николаевич Полтавский
Артур Григорьевич Несвоваль
Сергей Григорьевич Осипов
Валерий Кузьмич Швец
Александр Михайлович Серегин
Original Assignee
Харьковский авиационный институт им.Н.Е.Жуковского
Предприятие П/Я В-2775
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский авиационный институт им.Н.Е.Жуковского, Предприятие П/Я В-2775 filed Critical Харьковский авиационный институт им.Н.Е.Жуковского
Priority to SU894738067A priority Critical patent/SU1691891A1/ru
Application granted granted Critical
Publication of SU1691891A1 publication Critical patent/SU1691891A1/ru

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах сбора, обмена и регистрации измерительной информации. Цель изобретени  - увеличение информационной емкости и повышение надежности устройства. Устройство позвол ет увеличить объем используемой пам ти до 100% без потери информации, скорость поступлени  которой может измен тьс  в значительной степени. Это достигаетс  тем, что момент включени  режима считывани  непрерывно автоматически рассчитываетс  с учетом скорости поступлени  входной информации и времени реакции ЭВМ на управл ющие сигналы. 2 ил.

Description

Изобретение относитс  к вычислительной технике и может использоватьс  при построении буферных запоминающих устройств (БЗУ) в системах сбора и обработки измерительной информации.
Цель изобретени  - увеличение информационной емкости и повышение надежности устройства.
На фиг. 1 представлена структурна  схема предлагаемого устройства; на фиг. 2 - временные диаграммы работы итдельных его элементов. Буферное запоминающее устройство содержит блок 1 пам ти, счетчик 2 адреса записи, счетчик 3 адреса считывани , реверсивный счетчик 4, элемент 5 задержки, муль- тивибратор 6, селектор 7, счетчик 8, формирователь 9 импульса, элементы 10 и 11 задержки, блок элементов И 12, регистр 13, блок 14 сравнени ,
Устройство работает следующим образом .
Запись информационных сообщений 15 производитс  последовательно в слова блока 1 пам ти, начина  с 1-го по N-й включительно , затем запись производитс  оп ть, начина  с 1-го слова. Таким образом, запись осуществл етс  непрерывно в режиме замкнутого кольца, используетс  полный объем буфера - N слов.
С приходом информационного сообщени  по шине 15 в сопровождении синхросигнала по шине 16 осуществл етс  запись сообщени  в блок 1 пам ти.
Запись осуществл етс  по адресу, сформированному на счетчике 2 адреса записи . По заполнении счетчика адреса записи до N он обнул етс  и процесс записи повтор етс .
Считывание информационных сообщений начинаетс  с по влением на шине 17 синхроимпульсов считывани . Считывание осуществл етс  по адресу, сформированному на счетчике 3 адреса считывани . По окончании считывани  полного буфера счетчик обнул етс  считывание прекращаетс  до прихода следующей серии синхроимпульсов 17.
ё
Os
ю
00
ю
С приходом каждого синхроимпульса записи 16 начинает работу часть устройства (блоки 4-14), вырабатывающа  сигнал 18 прерывани  начала считывани , по которому внешним устройством инициируетс  выдача синхроимпульсов 17 считывани . Момент выработки сигнала Начало считывани , по которому внешним устройством инициируетс  выдача синхроимпульсов 17 считывани , должен быть таким, чтобы считывание информационных сообщений нача- лось не позже момента записи информационного сообщени  15 в первое слово блока 1 пам ти, иначе произойдет потер  информации. Этот момент выбираетс  таким, чтобы до полного заполнени  буфера осталось I слов, т.е. содержание реверсивного счетчика записи равно или меньше числа I.
Величина I должна быть такой, чтобы выполн лось соотношение
, Хмакс,
где d - частота поступлени  информационных сообщений 15;
tuaicc. - максимальное врем  реакции ЭВМ на сигнал Начало считывани  и начало серии синхроимпульсов считывани .
С приходом синхроимпульсов 16 (фиг. 1 и 2) через элемент 5 задержки запускаетс  мультивибратор 6 и вырабатываетс  селекторный импульс, длительность которого tc tMaKc. Селекторный импульс Кб подаетс  на второй вход селектора 7, а на первый вход селектора подаютс  синхроимпульсы 16. Таким образом, через селектор 7 пройдет столько синхроимпульсов И 7, сколько их попадет в интервал tc. Счетчик 8 формирует соответствующий код, пропорциональный частоте поступлени  синхроимпульсов 16. ,
По заднему фронту импульса мультивибратора 6 с помощью формировател  9 вырабатываетс  импульс, которым обнул етс  содержимое регистра 13. Этот же импульс , задержанный на линии 10 задержки, производит запись через блок элементов И 12 кода счетчика 8 в регистр 13. Тот же импульс, задержанный элементом 11 задержки , обнул ет содержимое счетчика 8.
На первый вход блока 14 сравнени  поступает запомненное значение кода I, а на второй его вход приход т уменьшающиес  значени  кодов реверсивного счетчика 4. В момент времени, когда код последнего станет меньше или равен коду регистра 13. вырабатываетс  сигнал U18 Начало считывани . По этому сигналу внешним устройством инициируетс  выдача синхроимпульсов считывани  И 17, которые с помощью счетчика 3 считывани  формируют адрес считываемого слова. Осуществл етс  считывание информационных сообщений 19 из блока 1 пам ти с частотой поступлени  синхроимпульсов 17 считывани .
Таким образом, записанна  в БЗУ информаци  начнет считыватьс  за I слов до конца буфера с учетом времени гмакс. реакции ЭВМ на сигнал Начало считывани  и
с учетом d частоты поступлени  входной информации .
По сравнению с известным БЗУ повышена информационна  емкость буфера. В известном устройстве возможны случаи
50%-ного заполнени  пам ти, а в предлагаемом пам ть всегда используетс  на 100%. Соответственно сокращаетс  частота прерываний , что повышает надежность всего комплекса, в составе которого работает
БЗУ.
Кроме того, в предлагаемом устройстве полностью исключена информаци  при непрерывном входном потоке сообщений.
25

Claims (1)

  1. Формула изобретени 
    Буферное запоминающее устройство, содержащее блок пам ти, информационные входы и выходы которого  вл ютс  соответствующими входами устройства, первый и второй адресные входы блока пам ти подключены соответственно к выходам счетчиков адреса записи и считывани , вход счетчика адреса записи соединен с входом
    реверсивного счетчика, отличающее- с   тем, что, с целью увеличени  информационной емкости и повышени  надежности устройства, в него введены три элемента задержки, селектор, счетчик, мультивибратор , блок элементов И, формирователь импульсов , регистр, блок сравнени , первый вход которого соединен с выходом реверсивного счетчика, второй вход подключен к выходу регистра, а выход блока сравнени 
     вл етс  выходом Начало считывани  устройства , вход управлени  записью блока пам ти соединен с входом счетчика адреса записи, первым входом селектора и входом первого элемента задержки и  вл етс  входом разрешени  записи устройства, выход первого элемента задержки соединен с входом мультивибратора, выход которого подключен к второму входу селектора и к входу формировател  импульсов, выход которого
    соединен с входом регистра, второй вход которого соединен с выходом блока элементов И, первый вход которого соединен с выходом счетчика, первый вход которого соединен с выходом селектора, а второй вход - с выходом третьего элемента задержки , вход которого подключен к выходу второго элемента задержки и к второму входу блока элементов И, вход счетчика адреса
    считывани  соединен с входом управлени  чтением блока пам ти и  вл етс  входом разрешени  считывани  устройства.
    Фиг
    Фиг. 2
SU894738067A 1989-09-13 1989-09-13 Буферное запоминающее устройство SU1691891A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894738067A SU1691891A1 (ru) 1989-09-13 1989-09-13 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894738067A SU1691891A1 (ru) 1989-09-13 1989-09-13 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1691891A1 true SU1691891A1 (ru) 1991-11-15

Family

ID=21470063

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894738067A SU1691891A1 (ru) 1989-09-13 1989-09-13 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1691891A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N: 1361633, кл. G 11 С 19/00, 1986. Авторское свидетельство СССР № 1361632, кл. G 11 С 19/00, 1986. *

Similar Documents

Publication Publication Date Title
SU1691891A1 (ru) Буферное запоминающее устройство
KR840009143A (ko) 위상 변조형 디지탈 위치 검출기
US4238834A (en) Apparatus for coordinating real time transfer of data from a processor to a magnetic media device
SU1168958A1 (ru) Устройство дл ввода информации
SU1471187A2 (ru) Устройство дл ввода информации
RU1827713C (ru) Устройство задержки
SU1111202A1 (ru) Буферное запоминающее устройство
SU1751713A1 (ru) Измеритель временных интервалов импульсных последовательностей
SU1472912A1 (ru) Устройство дл ввода информации
SU1471223A1 (ru) Цифровое устройство задержки
SU1388951A1 (ru) Буферное запоминающее устройство
SU1187207A1 (ru) Устройство дл магнитной записи
SU1603438A1 (ru) Стековое запоминающее устройство
SU983748A1 (ru) Устройство дл регистрации информации
SU567174A1 (ru) Устройство дл сжати информации
SU1711205A1 (ru) Устройство дл преобразовани изображений объектов
SU972588A1 (ru) Устройство дл управлени записью информации в блок пам ти
SU1259260A1 (ru) Устройство управлени выборкой команд
SU1251185A1 (ru) Аналоговое запоминающее устройство
SU1606972A1 (ru) Устройство дл сортировки информации
SU932566A1 (ru) Буферное запоминающее устройство
SU1531168A1 (ru) Устройство считывани
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1383326A1 (ru) Устройство дл программируемой задержки информации
SU1695386A1 (ru) Цифровое устройство задержки