SU1683021A1 - Устройство дл сопр жени ЭВМ с внешним устройством - Google Patents
Устройство дл сопр жени ЭВМ с внешним устройством Download PDFInfo
- Publication number
- SU1683021A1 SU1683021A1 SU894746748A SU4746748A SU1683021A1 SU 1683021 A1 SU1683021 A1 SU 1683021A1 SU 894746748 A SU894746748 A SU 894746748A SU 4746748 A SU4746748 A SU 4746748A SU 1683021 A1 SU1683021 A1 SU 1683021A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- output
- inputs
- outputs
- address
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл сопр жени микроЭВМ с внешними устройствами , включающими клавиатуру и индикаторы . Цель изобретени - сокращение аппаратурных затрат устройства. Цель достигаетс введением дешифратора адреса в устройство, содержащее первый блок усилени , состо щий из узла канальных приемопередатчиков и узла канальных приемников, блок дешифрации управл ющих сигналов, селектор адреса, регистр адреса и второй блок усилени , состо щий из узла приемников-инверторов и трех узлов буферных передатчиков. 6 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано дл сопр жени микроЭВМ с внешними устройствами , включающими клавиатуру и индикаторы ,
Целью изобретени вл етс сокращение аппаратурных затрат устройства.
На фиг. 1 представлена функциональна схема устройства: на фиг. 2 - функци- ональна схема блока дешифрации управл ющих сигналов; на фиг. 3 - функциональна схема селектора адреса; на фиг. 4 -схема формировани сигнала Сброс узла канальных приемников; на фиг. 5 - формат адресного слова при обращении ЭВМ к устройству; на фиг. 6 - временна диаграмма работы устройства.
Устройство (фиг. 1) содержит первый блок усилени , состо щий из узла 1 канальных приемопередатчиков и узла 2 канальных приемников, селектор 3 адреса, блок 4 дешифрации управл ющих сигналов, регистр 5 адреса, дешифоатор 6 адреса, второй блок усилени , состо щий из узла 7 приемников-инверторов и узлов 8-10 буферных передатчиков, блок 11 клавиатуры и индикатор 12 внешнего устройства.
Блок 4 дешифрации управл ющих сигналов (фиг. 2) содержит первый зпемент И- НЕ 13, второй элемент И-НЕ 14, третий элемент И-НЕ 15, формирователь импульса , четвертый элемент И-НЕ 17, первый элемент ИЛ И-НЕ 18. второй элемент ИЛИ-НЕ 19, третий элемент ИЛИ-НЕ 20, четвертый элемент ИЛИ-НЕ 21.
Селектор 3 адреса (фиг. 3) содержит группу из элементов ИЛИ 22, первый элемент И-НЕ 23, второй элемент И-НЕ 24, элемент ИЛ И-НЕ 25.
Работает устройство в двух циклах - Вы вод, когда устройство обеспечивает передачу информации из канала ЭВМ на внешнее устройство, и Взод, когда устройство обеспечивает передачу информации с внешнего устройства в канал ЭВМ. Путем установки перемычек в устройстве пользователь может устанавливать адреса регистров внешнего устройства в любое место адресного пространства, отведенного в пам ти ЭВМ под адреса внешних устройств. Узел 1 канальных приемопередатчиков реализует ввод в ЭВМ данных, поступающих по лини м ДОО...Д07, и вывод данных и адресов по лини м ДАОО...ДА07, Направление передачи информации определ етс сигналом Ввод Н, поступающим на узел 1 от блока 4. Узел 2 канальных приемников реализует прием и передачу адресов регистров внешнего устройства по лини м ДА08...ДА12 и управл ющих сигналов из канала ЭВМ по лини м ВУ, СИА, Ввод, Вывод, Сброс. Прохождение сигнала Ввод на выход узла 2 канальных приемников осуществл етс при поступлении сигнала Адр.5Н от дешифратора 6 адреса. Режим предустановки внешнего устройства выбираетс установкой в узле 1 перемычки Е15 (фиг. 4), в зависимости от положени которой сигнал Сброс поступает на устройство , или при включении питани (контакты 26, 27), или из канала ЭВМ по линии К Сброс Н (контакты 28, 27). Работа блока 4 разрешаетс сигналами Адр.1Н...Адр.5Н, поступающими с дешифратора 6 адреса. Временна диаграмма работы блока 4 (фиг. 6) иллюстрирует выбор блоком адресов Адр.4 - адрес одного из регистров блока 11 клавиатуры внешнего устройства. Адр.5 - адрес индикатора 12 внешнего устройства. При поступлении сигналов Адр.14...Адр.4Н блок 4 разрешает работу устройства только в цикле Ввод. При этом по входному сигналу Ввод В на выходе блока 4 формируетс сигнал Ввод Н, переключающий направление передачи информации узла 1 канальных приемопередатчиков . При поступлении сигнала Адр.бН разрешаетс работа устройства в циклах Ввод и Вывод. При этом на выходе блока 4 формируетс сигнал АВ В, предназначенный дл перевода индикатора 12 вн ешнего устройства в режим высокоскоростного приема информации. Причем в цикле Вывод блок 4 по сигналу Вывод формирует сигнал Строб, сопровождающий данные. Сигналы СИА и Сброс, поступающие на блок 4, мен ют свой уровень на его выходе на противоположный. Дл завершени цикла обмена в циклах Ввод и Вывод блок
4 формирует сигнал К СИА Н, который через канал поступает в ЭВМ. Селектор 3 адреса формирует сигнал выбора блока В Б В, разрешающий работу устройства в циклах обращени ЭВМ к каналу. В адресной части цикла на селектор 3 адреса поступают сигналы ДА04...ДА12В и ВУ В с узлов 1 и 2, При совпадении адреса, установленного в селекторе 3 перемычками, с полученным
0 адресом вырабатываетс сигнал В Б В, поступающий на регистр 5 адреса. Адрес регистров внешнего устройства в селекторе 3 задаетс пользователем с помощью перемычек Е1...Е9, соответствующих разр дам
5 04...12 поступающего адреса. Установленна перемычка соответствует логической 1 в выбранном разр де, отсутствие перемычки - логическому О. В каждом цикле обращени ЭВМ к каналу регистр 5 адреса
0 по сигналу СИА Н, поступающему с блока 4. запоминает наличие сигнала ВБ и адрес регистра дачных, определ емый содержимым поступающих на него сигналов ДА01...ДАОЗВ. Дешифратор 6 адреса вы5 рабатывает сигналы Адр.1Н...Адр.5Н при обращении к регистрам внешнего устройства . Сигналы Адр.1Н...Адр4Н вырабатываютс при обращении ЭВМ к клавиатуре блока 11 внешнего устройства. При этом
0 сигналы Лдр.1 Н...Адр.4Н поступают на буферные передатчики узла 9, реализованные по схеме с открытым коллектором. Сигнал Адр.БН вырабатываетс при обращении ЭВМ к регистру данных индикатора 12
5 внешнего устройства в цикле Вывод. Пользователь в дешифраторе 5 устанавливает перемычками Е10...Е14 необходимые адреса регистров клавиатуры блока 11 и индикатора 12 в подмножестве А01...АОЗ.
0 Формат адресного слова при обращении ЭВМ к устройству приведен из фиг. 6. Узел. 9 буферных передатчиков реализует передачу сигналов выбора регистров клавиатуры блока 11 внешнего устройства Ргр...Рг.ЗН,
5 передаваемых низким уровнем. Узел 7 приемников-инверторов организует прием и инвертирование информации, поступающей по лини м РО...Р7Н, о позиционном весе нажимаемых на блоке 11 клавиатуры
0 клавиш. Узлы8 и Юбуферных передатчиков передают сигналы данных на индикатор 12 внешнего устройства по лини м ДОО...Д07В и управл ющих сигналов Гашение, Строб, Сброс и АВ.
5
Claims (1)
- Формула изобретениУстройство дл сопр жени ЭВМ свнешним устройством, содержащее первыйблок усилени , группа входов-выходов иперва группа информационных входов которого вл ютс соответствующими группами входов-выходов и входов устройства дл подключени к адресно-информационной и управл ющей шинам канала ЭВМ, блок дешифрации управл ющих сигналов, перва группа информационных входов которого соединена с первой группой выходов первого блока усилени , селектор адреса, синхровход и перва и втора группы информационных входов которого подключены соответственно к выходу и второй и третьей группам выходов первого блока усилени , втора группа выходов и треть группа информационных входов которого соединены соответственно с группой выходов и первой группой информационных входов второго блока усилени , регистр адреса, группа информационных входов и синхровход которого подключены соответственно к третьей группе выходов первого блока усилени и первому выходу блока дешифрации управл ющих сигналов, второй выход которого вл етс выходом устройства дл подключени к шине ответа каналаЭВМ, группа информационных входов и группы выходов второго блока усилени вл ютс соответствующими входами и выходами устройства дл подключени к группе выходов и группам информационных и управл ющих входов внешнего устройства, отличающеес тем, что, с целью сокращени аппаратурных затрат устройства , в него введен дешифратор адреса, при0 чем выход селектора адреса соединен с входом разрешени регистра адреса, группа выходов которого соединена с группой входов дешифратора адреса, с первого по п тый выходы которого соединены с вторы5 ми группами информационных входов второго блока усилени и блока дешифрации управл ющих сигналов, группой выходов подключенного к третьей группе информационных входов второго блока усилени , а0 третьим выходом - к первому управл ющему входу первого блока усилени , второй управл ющий вход которого соединен с управл ющим входом второго блока усилени и п тым выходом дешифратора адреса.(Putf
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894746748A SU1683021A1 (ru) | 1989-10-03 | 1989-10-03 | Устройство дл сопр жени ЭВМ с внешним устройством |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894746748A SU1683021A1 (ru) | 1989-10-03 | 1989-10-03 | Устройство дл сопр жени ЭВМ с внешним устройством |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1683021A1 true SU1683021A1 (ru) | 1991-10-07 |
Family
ID=21473355
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894746748A SU1683021A1 (ru) | 1989-10-03 | 1989-10-03 | Устройство дл сопр жени ЭВМ с внешним устройством |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1683021A1 (ru) |
-
1989
- 1989-10-03 SU SU894746748A patent/SU1683021A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1377865, кл. G 06 F 13/00, 1986. Авторское свидетельство СССР № 1160426, кл. G 06 F 13/14, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1095604A (en) | Computer interface | |
US5359717A (en) | Microprocessor arranged to access a non-multiplexed interface or a multiplexed peripheral interface | |
KR910010315A (ko) | 2방향 데이타 전송 장치 | |
GB1507761A (en) | Asynchronous communication interface adaptor | |
KR970049625A (ko) | 주변장치 선택 시스템 | |
KR850007129A (ko) | 버스제어수단을 갖춘 마이크로 컴퓨터 시스템 | |
US5564061A (en) | Reconfigurable architecture for multi-protocol data communications having selection means and a plurality of register sets | |
RU98121843A (ru) | Полудуплексное управление универсальным асинхронным приемопередатчиком для одноканальной двунаправленной радиосвязи | |
KR900015008A (ko) | 데이터 프로세서 | |
SU1683021A1 (ru) | Устройство дл сопр жени ЭВМ с внешним устройством | |
US6470404B1 (en) | Asynchronous communication device | |
US4713793A (en) | Circuit for CCIS data transfer between a CPU and a plurality of terminal equipment controllers | |
KR960038645A (ko) | 상대방 메모리를 이용한 두 프로세서간 비동기 직렬 통신 송/수신장치 | |
SU1462341A1 (ru) | Устройство дл сопр жени ЭВМ | |
SU1675896A1 (ru) | Устройство дл обмена информацией ЭВМ с внешними устройствами | |
SU1640706A1 (ru) | Устройство дл передачи информации | |
SU1487057A1 (ru) | Устройство для сопряжения магистрали эвм с внешними устройствами | |
SU1405068A1 (ru) | Устройство приема и передачи информации в ЭВМ | |
SU1377865A1 (ru) | Устройство дл сопр жени ЭВМ с внешними устройствами | |
SU1180912A1 (ru) | Устройство дл подключени абонентов к общей магистрали | |
JPH0222938A (ja) | タイムスロット切替方法 | |
SU768016A1 (ru) | Устройство передачи информации дл квазиэлектронной автоматической телефонной станции | |
KR830008233A (ko) | 단일라인 우선순위를 설립시키는 장치를 가지는 통신 멀티플렉서 | |
SU1608677A2 (ru) | Адаптер канал - канал | |
SU1372355A1 (ru) | Буферный повторитель |