SU1669078A1 - Устройство формировани последовательностей импульсов заданной длительности и амплитуды - Google Patents

Устройство формировани последовательностей импульсов заданной длительности и амплитуды Download PDF

Info

Publication number
SU1669078A1
SU1669078A1 SU894732589A SU4732589A SU1669078A1 SU 1669078 A1 SU1669078 A1 SU 1669078A1 SU 894732589 A SU894732589 A SU 894732589A SU 4732589 A SU4732589 A SU 4732589A SU 1669078 A1 SU1669078 A1 SU 1669078A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
pulse counter
Prior art date
Application number
SU894732589A
Other languages
English (en)
Inventor
Владимир Семенович Алешин
Анатолий Николаевич Юлин
Original Assignee
Предприятие П/Я В-8719
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8719 filed Critical Предприятие П/Я В-8719
Priority to SU894732589A priority Critical patent/SU1669078A1/ru
Application granted granted Critical
Publication of SU1669078A1 publication Critical patent/SU1669078A1/ru

Links

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени  - повышение точности формировани  импульсных последовательностей - достигаетс  введением регистров 10, 11 сдвига, цифрового индикатора 12, D-триггера 14, коммутатора 15 опорных напр жений, счетчика 6 импульсов. Устройство содержит также блок 1 управлени , запоминающие устройства 2, 3, дешифратор 4, счетчик 5 импульсов, блок 7 ввода данных, источник 8 опорных напр жений, цифроаналоговый преобразователь 9, элемент ИЛИ 13, выходную шину 16. 5 ил.

Description

ПП П П П П
ПП
ДО 0 00 П
&//.
о о
П П П П П П П . . J П
«п пп п п п п пп
/
о п п о о о пни
1цЫ

Claims (1)

  1. Формула изобретения t
    Устройство формирования последовательностей импульсов заданной длительности и амплитуды, содержащее блок управления, первый выход которого соединен с входами Запись-считывание перво- 1 го и второго запоминающих устройств, адресные входы первого из которых поразрядно соединены с входами дешифратора и с выходами первого счетчика импульсов, Rвход которого соединен с выходом элемента 1 ИЛИ, причем информационный вход первою запоминающего устройства соединен с первым входом блока ввода данных, второй вход которого соединен с вторым выходом блока управления, источник опорных напря- 2 жений, цифроаналоговый преобразователь, выходную шину, отличающееся тем, что, с целью повышения точности формирования импульсных последовательностей, в него введены первый и второй регистры 2 сдвига, цифровой индикатор. D-триггер, Коммутатор опорных напряжений, второй счетчик импульсов, выходы которого соединены поразрядно с адресными входами второго запоминающего устройства, 3 информационный вход которого соединен с выходом последнего разряда первого регистра сдвига, информационные входы которого соединены с соответствующими выходами блока ввода данных, третий вход которого соединен с первым входом эле5 мента ИЛИ, второй вход - с С-входом Dтриггера, D-вход которого соединен с выходом первого запоминающего устройства, прямой и инверсный выходы - соответственно с первым и вторым входами О коммутатора опорных напряжений, первый и второй управляющие входы - соответственно с первым и вторым выходами источника опорных напряжений, выход с входом опорного напряжения цифроаналогового 5 преобразователя, выход которого соединен с выходной шиной, входы - поразрядно с выходами второго регистра сдвига, информационный вход которого соединен с выходом второго запоминающего устройства, О вход синхронизации - с входом синхронизации первого регистра сдвига, с С-входом второго счетчика импульсов и третьим выходом блока управления, четвертый выход которого соединен со входом Параллельная 5 запись - последовательное считывание первого регистра сдвига, пятый выход - с С-входом первого счетчика импульсов, Rвход которого соединен с R-входом второго счетчика импульсов, причем выходы дешиф0 ратора поразрядно соединены с входами цифрового индикатора, выход которого соединен с вторым входом элемента ИЛИ.
    <Риг.2
    .,πππππ π ππ
    -Г η π ο π π π ο η
    Фиг. ί .L_______________.
    kL_____ ,
    И fl П--_ JUL
    ΊΊΠΠ Π Π П П,-.ЛДЛ!·/ >- Illi 1И1 * ί Й Illi И Illi i i И I j fl П И fl И П fl Л1
    * *
    Φι/l.S
    Jfei ittt* a
SU894732589A 1989-08-22 1989-08-22 Устройство формировани последовательностей импульсов заданной длительности и амплитуды SU1669078A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894732589A SU1669078A1 (ru) 1989-08-22 1989-08-22 Устройство формировани последовательностей импульсов заданной длительности и амплитуды

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894732589A SU1669078A1 (ru) 1989-08-22 1989-08-22 Устройство формировани последовательностей импульсов заданной длительности и амплитуды

Publications (1)

Publication Number Publication Date
SU1669078A1 true SU1669078A1 (ru) 1991-08-07

Family

ID=21467450

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894732589A SU1669078A1 (ru) 1989-08-22 1989-08-22 Устройство формировани последовательностей импульсов заданной длительности и амплитуды

Country Status (1)

Country Link
SU (1) SU1669078A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 598222,кл. Н 03 К 3/84. 1978. Авторское свидетельство СССР № 1182638,кл. Н 03 К 3/64, 1984. *

Similar Documents

Publication Publication Date Title
KR840006851A (ko) 데이타 자동연속 처리회로
KR910001777A (ko) 속도변환용 라인 메모리
KR900015434A (ko) 신호 발생회로
KR910014951A (ko) 메모리 시험장치
KR870003431A (ko) 데이타 처리장치
KR870011615A (ko) 부분 서입 제어장치
SU1669078A1 (ru) Устройство формировани последовательностей импульсов заданной длительности и амплитуды
KR920020308A (ko) 표시 제어기
JP3880641B2 (ja) Dramのリフレッシュコントロール回路及びリフレッシュコントロール方法
KR880013320A (ko) 출력펄스 발생장치
SU602947A1 (ru) Микропрограммное устройство управлени
SU656078A1 (ru) Устройство дл считывани информации с двухпозиционных датчиков
SU1700553A1 (ru) Устройство дл вывода информации
SU515154A1 (ru) Буферное запоминающее устройство
SU507897A1 (ru) Запоминающее устройство
SU1193825A1 (ru) ПРЕОБРАЗОВАТЕЛЬ КОДОВ* сот держащий первый регистр, первый блок памяти и блок управления, о т л ич ающийс я тем, что, с целью расширения функциональных возможностей
SU1254925A1 (ru) Запоминающее устройство
SU1594677A1 (ru) Цифровой двухфазный генератор синусоидальных сигналов
SU1695266A1 (ru) Многоканальное устройство дл программного управлени
SU1425789A1 (ru) Устройство дл формировани теста оперативной пам ти
SU494745A1 (ru) Устройство дл синтеза многотактной схемы
SU691925A1 (ru) Запоминающее устройство
SU1179362A1 (ru) Устройство дл сопр жени с пам тью
SU780042A1 (ru) Логическое запоминающее устройство
SU663113A1 (ru) Двоичный счетчик