SU1628063A1 - Арифметическое счетное устройство - Google Patents

Арифметическое счетное устройство Download PDF

Info

Publication number
SU1628063A1
SU1628063A1 SU894630347A SU4630347A SU1628063A1 SU 1628063 A1 SU1628063 A1 SU 1628063A1 SU 894630347 A SU894630347 A SU 894630347A SU 4630347 A SU4630347 A SU 4630347A SU 1628063 A1 SU1628063 A1 SU 1628063A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
transfer
inputs
decade
Prior art date
Application number
SU894630347A
Other languages
English (en)
Inventor
Иван Борисович Андронников
Андрей Вячеславович Библиев
Игорь Георгиевич Кудзин
Original Assignee
Предприятие П/Я А-1882
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1882 filed Critical Предприятие П/Я А-1882
Priority to SU894630347A priority Critical patent/SU1628063A1/ru
Application granted granted Critical
Publication of SU1628063A1 publication Critical patent/SU1628063A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть ис//-И й П- дио ОЙиссЪЪШ пользовано в устройствах обработки информации в двоично-дес тичной системе счилени . Цель изобретени  - повышение надежности работы устройства . Арифметическое счетное устройство содержит распределитель 1 импульсов , программируемый счетчик 2, двоично-дес тичный реверсивный счетчик 3, два элемента И 4, 5, элемент ИЛИ 6, элемент НЕ 7, блок 8 управлени  и формирователь 9 сигнала пере- носл,соединенные между собой функционально . Параллельное формирование переносов в устройстве позвол ет устранить сбои в работе,,повыша  его надежность. 2 з.п. ф-лы, 5 ил. S (Л 05 ьэ 00 о 05 00

Description

Фиг.1
Изобретение относитс  к вычислительной технике и может быть использовано и устройствах обработки информации в двоично-дес тичной системе счислени .
Цель изобретени  - повышение надежности работы стройства.
На фиг.1 представлена функциональна  схема предлагаемого устройства; на фиг.2 - функциональна  схема блока управлени ; на фиг.З - функциональна  схема формировател  сигнала переноса; на фиг.А и 5 - временные диаграммы работы устройства.
Арифметическое счетное устройство содержит распределитель 1 импульсов программируемый счетчик 2, двоично- дес тичный реверсивный счетчик 3, элементы И 4 и 5, элемент ИЛИ 6, элемент НЕ 7, блок 8 управлени  и формирователь 9 сигнала переноса, соединенные между собой функционально .
Блок 8 управлени  включает первый и второй триггеры 10 и 11, соединенные между собой функционально.
Формирователь 9 сигнала переноса выполнен на элементе И 12 и элементе ИЛИ 13, соединенных между собой функ цнонально.
На фиг.А и 5 обозначены сигналы 1А-36.
Арифметическое счетное устройство работает следующим образом.
Перед началом выполнени  арифметической операции по стартовому сигналу (не показан) происход т запись кода одной декады первого слагаемого XJ в программируемый счетчик 2, за- пись кода одной декады второго слагаемого У - в двоично-дес тичный счетчик 3, а также начальна  установка программируемого счетчика 2, необходима  дл  его работы в однократном режиме.
Импульсы I (1А и 25) с первого выхода распределител  1 импульсов одновременно поступают на счетный вход программируемого счетчика 2 и через элемент И А и элемент ИЛИ 6 на тактовый вход двоично-дес тичного счетчика 3. После прохождени  числа импульсов, численно равного коду одной декады первого слагаемого Х, на выходе программируемого счетчика 2 формируетс  сигнал Рп (22 и ЗА), под действием которого элемент И А закрываетс , и прохождение импупьсов
JQ jj
0
5
Q
40 Д5
35
0
5
t на тактовый вход двоично-дес тичного счетчика 3 прекращаетс . При этом на выходе двоично-дес тичного счетчика 3 оказываетс  сформированным результат выполненной арифметической операции S У J i X j в зависимости от выбранной арифметической операции - сложение (вычитание). Элемент И 5 отслеживает по вление сигнала переноса PJ (20) из предыдущей декады арифметического счетного устройства и при его наличии из последовательности импульсов Т 2. (15 и 26) формирует импульс С (21 и 33), поступающий через элемент ИЛИ 6 на тактовый вход двоично-дес тичного счетчика 3, который производит сложение (вычитание) его с ранее вычисленным результатом.
Таким образом, двоично-дес тичный счетчик 3 производит сложение (вычита ние) ранее записанного в него кода У{ одной декады второго слагаемого с числом импульсов (2А и 36), численно равным сумме сигналов, соответствующих коду X J одной декады первого слагаемого (23 и 35), и сигнала переноса Pj из предшествующей декады (21 и 38), т.е. на выходе двоично- дес тичного счетчика 3 оказываетс  сформированным результат выполненной арифметической операции дл  одной декады s ; У; ± х; ± Р- .
Блок управлени  (фиг.2) работает следующим образом.
При достижении двоично-дес тичным счетчиком некоторой декады состо ни  с выходным кодом 9 его выход переноса принимает значение сигнала с низким уровнем (17 и 18). Этот сигнал поступает на информационный вход триггера 10 блока управлени  этой декады, после чего по положительному перепаду сигнала ТИ (16 и 27), поступающему на тактовый вход триггера 10, происходит запись сигнала на информационном входе триггера 10, на инверсном выходе которого, соединенном с первым выходом блока управлени , формируетс  сигнал (18 и 30). Далееj если на такт учета переносов Тг в рассматриваемой декаде не производилось суммирование переноса из предшествующей декады , по фронту сигнала двоично- дес тичный счетчик переполн етс  и выход переноса этбго счетчика принимает значение высокого уровн  (17).
Так как первый выход блока управлени  соединен с информационным входо триггера 1|в этом блоке, а тактовый вход триггера 11 соединен с импульсами Т,, по фронту Т i происходит запись значени  сигнала на информационном входе. Таким образом, на выходе триггера 11, соединенном с вторым выходом блока управлени , формируетс  сигнал переполнени 
4O1-I
после чего по фронту сиг
.нала ТИ сбрасываетс  в состо ние с низким уровнем триггер 10, а следовательно , сбрасываетс  и сигнал Pjj , на первом выходе блока управлени  (18), По следующему фронту Т в триггер II по информационному входу записываетс  сигнал с низким уровнем, что приводит к установке триггера 1 и второго выхода блока управлени  также в состо ние с низким уровнем (19). Если же на такт учета переносов Т имеетс  перенос из предыдущей декады (29), то он прибавл етс  к содержимому (i-1)- го двоично-дес тичного счетчика. При этом счетчик обнул етс , его БЫ- ход переноса принимает значение с высоким уровнем. Сбрасываетс  в состо ние с низким уровнем первый выход (i-l)-ro блока управлени  по фронту сигнала ТИ, сигнал же переполнени  PIQ,, на втором выходе блока управлени  в этом случае не поз- никает. Возникающее переполнение (i-l)-ro двоично-дес тичного счетчика в этом случае на такт Т учитываетс  формирователем 9 сигнала переноса в следующих декадах.
Формирователь сигнала переноса (фиг.З) работает следующим образом.
Если на такт Т, в (1-1)-м двоично дес тичном счетчике возникает переполнение , то этот сигнал P«oi-i поступающий на третий вход формировател , который соединен с вторым входом элемента ИЛИ 13, проходит на выход, где формирует сигнал переноса Р;, поступающий на следующую декаду. Этот сигнал открывает элемент И 5 i-й декады и на такт Т на его выходе формируетс  сигнал учета переноса , который через элемент ИЛИ 6 поступает на тактовый вход i-го двоично-дес тичного счетчика.
Если после такта Т (1-1)-й двоично-дес тичный счетчик находитс  в состо нии с выходным кодом 9 и есть
0
5
0
сигнал nepeioca из (1-2)-й декады, то эти сигналы, поступа  на первый и второй входы формировател , формируют на выходе элемента И 12 сигнал , который через элемент ИЛИ 13 поступает на вход переноса i-й декады , т.е. в этом случае сигнал переноса присутствует как на входе переноса (1-1)-й, так и на входе переноса i-й декады и на такт учета переносов Т (i-l)-fi двоично-дес тичный спетчик обнул етс , а в i-й двоично-дес тичный счетчик через элемент И 5 прибавл етс  сигнал переноса, поступающий на тактовый вход 1-го двоично-дес тичного счетчика.
Таким образом, если во всех декадах от (i-k)-fl до i-й включительно
Q двоично-дес тичные счетчики наход тс  в состо нии с выходным кодом 9, а также на входе (i-k)-fi днкады есть сигнал переноса, то на такт Тг все двоично-дес тичные счетчики в этих
5 декадах обнул ютс , а перенос прибавл етс  в (i-H)-ti двоично-дес тичный счетчик, т.е. осуществл етс  параллельный учет значений возникающих переносов.
Таким образом, введение в арифметическое счетное устройство блока управлени  и формировател  сигнала переноса позвол ет устранить сбои в работе за гчет параллельного формировани  переносов, что обеспечивает повышение быстродействи  работы устройства .
5

Claims (3)

1. Арифметическое счетное устройство , содержащее распределитель импульсов , вход которого соединен с входом тактовой частоты устройства, с и п декад, кажда  из которых состоит из программируемого счетчика, установочные входы которого соединены соответственно с информационными входами i-й декады первого слагаемого устройства (где i 1, 2, 3, .,.,.п), а выход переноса программируемого счетчика соединен с первым входом первого элемента И, второй вход которого соединен со счетным входом программируемого счетчика , выход первого элемента И соединен с первым входом элемента ИЛИ, выход которого соединен со счетным входом двоично-дес тичного реверЬнвного счетчика, установочные входы которого соединены соответственно с информационными входами 1-й декады второго слагаемого устройств а разр дные выходы двоично-дес тичного реверсивного счетчика  вл ютс  информационными выходами 1-й декады устройства, причем первый выход распределител  импульсов.устройства соединен с вторыми входами первых элементов И всех п декад устройства отличающеес  тем, что, с целью повышени  надежности работы устройства, в него введен элемент НЕ, вход которого соединен с входом тактовой частоты устройства, а в каждую из декад введены второй элемент И, блок управлени  и формирователь сигнала переноса, причем первый вход второго элемента И 1-й декады соединен с выходом переноса (1-1)-й декады и с первым входом переноса формировател  сигнала переноса , выход второго элемента И соединен с вторым входом элемента ИЛИ, выход переноса двоично-дес тичного реверсивного счетчика соединен с установочным входом блока управлени , первый и второй выходы которого соединены соответственно с вторым и третьим входами переноса формировател  сигнала переноса, выход которого соединен с входом переноса (1+1)-й декады, выход элемента НЕ устройства соединен с первыми такто0
5
0
5
0
5
выми входами блоков управлени  всех п декад, а вторые тактовые входы блоков управлени  соединены с первым выходом распределител  импуль-о сов, второй выход которого соединен с вторыми входами элементов И всех п декад.
2.Устройство по п,1, отличающеес  тем, что блок управлени  содержит первый и второй триггеры, причем информационный вход первого триггера соединен с установочным входом блока управлени , первый тактовый вход которого соединен с синхровходом первого триггера, инверсный выход которого соединен
с первым выходом блока управлени  и с информационным входом второго триггера , синхровход которого соединен с вторым тактовым входом блока управлени , второй выход которого соединен с пр мым выходом второго триггера.
3.Устройство по п.1, о т л и - чающеес  тем, что формирователь сигнала переноса содержит элемент И и элемент ИЛИ, причем первый
и второй входы переноса формировател  сигнала переноса соединены с первым и вторым входами элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с третьим входом переноса формировател  сигнала переноса, выход которого соединен с выходом элемента ИЛИ.
Фаг. 2
TI П
15r2
КТИ
.,-г
9Рк.,
20Pi
21С
22Р«
23C2 JT
Фиг.З
JT
п
л
п.
п
п
п
-TL
ФигА
Рд„
fc-, Я С, Рд
Л.
SU894630347A 1989-01-02 1989-01-02 Арифметическое счетное устройство SU1628063A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894630347A SU1628063A1 (ru) 1989-01-02 1989-01-02 Арифметическое счетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894630347A SU1628063A1 (ru) 1989-01-02 1989-01-02 Арифметическое счетное устройство

Publications (1)

Publication Number Publication Date
SU1628063A1 true SU1628063A1 (ru) 1991-02-15

Family

ID=21419631

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894630347A SU1628063A1 (ru) 1989-01-02 1989-01-02 Арифметическое счетное устройство

Country Status (1)

Country Link
SU (1) SU1628063A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Ланцов А.Л. и др. Цифровые устройства на комплементарных МДП- интегральных микросхемах. М.: Радио и св зь, 1983, а. 224. Авторское свидетельстпо СССР 1508210, кл. G 06 F 7/62, 1988 *

Similar Documents

Publication Publication Date Title
SU1628063A1 (ru) Арифметическое счетное устройство
SU444180A1 (ru) Устройство дл сравнени двоичных чисел
SU1023351A1 (ru) Устройство формировани временных интервалов
SU1605254A1 (ru) Устройство дл выполнени быстрого преобразовани Уолша-Адамара
SU463235A1 (ru) Реверсивный счетчик импульсов
SU1193672A1 (ru) Числоимпульсный квадратор
RU1800459C (ru) Устройство дл сопр жени с датчиками
SU767753A1 (ru) Устройство дл сравнени чисел
SU1476616A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых величин
SU1022148A1 (ru) Устройство дл преобразовани чисел из формы с фиксированной зап той в форму с плавающей зап той
SU1434428A1 (ru) Устройство дл возведени в степень
SU997240A1 (ru) Устройство задержки
SU1365079A1 (ru) Устройство дл вычислени функций тангенса
SU1425663A1 (ru) Устройство дл извлечени квадратного корн из суммы квадратов
SU1357862A1 (ru) Измеритель частоты импульсов
SU1045367A1 (ru) Расширитель импульсов
SU1141407A1 (ru) Устройство дл вычислени квадратного корн
RU1829031C (ru) Накапливающий сумматор
SU1159031A2 (ru) Устройство дл выполнени быстрого преобразовани Фурье
RU1781835C (ru) Устройство синхронизации
SU898390A2 (ru) Устройство дл допускового контрол
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU1010620A1 (ru) Квадратор
SU1628215A1 (ru) Приемопередающее устройство данных
SU1083187A1 (ru) Вычислительное устройство