SU1591013A1 - Цифровой автомат - Google Patents
Цифровой автомат Download PDFInfo
- Publication number
- SU1591013A1 SU1591013A1 SU874221063A SU4221063A SU1591013A1 SU 1591013 A1 SU1591013 A1 SU 1591013A1 SU 874221063 A SU874221063 A SU 874221063A SU 4221063 A SU4221063 A SU 4221063A SU 1591013 A1 SU1591013 A1 SU 1591013A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- signals
- automaton
- phase
- Prior art date
Links
Landscapes
- Safety Devices In Control Systems (AREA)
Description
Изобретение относится к автоматике и вычислительной технике. Отличительной особенностью автомата является то, что он реализует функцию Е-триггера. Целью изобретения является расширение области применения автомата за счет обеспечения разделения во времени входных информационных сигналов. Поставленная цель достигается за счет введения элемента ИЛИ-НЕ 2 и новых связей. 3 ил.
1591013
3
1591013
4
Изобретение относится к автоматике и вычислительной технике.
Целью изобретения является расширение области применения автомата за счет обеспечения разделения во времени входных информационных сигналов.
Нафиг. 1 представлена схема цифрового автомата; на фиг. 2 - временная диаграмма работы автомата; на фиг. 3 - пример применения автомата,
Цифровой автомат содержит элементы ИЛИ-НЕ 1-4, КЗ-триггер 5, содержащий элементы ИЛИ-НЕ 6 и 7, входы 8 и 9 и выходы 10 и 11.
Цифровой автомат реализует функцию Егтриггера.
Выходные состояния (сигналы όι и Ьг на выходах 10 и 11 соответственно) соответствуют различным комбинациям сигналов на его входах (сигналы 6ι и Ьг на входах 8 и 9 соответственно):
Ь1 | Ьг | 31т | аг» |
0 | 0 | ац —1 | аг» -1 |
0 | 1 | 1 | 0 |
1 | О | 0 | 1 |
1 | 1 | аЦ — 1 | аг» - ι |
где 0 - сигнал, соответствующий значению логического "0";
1 - сигнал, соответствующий значению логической "1";
а», — 1 ( аг» —» )- состояние выхода а1 (аг) автомата в предыдущем такте его работы.
Автомат может быть применен для согласования во времени сигналов, поступающих на выходы 10 и 11 для обеспечения разделения их во времени, т.е. исключения одновременного появления сигналов на выходах 10 и 11. Эти сигналы могут управлять автоматами для разделения во времени.
Пример. Когда на одном из устройств рабочая фаза, а в другом имеет место фаза хранения, то переход во времени в противоположную фазу невозможен, пока у обоих устройств не закончатся предыдущие фазы, т.е. переход в очередную фазу устройств происходит одновременно в тот момент, когда у обоих из них завершается предыдущая фаза.
Например, если первое устройство находится в фазе хранения информации (сигналы Э1 = 0, Ь1 = 1), а второе - в рабочей фазе (сигналы аг *= 1, Ьг = 0), и допустим , что фаза хранения в первом устройстве закончилась раньше, чем рабочая фаза по втором устройстве, тогда сигналы в рассматриваемой системе в этот момент имеют значения 31 = 0, Ь1 = 0, аг=1, Ьг = 0. Наличие сигналов Ь1 = 0, Ьг = 0 приводит к тому, что сигналы Э1 и аг сохраняют свои предыдущие значения (а 1 = 0, аг = 1). Лишь только после того, как закончится рабочая фаза во втором устройстве, сигнал Ь2 становится равным единице и на входах автомата устанавливается комбинация входных сигналов Ь1 = 0, Ьг = 1. В этом случае происходит изменение управляющих сигналов а1 и аг: сигнал а1 становится равным единице, а сигнал аг становится равным нулю и устройства переходят в очередные фазы работы, первое устройство в рабочую фазу, второе устройство - в фазу хранения. Аналогично осуществляется переход от состояния: первое устройство в рабочей фазе, второе устройство в фазе хранения к состоянию : первое устройство в фазе хранения, второе устройство в рабочей фазе.
Claims (1)
- Формула изобретения Цифровой автомат содержащий КЗтриггер, три элемента ИЛИ-НЕ, причем первый вход первого элемента ИЛИ-НЕ является первым информационным входом цифрового автомата, первый вход второго элемента ИЛИ-НЕ является вторым информационным входом цифрового'автомата, прямой выход КЗ-трйггера соединен с вторым входом первого элемента ИЛИ-НЕ и является первым выходом цифрового автомата, инверсный выход КЗ-триггера соединен с вторым входом второго элемента ИЛИ-НЕ и является вторым выходом цифрового автомата, отличающийся тем, что, с целью расширения области применения автомата за счет обеспечения разделения во времени входных информационных сигналов, в него введен четвертый элемент ИЛ ЙНЕ .причем первый информационный вход устройства соединен с первым входом третьего элемента ИЛИ-НЕ, второй информационный вход устройства соединен с первым входом четвертого элемента ИЛИ-НЕ, выход второго элемента ИЛИ-НЕ соединен с вторым входом третьего элемента ИЛИ-НЕ, выход которого соединен с К-входом КЗтриггера, выход первого элемента ИЛИ-НЕ соединен с вторым входом четвертого элемента ИЛИ-НЕ, выход которого соединен с 5-входом КЗ-триггера,1591013XФиг.З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874221063A SU1591013A1 (ru) | 1987-04-01 | 1987-04-01 | Цифровой автомат |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874221063A SU1591013A1 (ru) | 1987-04-01 | 1987-04-01 | Цифровой автомат |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1591013A1 true SU1591013A1 (ru) | 1990-09-07 |
Family
ID=21295058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874221063A SU1591013A1 (ru) | 1987-04-01 | 1987-04-01 | Цифровой автомат |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1591013A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4962450A (en) * | 1987-01-19 | 1990-10-09 | Reshetin Evgeny F | Light signalling device |
-
1987
- 1987-04-01 SU SU874221063A patent/SU1591013A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4962450A (en) * | 1987-01-19 | 1990-10-09 | Reshetin Evgeny F | Light signalling device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69810064T2 (de) | Verfahren und Anordnung zur Veränderung der Durchführung eines Nachfolgebefehls in einem Dataprozessor | |
EP0212636B1 (en) | Bus state control circuit | |
SU1591013A1 (ru) | Цифровой автомат | |
Simpson | New algorithms for asynchronous communication | |
US2925500A (en) | Balanced logical magnetic circuits | |
US2981847A (en) | Electrical pulse manipulating apparatus | |
GB986597A (en) | Multi-aperture magnetic core shift register | |
SU1064422A1 (ru) | Дискриминатор нулевых биений | |
US4858179A (en) | Apparatus for determining the minimum number of storage elements required to store the states of a circuit | |
GB1207615A (en) | Improvements in or relating to data processing systems | |
SU439922A1 (ru) | Логическа схема | |
SU1170600A1 (ru) | Устройство дл временного разделени двух импульсных сигналов | |
SU1206778A1 (ru) | Устройство дл возведени в квадрат | |
SU1283756A1 (ru) | Устройство дл вычислени квадратного корн | |
SU444177A1 (ru) | Устройство дл регистрации случайных импульсов | |
SU458037A1 (ru) | Многофункциональное запоминающее устройство | |
RU2075829C1 (ru) | Преобразователь частоты в код | |
SU832598A1 (ru) | Буферное запоминающее устройство | |
SU1651379A1 (ru) | Делитель частоты | |
JPH058516B2 (ru) | ||
SU1208554A2 (ru) | Устройство переменного приоритета | |
US5450602A (en) | Two stage register for capturing asynchronous events and subsequently providing them to a processor without loss or duplication of the captured events | |
JPH0324093B2 (ru) | ||
LaSalle | A CAMAC Single Crate Controller for Synchronized DMA Transfers and an ADC Interface Module | |
Nair et al. | Statistical studieson gear efficiency |