SU1654863A1 - Генератор векторов - Google Patents

Генератор векторов Download PDF

Info

Publication number
SU1654863A1
SU1654863A1 SU894647971A SU4647971A SU1654863A1 SU 1654863 A1 SU1654863 A1 SU 1654863A1 SU 894647971 A SU894647971 A SU 894647971A SU 4647971 A SU4647971 A SU 4647971A SU 1654863 A1 SU1654863 A1 SU 1654863A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
shift register
generator
Prior art date
Application number
SU894647971A
Other languages
English (en)
Inventor
Юрий Николаевич Остапчук
Original Assignee
Институт кибернетики им.В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт кибернетики им.В.М.Глушкова filed Critical Институт кибернетики им.В.М.Глушкова
Priority to SU894647971A priority Critical patent/SU1654863A1/ru
Application granted granted Critical
Publication of SU1654863A1 publication Critical patent/SU1654863A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

-UД
«I m
О
ел
Јь
00
оэ со
Яи  ай,
027
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении систем отображени  графической информации.
Цель изобретени  - повышение точности генератора.
На фиг. 1 представлена структурна  схема генератора, на фиг. 2 - структурна  схема дешифратора.
Генератор содержит первый 1 и второй 2 реверсивные счетчики, первый 3 и второй 4 регистры, первый 5 и второй 6 сумматоры, первый 7 и второй 8 блоки сравнени  с нулем, третий 9 и четвертый 10 регистры, коммутатор 11, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12, блок 13 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, третий сумматор 14, первый регистр 15 сдвига , дешифратор 16, элемент И 17, триггер 18, второй регистр 19 сдвига, элемент И-НЕ 20, а кроме того информационные входы 21-24, управл ющие входы 25 и 26, тактовый вход 27 и вход 28 сигнала логической единицы генератора. Депюфратор 16 содержит элементы И-НЕ 29 - 32, инверторы 33- 36.
Генератор работает следующим образом .
По сигналу записи на входе 25 в реверсивные счетчики 1 и 2 и регистры 3 и 4 загружаютс  коды Х- и Y начальной и конечной точки вектора. На выходах сумматоров 5 и 6 по вл ютс  коды приращений U.X Xt-X,,H&Y
5 Yj.- Y,.
.В исходном состо нии триггер 18 на своем выходе имеет сигнал логического нул , обнул ющий регистры 15 и 19 сдвига. Приход щий на вход 26 сигнал Пуск записывает коды приращений ft X и &Y в регистры 9 и 10 и устанавливает триггер 18 в состо ние логической единицы, что дает возможность регистрам 15 и 19 принимать информацию в параллельном и последовательном кодах .соответственно.
По фронту первого тактового импульса после установки триггера 18 в единичное состо ние в первый триггер регистра 19 сдвига записываетс  логическа  единица и происходит запись кода с выхода сумматора 14 в регистр 15. Коммутатор 11 управл етс  сигналом с инверсного выхода знакового триггера регистра 15. При этом, если на управл ющем входе коммутатора сигнал Лог. 1 (в регистре 15 - положи0
5
0
5
0
5
0
5
0
5
тельное число), то на выход коммутатора подключаетс  выход регистра 9. Поскольку в исходном состо нии на выходах регистра 15 установлены нули (положительное число), то на управл ющий вход коммутатора подаетс  сигнал 1 и на вход сумматора 14 с выхода блока 13 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ поступает код Минус ДХ, причем в дополнительном, если код Минус X отрицательный. Это обеспечивают блоки 12 и 13: элемент ИСКЛЮЧАЮЩЕЕ ИЛИ
12инвертирует знак кода ДХ, и если знак кода Минус йХ отрицательный, то блок 13 инвертирует все разр ды кода ДХ и с выхода элемента 12 на входной перенос сумматора 14 подаетс  единица. На второй вход сумматора
14поступает код с выхода регистра 15 (т.е. код, равный нулю). Следовательно , по фронту первого тактового импульса в регистр 15 записываетс  код Минус ДХ.
Поскольку после прихода фронта первого тактового импульса в регистре 15 хранитс  код Минус ДХ,то коммутатор 11 подключает на входы блока
13элементов ИСКЛЮЧАЮЩЕЕ ИЛИ коды приращени  ДҐ. Последний передает их без инвертировани  (если конечно код № положителен, если же он отрицателен , то блоком 13 производитс  инвертирование кода с тем, чтобы получить на входе сумматора всегда положительное значение кода приращени  AY) на вход сумматора 14. С приходом второго тактового импульса код разности приращений &Y - АХ, получаемый на выходе сумматора 14, записываетс  в регистр 15. Этот же тактовый импульс производит сдвиг логической единицы в регистре 19 сдвига, что приводит к по влению на первом его выходе (выходе второго триггера регистра 19 сдвига) сигнала логической единицы. Логическа  единица с первого выхода регистра 19 сдвига совпадает с логической единицей на его третьем выходе (инверсном выходе третьего триггера регистра 19)
и на выходе элемента И-НЕ 20 по вл етс  сигнал Лог. О. Этот сигнал поступает на управл ющий вход регистра
15и подготавливает его к сдвигу хранимой информации.
По фронту третьего тактового импульса происходит сдвиг информации в регистре 15. Такой сдвиг эквивалентен делению кода на два. В результате
после прихода третьего тактового им-- пульса в регистре 15 по вл етс  значение полуразности значений приращений кодов A.Y иДХ. В то же врем  в регистре 19 сдвига происходит сдвиг логической единицы и на его втором выходе (пр мом выходе третьего триггера регистра 19) по вл етс  логическа  единица. Логический нуль с третьего выхода регистра 19 сдвига переключает выход элемента И-НЕ 20 в состо ние логической единицы. В этом состо нии элемент Н-НЕ 20 находитс  до окончани  всего цикла работы генератора . Следовательно, управл емый с выхода элемента 20 регистра 15 посто нно находитс  (исключа  описанный третий такт входных импульсов, когда выполн лась операци  сдвига информации ) в состо ний параллельной записи кода с выхода сумматора 14.
По вление на втором выходе сдвигового регистра 19 логической единицы означает начало формировани  координат вектора. Этот сигнал открывает дешифратор 16 и следующие тактовые импульсы с входа 27 устройства могут проходить через соответствующие элементы И-НЕ 29-32 на входы реверсивных счетчиков 1 и 2.
В каждом новом такте в зависимости от знака числа в регистре 15 производитс  либо суммирование абсолютного значени , хран щегос  в регистре 10 приращени  &Y, и подача соответствующего суммирующего или вычитающего в зависимости от знака числа &Х импульса на реверсивный счетчик 1 координаты X, либо, если число в регистре 15 положительное или равно нулю, - вычитание абсолютного значени  приращени  ЛХ из числа в накапливающем регистре 15 и подача соответствующего суммирующего или вычитающего в зависимости от знака &Y импульса на реверсивный счетчик 2 координаты ЈY.
i--
Цикл работы по формированию текущих координат вектора продолжаетс  до тех пор, пока на элементе И 17 не совпадают сигналы с выходов двух блоков 7 и 8 сравнени  с нулем, говор щие о том, что текущие значени  ДХ и &Y с выходов сумматоров 5 и 6 станов тс  равны нулю, т.е. координаты X и Y с выходов сумматоров 5 и 6 станов тс  равны нулю, т.е. координаты X и Y первой точки (выходы реверсивных счетчиков 1 и 2) станов тс  рав
ными координатами конечной точки вектора , записанным в регистрах 3 и 4. Сигнал с элемента И 17 сбрасывает триггер 18 в исходное состо ние. Регистры 19 и 15 принудительно обнул ютс . Цикл работы генератора, формирующий текущие координаты вектора, заканчиваетс . Генератор готов к приему координат нового вектора.
Таким образом, предлагаемый генератор за счет предварительной загрузки в регистр 15 оценки, равной полуразности абсолютных значений приращений координат, обладает повышенной точностью и Формирует на своих выходах текугще координаты несмещенного вектора.

Claims (1)

  1. Формула изобретени 
    Генератор векторов, содержащий первый и второй реверсивные счетчики, с первого по четвертый регистры, с первого по третий сумматоры, первый и второй блоки сравнени  с нулем, коммутатор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, блок элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И, триггер, первый, регистр сдвига , дешифратор, первый и второй выходы которого соединены соответственно с входами пр мого и обратного счета первого реверсивного счетчика, выход которого, соединенный с первым информационным входом первого сумматора,
     вл етс  первым выходом генератора, третий и четвертый выходы дешифратора соединены соответственно с входами пр мого и обратного счета второго реверсивного счетчика, выход которого,
    соединенный с первым информационным входом второго сумматора,  вл етс  вторым выходом генератора, первый информационный вход дешифратора, соединенный с первым входом элемента ИСКЛЭЧАЮГЩЕ ИЛИ и управл ющим входом коммутатора, соединен с первым выходом первого регистра сдвига, второй выход которого соединен с нулевым информационным входом третьего сумматора , выход которого подключен к информационному входу первого регистра сдвига, вход сброса которого соединен с выходом триггера, вход Установка нул  которого соединен с выходом
    элемента И, первый и второй входы которого соединены соответственно с выходами первого и второго блоков нени  с нулем, информационные входы которых, соединенные соответственно
    с информационными входами третьего и четвертого регистров, подключены соответственно к выходам первого и второго сумматоров, вторые информацион- ные входы которых соединены соответственно с выходами первого и второго регистров, управл ющие входы которых, соединенные с управл ющими входами первого и второго реверсивных счетчи- ков,  вл ютс  первым управл ющим входом генератора, информационные входы первого и второго реверсивных счетчиков и первого и второго регистров  вл ютс  соответственно с первого по четвертый информационными входами генератора , управл ющие входы третьего и четвертого регистров, соединенные с входом Установка единицы триггера ,  вл ютс  вторым управл ющим вхо- дом генератора, первые выходы третьего и четвертого регистров соединены соответственно с первым и вторым информационными входами коммутатора, первый выход которого соединен с пер- вым входом блока элементов ИСКЛЮЧАЮЩЕЕ ,ИЛИ, выход которого соединен с вторым информационным входом третьего сумматора, вход переноса которого соединенный с вторым входом блока
    элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен со вторым выходом коммутатора, вторые выходы третьего и четвертого регистров соединены соответственно с вторым и третьим информационными входами дешифратора , тактовый вход которого, соединенный с тактовым входом первого регистра сдвига,  вл етс  тактовым входом генератора, отличающийс  тем, что, с целью повышени  точности генератора, он содержит второй регистр сдвига и элемент И-НЕ, первый вход которого соединен с первым выходом второго регистра сдвига, второй выход которого соединен с управл ющим входом дешифратора, вход сброса второго регистра сдвига соединен с выходом триггера, тактовый вход второго регистра сдвига соединен с тактовым входом первого регистра сдвига, управл ющий вход которого соединен с выходом элемента И-НЕ, второй вход которого соединен с третьим выходом второго регистра сдвига, информационный вход которого  вл етс  входом сигнала Логическа  единица генератора.
SU894647971A 1989-02-07 1989-02-07 Генератор векторов SU1654863A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894647971A SU1654863A1 (ru) 1989-02-07 1989-02-07 Генератор векторов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894647971A SU1654863A1 (ru) 1989-02-07 1989-02-07 Генератор векторов

Publications (1)

Publication Number Publication Date
SU1654863A1 true SU1654863A1 (ru) 1991-06-07

Family

ID=21427583

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894647971A SU1654863A1 (ru) 1989-02-07 1989-02-07 Генератор векторов

Country Status (1)

Country Link
SU (1) SU1654863A1 (ru)

Similar Documents

Publication Publication Date Title
GB2271232A (en) Pulse generation/sensing arrangement for use in a microprocessor system
SU1654863A1 (ru) Генератор векторов
JP2625249B2 (ja) フレーム検出回路
SU650071A1 (ru) Устройство дл группового сравнени двоичных чисел
SU1337897A1 (ru) Устройство дл вычислени разности квадратов двух чисел
SU997240A1 (ru) Устройство задержки
SU1377860A1 (ru) Устройство дл контрол сумматора
SU1037299A1 (ru) Устройство дл формировани графических изображений
SU1264232A1 (ru) Генератор векторов
SU1471189A2 (ru) Устройство дл вычислени разности квадратов двух чисел
RU1809421C (ru) Линейный интерпол тор
SU1624701A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU1270762A1 (ru) Устройство дл вывода информации
SU1247773A1 (ru) Устройство дл измерени частоты
SU1580401A1 (ru) Устройство дл формировани треков
SU1718252A1 (ru) Устройство дл считывани графической информации
SU1278926A1 (ru) Генератор векторов
SU767753A1 (ru) Устройство дл сравнени чисел
SU1474629A1 (ru) Устройство дл вычислени квадратичной функции
SU1686435A1 (ru) Вычислительное устройство
SU1705820A1 (ru) Вычислительное устройство
RU1797118C (ru) Многоканальный сигнатурный анализатор
SU1359772A1 (ru) Круговой интерпол тор
SU717756A1 (ru) Устройство дл определени экстремального числа
SU567208A2 (ru) Многоразр дный декадный счетчик