SU1580562A1 - Самопровер емое устройство дл контрол кода "2 из 6 - Google Patents
Самопровер емое устройство дл контрол кода "2 из 6 Download PDFInfo
- Publication number
- SU1580562A1 SU1580562A1 SU853984280A SU3984280A SU1580562A1 SU 1580562 A1 SU1580562 A1 SU 1580562A1 SU 853984280 A SU853984280 A SU 853984280A SU 3984280 A SU3984280 A SU 3984280A SU 1580562 A1 SU1580562 A1 SU 1580562A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- code
- signals
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в цифровых устройствах. Цель - повышение надежности за счет упрощени устройства. Устройство содержит элементы ИЛИ и элементы И. 1 ил.
Description
венно к третьему и четвертому входам устройства,, первый и второй входы дес того элемента ИЛИ подключены соответственно к п тому и шестому входам устройства, выход четвертого элемента И вл етс вторым выходом устройства.
Изобретение относитс к автомати- fce и предназначено дл проверки правильности функционировани устройст- )ва, на выходах которых в исправном состо нии формируютс сигналы, содер- жащие две логические единицы из шести .
Целью изобретени вл етс повышение надежности за счет упрощени схемы.
На чертеже представлена функциональна схема устройства.
Устройство содержит одиннадцать элементов„ИЛИ 1-11, семь элементов И 12-18, первый - шестой входы 19-24 устройства, первый 25 и второй 26 выходы .
В таблице показаны состо ни выходов 25 и 26 устройства в зависимости от сигналов, поступающих на его входы 19,21,22,20,23 и 24 дл всех п тнадцати () наборов кода 2 из 6,
Как видно из таблицы, при наличии двух сигналов логической 1 из шести на выходах 25 и 26 устройства сигналы парафазные 01 или 10, что свидетельствует об отсутствии искажений в контролируемом коде.
Устройство работает при наличии ошибок в контролируемом коде следу- ющим образом.
Пусть, например, на входы устройства поступает код 000000 (нумераци входов слева направо). Очевидно, что в данном случае на выходах 25 и 26 вследствие отсутстви в схеме устройства интервалов формируютс сигналы 00. При поступлении на входы устройства кода 100000 на его выходах также формируютс сигналы 00, так как в этом случае на вторые входы элементов И 12,18, на входы элементов И 1б, 17 поступают сигналы логическо5
0
5
5
0
го О, запрещающие прохождение сигнала логической 1 на выходы устройства .
Остальные п ть наборов кода, поступающих на входы устройства, сопровождаютс сигналами 00 на его выходах , что свидетельствует об искажении в контролируемом коде.
Если на входы устройства поступает код 111000, то вследствие наличи на входах устройства трех сигналов логической 1 на выходах устройства формируютс сигналы 11 , свидетельствующие об искажении контролируемого кода. Остальные кодовые комбинации , содержащие три и более сигналов логической 1, вызывают формирование на выходах 25 и 26 устройства сигналов 11.
При возникновении в схеме неисправностей устройство работает следующим образом.
Например, имеетс неисправность Константа 0 первого входа 19 устройства . Этот дефект фиксируетс на любом из 1...5 наборов (см. таблицу) кода 2 из 6 так как при этом на его выходах присутствуют сигналы 00.
Неисправность Константа 1 того же входа устройства зафиксируетс по выходным сигналам 11 на любом из наборов 6-15 кода 2 из б.
Неисправность Константа 0 первого входа элемента И 12 зафиксируетс по выходным сигналам 00 на 1-3 наборах кода 2 из 6.
Неисправность Константа 1 того же входа фиксируетс по состо нию 11 выходов устройства на наборе 6 кода 2 из 6.
Остальные одиночные и кратные однонаправленные неисправности входов и выходов фиксируютс на одном из наборов кода 2 из 6, поступающего на вход устройства.
Редактор Н.Гунько
Техред Л.Сердюкова Корректор О.Ципле
Заказ 2023Тираж 661 Подписное
ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска наб., д. 4/5
Claims (2)
- САМОПРОВЕРЯЕМОЕ УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДА
- 2 ИЗ 6, содержащее элементы ИЛИ и элементы И, выход первого элемента ИЛИ соединен с первым входом первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с первым входом третьего элемента ИЛИ, выход которого соединен с первым входом второго элемента И, выход третьего элемента И соединен с вторым входом второго элемента ИЛИ и с первым входом четвертого элемента ИЛИ, выход которого соединен с первым входом четвертого элемента И, выход пятого элемента ИЛИ соединен с первым входом шестого элемента ИЛИ и с вторым входом первого элемента И, выход пятого элемента И соединен с первым входом седьмого элемента ИЛИ, выход которого соединен с вторым входом третьего элемента ИЛИ, выход шестого элемента И соединен с первым вводом восьмого элемента ИЛИ, выход.которого соединен с первым входом девятого элемента ИЛИ, выход которого соединен с’вторым входом второго элемента И,·выход которого является первым выходом устройства, первый и второй входы первого элемента ИЛИ являются соответственно первым и вторым входами устройства, первый и второй входы пятого элемента ИЛИ являются соответственно третьим и четвертым входами устройства, первый.и второй входы шестого элемента И являются соответственно пятым и шестым входами устройства, отличающееся тем, что, с целью повышения надежности за счет упрощения устройства, выход шестого элемента ИЛИ соединен с первым входом третьего элемента И, выход десятого элемента ИЛИ соединен с вторым входом третьего элемента И, выход седьмого элемента И соединен с вторым входом седьмого элемента ИЛИ, выход одиннадцатого элемента ИЛИ соединен с вторым входом четвертого элемента И, второй вход четвертого элемента ИЛИ подключен к выходу восьмого элемента ИЛИ, второй вход шестого элемента ИЛИ подключен к выходу первого элемента ИЛИ, второй вход восьмого элемента ИЛИ подключен к выходу седьмого элемента ИЛИ, второй вход девятого элемента ИЛИ подключен к выходу первого элемента И, первый и второй входы одиннадцатого элемента ИЛИ подключены соответственно к выходам второго элемента ИЛИ и шестого элемента И, первый и второй входы седьмого элемента И подключены соответственно .к первому и второму входам устройства, первый и второй входы пятого элемента И подключены соответст венно к третьему и четвертому входам устройства, первый и второй входы десятого элемента ИЛИ подключены соот ветственно к пятому и шестому входам устройства, выход четвертого элемента И является вторым выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853984280A SU1580562A1 (ru) | 1985-11-29 | 1985-11-29 | Самопровер емое устройство дл контрол кода "2 из 6 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853984280A SU1580562A1 (ru) | 1985-11-29 | 1985-11-29 | Самопровер емое устройство дл контрол кода "2 из 6 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1580562A1 true SU1580562A1 (ru) | 1990-07-23 |
Family
ID=21207966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853984280A SU1580562A1 (ru) | 1985-11-29 | 1985-11-29 | Самопровер емое устройство дл контрол кода "2 из 6 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1580562A1 (ru) |
-
1985
- 1985-11-29 SU SU853984280A patent/SU1580562A1/ru active
Non-Patent Citations (1)
Title |
---|
Будинский Я. Логические цепи в цифровой технике. -М.: Св зь, 1977, с.124-126. . Сапожников В.В. и др. Каталог самопровер емых тестеров дл систем железнодорожной автоматики. Деп. в ЦНИИТЭИ МПС, № 2954, 1984, Р.6 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59151523A (ja) | 遷移検出回路 | |
SU1580562A1 (ru) | Самопровер емое устройство дл контрол кода "2 из 6 | |
US3016517A (en) | Redundant logic circuitry | |
US3679915A (en) | Polarity hold latch with common data input-output terminal | |
GB1246765A (en) | Solenoid error checking apparatus | |
SU1282335A1 (ru) | Самопровер емое устройство дл контрол кода "3 из 6 | |
JPS62115857A (ja) | 半導体集積回路装置 | |
SU1543551A1 (ru) | Самопровер емое устройство контрол дл кода 3 из 10 | |
SU1295529A1 (ru) | Самопровер емое устройство дл контрол кодов "1 из 7 | |
SU1324117A1 (ru) | Самопровер емый тестер дл кода "1 из 8 | |
RU1802407C (ru) | Мажоритарное устройство | |
SU1501060A1 (ru) | Самодиагностируемый парафазный элемент И | |
SU1298749A1 (ru) | Устройство дл контрол преобразовани двоичного кода в код "1 из @ | |
SU1288916A1 (ru) | Устройство дл контрол кода "1 из 5 | |
KR930006549Y1 (ko) | 디코더의 검사회로 | |
SU1298699A2 (ru) | Устройство логического и допускового контрол | |
SU1236618A1 (ru) | Самопровер емый тестер дл кода два из п ти | |
SU1034030A2 (ru) | Устройство дл контрол дешифраторов | |
JPS6167119A (ja) | マイクロコンピユ−タ | |
SU1226657A1 (ru) | Устройство контрол счетчика | |
SU1203710A1 (ru) | Самопровер емый тестер дл кода 3 из 8 | |
JPS5539935A (en) | Paper tape reading device | |
JP2641968B2 (ja) | 集積回路装置 | |
SU1361560A1 (ru) | Устройство дл контрол схем сравнени | |
SU1621199A1 (ru) | Мажоритарно-резервированное устройство |