SU1522427A1 - Коммутирующее устройство - Google Patents
Коммутирующее устройство Download PDFInfo
- Publication number
- SU1522427A1 SU1522427A1 SU884365940A SU4365940A SU1522427A1 SU 1522427 A1 SU1522427 A1 SU 1522427A1 SU 884365940 A SU884365940 A SU 884365940A SU 4365940 A SU4365940 A SU 4365940A SU 1522427 A1 SU1522427 A1 SU 1522427A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- switching
- input
- output
- matrix
- decoder
- Prior art date
Links
Landscapes
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
Изобретение относитс к измерительной технике. Цель изобретени - повышение точности коммутации. Устройство содержит коммутирующую матрицу 1, дешифратор 2, входной согласующий блок 3, формирователь 4 одиночных импульсов. В устройство введены элемент ИЛИ 5, распределитель 6 и блоки 7 коммутации. Каждый блок 7 содержит аттенюаторы 8 и 9, г-р 10 тактовых импульсов, счетчик 11, дешифратор 12 и коммутирующую матрицу 13. Изобретение повышает точность коммутации каналов разветвленной схемы расположени объектов контрол , а также обеспечивает циклически непрерывную или циклическую коммутацию каналов разветвленной схемы в автоматическом режиме, расширение числа коммутируемых каналов без наращивани числа длинных линий св зи между матрицей 1 и объектами контрол . 1 ил.
Description
г
(Л
блоки 7 коммутации. Каждый блок 7 содержит аттенюаторы 8 и 9, г-р 10 тактовых импульсов, счетчик 11, дешифратор 12 и коммутирующую матрицу 13, Изобретение повышает точность коммутации каналов разветвленной схемы расположени объектов контрол , а таккаак1522427 ,4
же обеспечивает циклически непрерывную или циклическую коммутацию каналов разветвленной схемы в автоматическом режиме, расширение числа коммутируемых каналов без наращивани числа длинных линий св зи между матрицей 1 и объектами контрол , 1 ил.
Изобретение относитс к измерительной технике и может найти применение в автоматизированных информационно- измерительных системах дл построени измерительных коммутаторов и комнутирующих устройств.
Целью изобретени вл етс повьппе- ние точности коммутации.
На чертеже изображена структурно- электрическа схема предлагаемого устройства .
Устройство содержит коммутирующую матрицу 1, дешифратор 2, входной со- гласзгющий блок 3, формирователь 4 оди ночньк импульсов, элемент ИЛИ 5, распределитель 6 и блоки 7 коммутации, каждьм из которых содержит первьй 8 и второй 9 аттенюаторы, генератор 10 тактовых импульсов, счетчик 11, де-- шифратор 12 и коммутирующую матрицу 13,
Коммутирующее устройство работает следующим образом.
При циклически непрерывной работе исходному состо нию коммутирующего устройства соответствует отсутствие сигнала (напр жени ) на входе коммутирующей матрицы 1. При этом комму- тирувдца матрица 1 и все коммутирующие матрицы 13 блоков 7 коммутации наход тс в исходном состо нии, при котором их сигнальные входы контактно соединены с их первыми выхо- дамИс
В этом случае запуск коммутирующего устройства в работу осуществл етс при подаче (поступлении) сигнала (напр жени ) на вход коммутирующей матрицы 1, Этот сигнал через ее первый выход посредством линии св зи подаетс (поступает) на вход коммутирующей матрицы 13 и соответст венно на ее первьй выход и одновременно через первьй аттенюатор 8 на первый вход генератора 10 тактовых импульсов. По истечении заданной с помощью генератора 10 тактовых им
о
с
Q с
0
5
пульсов и счетчика 11 импульсов временной задержки по вл етс управл ющий сигнал, который через дешифратор 12 управл ет переключением коммутирующей матрицы 13 и обеспечивает контактное соединение ее входа с вторым ее выходом и т.д. При по влении сигнала на последнем выходе коммутирующей матрицы 13 первого блока 7 коммутации сигнал управлени через второй аттенюатор 9 подаетс на вторые входы генератора 10 тактовых импульсов и счетчика 11 и через управл ющий выход первого блока 7 Коммутации посредством линии св зи и через соответствующий вход элемента ИЛИ 5 поступает на вход распределител . 6, который через дешифратор 2 управл ет переключением коммутирующей матрицы 1 и обеспечивает контактное соединение ее сигнального входа с вторым ее выходом, а следовательно , с сигнальным входом коммутирующей матрицы 13 Второго блока 7 коммутации и сигнальным ее выходом, и одновременно сигнал через первый аттенюатор -8 поступает на первьй вход генератора 10 тактовых импульсов. Далее работа коммутирующей матрицы 13 второго блока 7 коммутации осзпцест- вл етс аналогично описанному дл первого блока 7 коммутации 7,
Аналогично осуществл етс работа коммутирующей матрицы 13 третьего блока 7 коммутации и т.д,, вклк)ча мутирующую матрицу 13 последнего блока 7 коммутации.
При по влении сигнала на последнем выходе коммутирующей, матрицы 13 последнего блока 7 коммутации сигнал управлени через второй аттенюатор 9 подаетс на вторые входы генератора 10 тактовых импульсов и счетчика 11 и через управл ющий выход последнего блока 7 коммутации посредством линии св зи поступает на второй вход распределител 6.
Коммутирующее устройство приходит в исходное состо ние, но поскольку напр жение на входе коммутируюгцего устройства сохран етс (не отключаетс ), это напр жение в виде сигнала управлени подаетс снова через контактное соединение входа с первым выходом коммутирующей матрицы 1 посредством линии св зи на вход комму- тирующей матрицы 13 первого блока 7 коммутации и соответственно на ее первый сигнальный выход и одновременно через первьй аттенюатор 8 поступает на первьй вход генератора 10 тактовых импульсов, т.е. весь цикл работы коммутирующего устройства, опи санньш вьше, повтор етс и т.д.. до тех пор, пока не будет подано напр жение (сигнал управлени ) на вход коммутирующей матрицы 1.
Останов работы коммутирующего устройства в этом случае осуществл етс сн тием напр жени (сигнала управлени ) с входа коммутирующей матрицы 1. При этом коммутир тоща матрица 1 и все коммутирующие матрицы 13 блоков .7 коммутации возвращаютс в исходное состо ние, при котором их сигнальные входы контактно соединены с их пер- выми выходами.
При циклической работе исходному состо нию коммутирующего устройства соответствует наличие напр жени (сигнала управлени ) на сигнальном входе коммутирующей матрицы 1. При этом коммутирующа матрица 1 находитс в исходном состо нии, при котором ее сигнальный вход контактно соединен с ее нулевым (свободным) выходом, а все коммутирующие матрицы 13 блоков 7 коммутации наход тс в исходном состо нии , при котором их сигнальные входы контактно соединены с их первыми выходами.,
Запуск коммутирующего устройства в работу в этом случае осуществл етс воздействием оператора или какого- либо программного или иного устройства на формирователь 4 одиночных им- пульсов (например, на замыкающую кнопку ) . При этом сигнал управлени подаетс через элемент ИЛИ 5 на первый вход -распределител 6, на выходе которого по вл етс управл ющий сигнал, которьш через дешифратор 2 управл ет переключением коммутирующей матрицы 1 и в данном случае обеспечивает контактное соединение ее сигнального вхо
Q 5 0
5 0
0 5
0 5
5
да. с первым ее выходом. В результате этого напр жение (управл юпцда сигнал) подаетс посредством линии св зк на сигнальньш вход коммут.ирующей матрицы 13 первого блока 7 комм тацют и соответственно на ее лервьй выход и одновременно с этим через первый аттенюатор 8 поступает на первьй вход генератора 10 тактовых импульсов о Далее работа коммутирующего устройства осуществл етс аналогично описанному дл циклически непрерывного режима его работы. По окончании одного цикла работы комм тир1 Ющего устройства оно приходит в исходное состо ние, в котором будет находитьс в лодутцем режиме до очередного запуска его в работу.
Изобретение повышает точность Kot-f- мутации каналов разветвле 1ной схемы расположени объектов контрол , а также обеспечивает циклически непре- рьшную или циклическзпо комм тацию каналов разветвленной схе.ьы распололсе- ни объектов контрол в автоматическом режиме, расширение числа комму тируемых каналов без наращивани числа длинных линий св зи между коммутирующей матрицей 1 и объектами контрол , использование коммут.ирующего устройства дл коммутации каналов с высокими уровн ми напр ;кен1С1 (сигнала ) .
Claims (1)
- Формула изобретениКомм тирующее устройство, содержащее коммутирующую матрицу, дешиф- ратор, последовательно соединенные входной согласующий блок и формирователь одиночных импульсов,, причем сигнальньй вход коммутирующей матрицы вл етс входом устройства, о т- личающеес тем, что, с целью повышени точности коммутации, введены блоки коммутации и последовательно соединенные элемент 1-1ЛИ и распределитель, выход которого через дешифратор подключен к управл ющему входу коммутирующей матрицы, сигнальные вход и выходы которой соединены соответственно с входом входного согласующего блока и входами блоков коммутации, управл ющие выходы которых, кроме последнего, подклю- чень к одним входам элемента ИЛИ, управл ющий выход последнего блока коммутации подключен к второму входу распределител , выход формировател7 15224278одиночных импульсов подключен к дру- соответственно второго и первого гому входу элемента ИЛИ, а каждыйаттенюаторов, выход которого подклю- блок коммутации содержит первый к вторым входам генератора так- тенюатор и последовательно соединен- ,товых импульсов, и счетчика и вл - ные второй аттенюатор, генератор так-етс управл ющим выходом блока комму- то вых импульсов, c4ieT4HK, дешифратортации, входом и сигнальными выходами и коммутирующую матрицу, второй вход которого вл ютс вход и выходы ком- и выход которой соединены с входа--мутирующей матрицы.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884365940A SU1522427A1 (ru) | 1988-01-19 | 1988-01-19 | Коммутирующее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884365940A SU1522427A1 (ru) | 1988-01-19 | 1988-01-19 | Коммутирующее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1522427A1 true SU1522427A1 (ru) | 1989-11-15 |
Family
ID=21350649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884365940A SU1522427A1 (ru) | 1988-01-19 | 1988-01-19 | Коммутирующее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1522427A1 (ru) |
-
1988
- 1988-01-19 SU SU884365940A patent/SU1522427A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское сввдетельство СССР №1285613, кл. Н 04 L 13/12, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1522427A1 (ru) | Коммутирующее устройство | |
US5003201A (en) | Option/sequence selection circuit with sequence selection first | |
MXPA94005782A (es) | Sistema de control de alimentacion hacia adelante,metodo y modulo de control. | |
SU1003021A1 (ru) | Устройство дл программного управлени | |
SU1164670A1 (ru) | Устройство дл контрол параметров объекта | |
SU1157544A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
SU1262452A1 (ru) | Устройство дл программного управлени | |
SU435566A1 (ru) | Устройство для контроля ферритовых матриц запоминающих устройств | |
RU1809527C (ru) | Многоканальный распределитель импульсов | |
SU1215170A1 (ru) | Устройство фазово-импульсной модул ции | |
SU1231488A1 (ru) | Устройство дл циклового программного управлени | |
SU760454A1 (ru) | СЧЕТНОЕ УСТРОЙСТВО с предварительной УСТАВКОЙ КОДА 1 | |
SU1164666A1 (ru) | Устройство дл программно-временного управлени | |
SU1233214A1 (ru) | Ячейка пам ти | |
SU1023430A1 (ru) | Коммутирующее устройство | |
SU1327300A1 (ru) | Многоканальна система телеизмерений | |
SU1105894A1 (ru) | Устройство дл приоритетного опроса | |
SU1265972A1 (ru) | Устройство дл формировани импульсов | |
SU1023315A1 (ru) | Распределитель импульсов | |
SU1226478A1 (ru) | Устройство управлени обменом по магистрали | |
SU1179356A1 (ru) | Устройство дл ввода-вывода информации | |
SU1270783A2 (ru) | Устройство дл приема информации | |
SU1453581A1 (ru) | Устройство дл управлени шаговым двигателем | |
SU728130A1 (ru) | Устройство дл контрол дискретных объектов | |
SU1550477A1 (ru) | Устройство дл программного управлени |