SU1522223A1 - Устройство дл межкомплексного сопр жени - Google Patents

Устройство дл межкомплексного сопр жени Download PDF

Info

Publication number
SU1522223A1
SU1522223A1 SU874276430A SU4276430A SU1522223A1 SU 1522223 A1 SU1522223 A1 SU 1522223A1 SU 874276430 A SU874276430 A SU 874276430A SU 4276430 A SU4276430 A SU 4276430A SU 1522223 A1 SU1522223 A1 SU 1522223A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
output
information
input
information input
Prior art date
Application number
SU874276430A
Other languages
English (en)
Inventor
Иосиф Шмулевич Бурман
Юрий Иванович Жидков
Игорь Филимонович Нехай
Виктор Анатольевич Иваницкий
Иван Васильевич Пригода
Original Assignee
Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики filed Critical Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики
Priority to SU874276430A priority Critical patent/SU1522223A1/ru
Application granted granted Critical
Publication of SU1522223A1 publication Critical patent/SU1522223A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при сопр жении разнотипных вычислительных машин или периферийных устройств. С целью повышени  надежности функционировани  устройства за счет определени  корректности последовательности поступающих из линии св зи команд и сокращени  аппаратурных затрат устройство содержит линейный блок 1, блок 2 преобразовател  кодов, блок 3 контрол , блок 4 программного управлени , блок 5 корректности, блок 6 регистров, блок 7 управлени  буферной пам тью, блок 8 буферной пам ти, блок 9 интерфейсной св зи. 1 з.п.ф-лы, 2 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и може.т быть использовано при сопр жении разнотипных- вычислительных машин или периферийных устройств, в которых внешний обмен информацией происходит по двухпроводному каналу св зи радиального типа через сопр женное с из них устройство межкомплексной св зи. Цель изобретени  - повышение надежности функционировани  устройства за счет определени  корректности последовательности поступающих из линии св зи команд и сокращение аппаратурных затрат.
На фиг. 1 представлена структурна  схема устройства; на фиг. 2 - принципиальна  схема блока корректности,
Устройство дл  межкомплексного сопр жени  (фиг. 1) содержит линейный блок 1, осуществл ющий двунаправленную передачу (прием) данных (в) из линию св зи, согласование информационных входов (выходов) устройства с линией св зи и выбор канала приема или пер едачи, блок 2 преобразовател  кодов , предназначенный дл  выработки тактовой частоты, сигналов управлени  передатчиком, преобразование однопо- л рных и Противофазных сигналов каждого бита, поступающих из линейного блока 1, в сигналы информации 1 или О (уровней ТТЛ), сигналов управ лени  при приеме информации из линии св зи, начальной управл ющей последовательности и преобразовани  последовательного кода-в параллельный,блок 3 контрол , осуществл ющий контроль по модулю 2 информации, поступающей из линии св зи, блок 4 программного управлени , предназначенный дл  выра ботки всех тактирующих и управл ющих сигналов дл  всех команд, поступивших из канала св зи, блок 5 корректности, осуществл ющий контроль корректности поступивших из канала св зи команд, блок 6 регистров, предназначенный дл  хранени  команд управлени  работой канала устройства со стороны сопр женной управл емой ЭВМ и промежуточного хранени  поступивших из канала св зи данных, блок 7 управлени  буферной пам тью, осуществл ющий управление буферной пам тью, блок 8 буферной пам ти , предназначенный дл  приема информации от сопр женной через данное устройство управл ющей ЭВМ, блок 9 интерфейсной св зи, осуществл ющий
0
5
0
5
0
5
0
5
0
5
св зь с каналом управл емой ЭВМ, двунаправленные первую 10, вторую 11, третью 12, четвертую 13, п тую 14, шестую 15, седьмую 16, восьмую 17, дев тую 18 и дес тую 19 шины дл  св зи между собой различных блоков устройства .
Блок 5 корректности (фиг, 2) содержит узел посто нной пам ти 20, предназначенный дл  выработки управл ющих сигналов корректности в зависимости от поступившей из канала св зи команды и предыдущей команды, регистр 21, осуществл ющий запоминание состо ни  корректности и типа поступившей из Канала св зи команды до прихода следукнцей команды, счетчик 22, предназначенный дл  хранени  кода предыдущей команды, первый 23 и второй 24 элементы Непредназначенные дл  передачи сигналов корректности в блок 4 программного управлени , элемент И-НЕ 25, осуществл ющий сброс счетчика 22,.
Процесс обмена инфорйацией между управл ющими и управл емыми ЭВМ осуществл етс  через предложенное устройство дл  межкомплексного сопр жени  по программе управл ющей ЭВМ, причем первоначальный обмен массивом информации происходит только между управл ющей ЭВМ и предложенным устройством . Затем по программе управл ющей ЭВМ может 6jiiTb начата обработка записанного и блоке 8 устройства массива информации управл емой ЭВМ. Управл ющие ЭВМ подключаютс  к устройству через устройство группового управлени , которое позвол ет:
-обеспечить-непосредственный обмен информацией между блоками пам ти «ЭВМ под контролем одной из них;
-получить гибкую программную структуру обмена;
-осуществить обмен массивами информации между ЭВМ с рациональными затратами времени;
-достигнуть высокой надежности системы, так как при отказе одной управл ющей ЭВМ управление может быть передано другой через блок группового управлени ;
-обеспечить доступ управл емым ЭВМ к обработке записанной в устройстве информации по сигналам соответствующих прерываний, что дает возможность не контролировать адресные посылки , переданные по каналу св зи и
полученные от сопр женных ЭВМ или периферийных устройств.
Устройство обрабатывает следующие указани  (команды), ноступающие от блока группового управлени  (БГУ):
1.ОПРОСИТЬ - команда, которой БГУ нроизводит циклический опрос текущего состо ни  устройства. Устройство должно отвечать на это указание текущим байтом состо ни ;
2.ЗАПИСАТЬ - команда, по которой устройство выполн ет прием информации от БГУ, ее контроль и запись в буферную пам ть;
3.СТЕРЕТЬ - ЗАПИСАТЬ - команда, по которой устройство сначала выполн ет очистку всей буферной пам ти,
а затем - операции, аналогичные выполн емым по указанию ЗАПИСАТЬ;
4.СЧИТАТЬ - команда, по которой устройство выполн ет операцию считывни  содержимого буферной пам ти в БГУ;
5.ОСНОВНОЕ УТОЧНЕНИЕ - команда, по которой устройство передает в БГУ диагностическую информацию по сбою, обнаруженному в предыдущем обмене;
6.НАЧАТЬ - команда, предназначенна  дл  задани  начала обработки любой информации, поступившей от управл ющей ЭВМ и подготовки массива данньк дл  передачи его через БГУ в ЭВМ;
7.КОНЕЦ ПЕРЕДАЧИ или КОНЕЦ ПЕРЕДАЧИ СО СБОЕМ - команда, при помощи
которой БГУ уведомл ет устройство об окончании передачи массива в режиме записи;
8.ПРИНЯТО - команда, которую БГУ посылает в устройство каждый раз после получени  от него байта состо ни  .с установленным в нем указател ми ВУ КОНЧИТЮ или ВУ КОНЧИЛО + СБОЙ В УСТ .РОЙСТВЕ. Указание ПРИНЯТО сообщает устройству об окончании данного обмена .
В устройстве имеетс  два независимых канала, дл  каждого из которых линейный блок 1 содержит приемник и передатчик. Каждый канал имеет свой вход из канала св зи магистрального типа, который при передаче используетс  как выход. Выход определенного приемника и передатчика в каждсм канале в зависимости от номера подканала осуществл етс  аппаратным путем в линейном блоке 1. В зависимости от режима работы и номер;) подканала в каж
222236
дом канале может быть подключен к устройству только один приемник или передатчик.
Приход ща  из магистральной линии информаци  в виде разнопол рных импульсов поступает в линейный блок 1, где она преобразуетс  в однопол рные импульсы, а затем - в блок 2 преоб 0 разовател  кодов, который преобразует последовательный код в параллельный. Прин та  информаци  фиксируетс  в блоке 6 регистров, из которого записываетс  в блок 8 буферной пам ти по
15 сигналам, вырабатываемым блоком 7 управлени  буферной пам тью. Передаваема  в линию св зи информаци  поступает из блока 6 регистров или считываетс  из блока 8 буферной пам ти в
20 блок 2 преобразовател  кодов, в кото5
0
5
0
5
0
5
ром каждый бит передаваемой информации модифицируетс  двум  битами: 1,0 (дл  лог. 1) и 0,1 (дл  лог. О). Модифицированные биты поступают в линейный блок 1, а затем через передатчик , преобразующий их в разнопол рные импульсы, - в канал св зи.
Функционирование устройства происходит согласно определенной последовательности команд, поступающих от управл ющей ЭВМ, котора  представл етс  следующим образом;
1)ЗАПИСАТЬ (СТЕРЕТЬ - ЗАПИСАТЬ), КОНЕЦ ПЕРЕДАЧИ (КОНЕЦ ПЕРЕДАЧИ СО. СБОЕМ) ;
2)СЧИТАТЬ (выдан байт состо ни  с указателем ВУК ВУ кончил) ПРИНЯТО;
3)НАЧАТЬ (слово управлени  типа 1 или 2),
ОСНОВНОЕ УТОЧНЕНИЕ (выдан байт состо ни  с указателем ВУК) ПРИНЯТО;
4)ОПРОСИТЬ (выдан байт состо ни  с указателем ВУК), ПРИНЯТО;
5)ЗАПИСАТЬ (СТЕРЕТЬ - ЗАПИСАТЬ), КОНЕЦ ПЕРЕДАЧИ (вьщан байт состо ни  с любым указателем, кроме ВУК),
ОПРОСИТЬ ПРИНЯТО;
6)СЧИТАТЬ (выдан байт состо ни 
с любым другим указателем, кроме ВУК); ОПРОСИТЬ, ПРИНЯТО;
7)НАЧАТЬ (слово управлени  любого типа),
ОПРОСИТЬ (выдан байт состо ни  с любым указателем, кроме ВУК)
ОПРОСИТЬ (вьщан байт состо ни  с указателем ВУК),
ПРИНЯТО;
8) НАЧАТЬ (слово управлени  .типа
3),
ОСНОВНОЕ УТОЧНЕНИЕ (выдан байт со- с то ни  с любым указателем, кроме $УК),
ОПРОСИТЬ (выдан байт состо ни  с 5 казателем ВУК) , I ПРИНЯТО.
Корректность входной управл ющей информации определ етс  следующим об- 1)азом. Кажда  поступивша  из линии св зи команда сравниваетс  с предыдущей командой таким образом, чтобы )1Х последовательность удовлетвор ла хот  бы одной из восьми корректных последовательностей команд, приведенных вьш1е. Если така  последовательность поступивших из канала св зи ко- анд соблюдаетс , то поступивша  ко- (Манда считаетс  корректной, и наоборот .
; Кажда  прин та  команда из блока 6 эегистров поступает в блок 5 крррект- ости (фиг. 2), в котором в зависи- Йости от кода корректности предьодущей Команды, наход щегос  в счетчике 22, Узел посто нной пам ти 20 вырабатыва- рт сигналы корректности и код кор- Ьектностй, записываемые сигналом на- нальной управл ющей последовательнос- |ги КСЛЗ, вырабатываемым блоком 2 пре- Ьбразовател  кодов, в регистр 21. Сиг Налы корректности передаютс  в блок 4 Программного управлени  каждым сиг- Налом опроса блока корректности, вырабатываемым бликом 2 преобразовател  кодов.
Сигналы корректности используютс  дл  управлени  блоком 4 программного управлени , кроме того, используютс  в блоке 6 регистров дл  установки признака уточненного состо ни  - команда ОТВЕРГНУТА.
Код корректности - это на единиду меньший номер последовательности команд , причем первый номер последовательности команд используетс  как п тый. Сигналом КСЛ4 этот код переписываетс  из регистра 21 в счетчик 22 из которого поступает на входы узла посто нной пам ти дл  управлени  его работой. .
Кроме того, блок 5 корректности вырабатывает сигнал установки режима передачи- байта состо ни , если массив информации дл  передачи не под
О
5
0
5
0
5
готовлен. Этот сигиги используетс  при выполнении команды УТОЧНИТЬ СОСТОЯНИЕ , если бьиг передан нулевой байт уточненного состо ни . При выработке этого сигнала адрес блока 8 буферной пам ти в канал св зи не передаетс .
Устройство работает следующим образом .
После приема команды ОПРОСИТЬ блок 2 преобразовател  кодов вырабатывает сигналы начальной управл ющей последовательности КСЛ, которые осуществл ют следующие функции:
1)КСЛ 1 снимает рей:им приема информации в блоке 2 преобразовател  кодов;
2)КСЛ 2 осуществл ет перезапись прин того кода слова из блока 2 преобразовател  кодов в блок 6 регистров;
3)КСЛ 3 считывает в блоке 3 контрол  значение контрольного разр да прин того слова информации, записывает код поступившего указайи  в блок 4 программного управлени  и в блок 5 корректности;
4)КСЛ 4 осуществл ет опрос блока 5 корректности;
5)КСЛ 5 зацускает в блоке 4 программного управлени  микропрограммное управление выдачи байта состо ни ;
6)КСЛ 6 сбрасывает сигнал выдачи байта состо ни  (ТВБС) в блоке 6 регистров ;
7)КСЛ 7 устанавливает в блоке 2 преобразовател  кодов режим приема информации из канала св зи.
Микропрограмма устройства выполн ет микрооперации, в результате которых в канал св зи передаетс  байт состо ни  из блока 6 регистров. Передача байта состо ни  заканчиваетс  выработкой сигналов начальной управ- л ющей последовательности КСЛ, которые осуществл ют: КСЛ 1 снимает режим передачи, КСЛ 6 сбрасывает признак выдачи байта состо ни  в блоке 6 ре- Згистров и КСЛ 7 разрешает прием информации из канала- св зи.
После поступлени  из канала св зи команды ЗАПИСАТЬ и выработки cjirHa- лор начальной управл ющей последовательности блок 4 программного управлени  вырабатывает управл ющую последовательность сигналов 5 необходимую дл  выполнени  команды. Управл юща  последовательность сигналов дл  коман , ды ЗАПИСАТЬ вырабатываетс  в следующих модификаци х:
а)при приеме блок 3 контрол  обнаружил сбой в коде команды или ап- паратные средства контрол  обнаружили бой в устройстве;
б)во врем  приема информационного массива блок 3 контрол  обнаружил сбо в коде слова информацию:
в)блок 3 контрол  и аппаратные средства контрол  сбо  не обнаружили.
Дл  управл ющей последовательности (модификации а) блок 4 программного управлени  во врем  .начальной управ- л ющей последовательности устанавливает в блоке 6 регистров признаки уточненного состо ни :
-ОШИБКА НА ШИНАХ ИНТЕРФЕЙСА при неправильной длине прин того кода или при наличии в нем одиночной ошибки;
-СБОЙ В ОБОРУДОВАНИИ при сбое в аппаратных средствах устройства;
- код пришедшей команды не соответствует определенным дл  данного уст- ройства кодам команд.
Если сбой в устройстве возник при приеме информационного слова, то после записи во врем  начальной управл ющей последовательности признака уточненного состо ни  ОШИБКА НА ШИНАХ ИНТЕРФЕЙСА блок 4 программного управлени  записывает в блок 6 регистров во врем  управл ющей последовательности признак состо ни  ВУ КОНЧИЛИ (ВУК).
Указатель ВУК устанавливаетс  в блоке 6 регистров как признак окончани  выполнени  команды СЧИТАТЬ. Дн  этой цели в блоке 4 программного уп- равлени , который через шину 10 в блоке 6 регистров устанавливает в I потенциал выдачи указател  ВУ КОНЧИЛО . Этот потенциал поступает в блок. 4 программного управлени  дл  выработ- ки им микрокоманд, по которым будет передан в канал св зи байт состо ни  устройства.
Управл юща  последовательность сигналов дл .команды ЗАПИСАТЬ (модификаци  б) после записи признака состо ни  ВУ КОНЧИЛО не вырабатываетс , а дл  модификации а) и в) вырабатываетс  в следующей последовательности:
- подготовка узлов блока 4 программного управлени  к выполнению команды;
- запись прин того слова в блоке 8 буферной пам ти команда ЗАПИСАТЬ пи
Ю
15
20
25
зо п j
35
0
5
шетс  без признака управл ющего слипа ;
- дл  модификации а) производитс  запись в блок 6 регистров признака состо ни  СБОЙ В УСТРОЙСТВЕ, Затем управхг юща  последовательность блоком 4 программного управлени  не вырабатываетс  дл  всех приход щих из канала св зи информационных и управл ющих слов, кроме команд КОНЕП ПЕРЕДАЧИ или КОНЕЦ ПЕРЕДАЧИ СО СБОЕМ, которые пишутс  в блок 8 буферной пам ти с признаком управл ющего слова. При наличии сбо  в блоке 6 регистров записываетс  соответствующий признак ОШИБКА НА ШИНАХ ИНТЕРФЕЙСА или СБОЙ В ОБОРУДОВАНИИ, В дальнейшем модификаци  а) выполн етс  аналогично модификации в), Дл  модификации в) в блок 6 регистров записываетс  признак состо ни  ПРОДОЛЖИТЬ после записи в блок 8 буферной пам ти указани  ЗАПИСАТЬ . После этого в блок 6 регистров записываетс  признак выдачи байта уточненного состо ни , и передаетс  байт уточненного состо ни  из этого регистра в блок 2 преобразовател  кодов , а затем после модификации через линейный блок 1 - в канал св зи КСЛ 1, формируемый блоком 2 преобразовател  кодов, после передачи з канал св зи байта уточненного состо ни  снимает режим передачи, КСЛ 5 не может повторно запустить блок 4 программного управлени , так как присутствует сигнал запрета от сигнала выдачи байта, уточненного состо ни . Сигнал КСЛ 7 устанавливает режим приема, и канал уст- . ройства переходит в режим ожидани  следующего слова из канала св зи. После приема следующего за указанием слова управлени  записью (СУЗ) блок 2 преобразовател  кодов вырабатывает сигналы КСЛ, выполн ющие описанные выше функцию, а микропрограмма обеспечивает запись поступившего кода в блок 8 буферной пам ти после увеличени  его адреса на +1, Прием информационных слов происходит аналогично приему слова СУЗ, При приеме приказов, команд дл  задани  режимов обработки поступивших в управл емую ЭВМ массивов информации адресные слова после них исключаютс  из анализа, так как они могут совпадать с кодами указаний . Коды приказов также записываютс  в блок 8 буферной пам ти. Принимае- мьш массив информации должен заканчиIt15
ватьс  командой КОНЕЦ ПКРЕ/.ТЛЧИ или КОНЕЦ ЦЕРЕДАЧИ СО CБOE которые записываютс  в блок 8 буфер ой пам ти признаком управл ющего слова. При этом в блок 6 регистров производитс  запись признака состо ни  ВУ КОНЧИЛО и передача байта состо ни  из этого регистра в блок 2 преобразовател  кодов , где он модифицируетс  и затем передаетс  в канал св зи через линейный блок 1 в виде разнопол рных импульсов . Прин тое вслед за передачей указание ПРИНЯТО указывает на окончание цикла пересьтки данных.
Команда СТЕРЕТЬ - ЗАПИСАТЬ выполн етс  аналогично команде ЗАПИСАТЬ за исключением того, что признак ПРО- ДОЖИТЬ выставл етс  в блоке 6 ре-
гистров после окончани  цикла обращени  к блоку 8 буферной пам ти, т.е после стирани  содержимого всех  чеек бл-ока 8 буферной пам ти. В остальном вьтолнение этой команды анало- гично выполнению команды ЗАПИСАТЬ.
Дл  команды НАЧАТЬ блок 4 программного управлени  вырабатывает управл ющую последовательность сигналов в тех же самых модификаци х, что и дл  команды ЗАПИСАТЬ. Информационный массив дл  команды НАЧАТЬ состоит из
одного слова управлени , которое определ ет действие управл емой ЭВК:
-прием различного вида информаци и использование ее дл  решени  основной задачи (слово управлени  типа I)
-подготовка различного вида информации , кроме диагностической, дл  передачи в управл ющую ЭВМ (слово уп равлени  типа 2);
-подготовка диагностической информации дл  передачи ее в управл ющую ЭВМ (.слово управлени : типа 3).
Запись в блок 6 регистров призна- ков сбо , возникшего в аппаратных средствах устройства или обнаруженного блоком 3 контрол  при выполнении команды НАЧАТЬ, происходит аналогично , как и при выполнении команды ЗАПИСАТЬ . Исключением  вл етс  лишь то, что во врем  приема слова управлени  признак состо ни  ВУ КОНЧИЛО в блок 6 регистров не записываетс .
Во врем  выполнени  управл ющей последовательности сигналов в блок 6 регистров записываютс  признаки состо ни  ЗАНЯТО, ТРЕБОВАНИЕ ПРЕРЫВАНИЯ и тип слова управлени . Признак
0
о
д
к
5
0
состо ни  ЗАНЯТО остаетс  па все врем , пока управл юща  ЭВМ выпол1  ет программу прерывани . В течение этого времени от управл ющей ЭВМ не должны приходить никакие команды, кроме ОПРОСИТЬ, на который передаетс  байт состо ни  с признаком ЗАНЯТО. Если вместо ОПРОСИТЬ из канала приходит друга  команда/она считаетс  некорректной , и в блок 6 регистров записываетс  признак уточненного состо ни : команда ОТВЕРГНУТА.
Сигнал ТРЕБОВАНИЕ ПРЕРЫВАНИЯ из блока 6 регистров поступает в блок 9 интерфейсной св зи через блок 4 программного управлени . Управл ема  ЭВМ, получив сигнал ТРЕБОВАНИЕ ПРЕРЫВАНИЯ и при готовности его выполнить, осуществл ет прЬцесс прерывани , при котором по адресу вектора прерывани , выставленного блоком 9 интерфейсной св зи, считывает с блока 6 регистров слово управлени . После выполнени  подготовительных операций программа управл емой ЭВМ записывает в блок 6 регистров признак состо ни  ВУ КОНЧИЛО . Этот признак состо ни  выдаетс  в канал св зи с ответ на очередную команду ОПРОСИТЬ.
По командам СЧИТАТЬ или ОСНОВНОЕ УТОЧНЕНИЕ в управл ющую ЭВМ передаетс  подготовленный в блоке 8 буферной пам ти соответствующий массив информации .
Если при приеме этих команд блок 3 контрол  зафиксировал ошибку, то дальнейша  последовательность управ- . л ющих сигналов блоком 4 программного управлени  не вырабатываетс .
В управл ющей последовательности сигналов дл  этих команд вырабатываетс  блоком 4 программного управлени  сигнал установки в исходное состо ние блока 7 управлени  буферной пам тью , а затем - все необходимые сигналы дл  считывани  массива информации из блока 8 буферной пам ти и передачи его в канал св зи. Если при считывании информации в блоке 8 буферной пам ти возйикает сбой, т.е.. несоответствие контрольного разр да считанному коду, в блок 6 регистров записываетс  признак уточненного состо ни  СБОЙ В ОЗУ. В дальнейшем управл юща  последовательность, вырабатываема  блоком 4 программного управлени , осуществл ет передачу в канал св зи считанного со сбоем слова, за .писывает в блок 6 регистров признак состо ни  ВУ КОНЧИЛО и передает его канал св зи. Канал на это должен ответить командой ПРИНЯТО.
Если при считывании информации в блоке 8 буферной пам ти сбой не бьт обнаружен, то процесс передачи в канал считанной информации повтор етс  до тех пор, пока не передаетс  слово с признаком последнее. После этого выполнение команды завершаетс  аналогично , как и при сбое в блоке 8 буферной пам ти.

Claims (2)

1. Устройство дл  межкомплексного сопр жени , содержащее линейный блок блок преобразовател  кодов, блок кон трол , блок программного управлени , блок регистров, блок интерфейсной св зи, первые информационные входы линейного блока и блока интерфейсной св зи  вл ютс  входами устройства, а первые информационные выходы - выходами устройства, вторые информационные вход и выход линейного блока соединены с первыми информационными входом и выходом блока преобразовател  кодов соответственно, второй выход которого соединен через блок контрол  с первым входом блока программного управлени , второй вход которого подключен к третьему информационнрму выходу блока преобразовател  кодов, второй информационный вход которого соединен с первым выходом блока программного управлени , первый вход-выход которого через первую шину соеди- нен с первым информационным входом- выходом блока регистров, второй выход блока программного управлени  соединен с вторым информационным входом блока интерфейсной св зи, второй выход которого подключен к третьему кнформационному входу блока преобразовател  кодов, от. личающее - с   тем, что, с целью повьшени  надежности функционировани  устройства за счет определени  корректности последовательности поступаюпцсс из линии св зи команд и сокращени  аппаратурных затрат, оно содержит блок корректности , блок управлени  буфе зной пам тью и блок буферной пам ти, причем информационный вход блока коррект
to
15
25
30
20
35
40
45
0
S5
кости подключен к выходу блока регистров , информационный вход-выход блока корректности через вторую шину подключен к второму входу-выходу блока программного управлени , информационный вход блока управлени  буферной пам тью подключен к четвертому выходу блока преобразовател  кодов, первый информационный вход-выход блока управлени  буферной пам тью подключен через третью шину к входу-выходу блока интерфейсной св зи, второй информационный вход-выход блока управлени  буферной пам тью подключен через четвертую шину к третьему входу-выходу блока программного управлени  , третий информационный вход- выход блока управлени  буферной пам тью подключен через п тую шину к второму информационному входу-выходу блока регистров, четвертый информационный вход-выход блока управлени  буферной пам тью через шестую шину подключен к первому информационному входу-выходу блока буферной пам ти, а третьи информационш 1е входы-выходы блока регистров, вторые информационные входы-выходы блока буферной пам ти , вторые информационные входы-выходы блока интерфейсной св зи и информационный вход-выход блока преобразовател  кодов объединены между собой через промежуточный канал седь- мой, восьмой, дев той и дес той ши- ,нами соответственно.
2. Устройство по п. I, о т л и - чающеес  тем, что блок корректности содержит узел посто нной пам ти, регистр, счетчик, первый и второй элементы И и элемент И-НЕ, причем вход команды узла посто нной пам ти  вл етс  информационным входом блока, вход предыдущей команды узла посто нной пам ти соединен с выходом счетчика, информационные входы которого подключены к выходам первой группы регистра, выходы второй груп пы которого подключены к первым входам первого и второго элементов И и элемента И-НЕ, выход которого подключен к входу сброса счетчика, выходы первого и второго элементов И, входы синхронизации регистра, вто рые входы первого и второго элементов И и элемента И-НЕ образуют информационный вход-выход блока.
|«м|«О|
s§.
г-О-О CX SQ
ч п «t «а -csr «V
tv
«jQC
SS
-№Н )
и
s,fe
- « rK i -2iSbS Х Ч ч: :
NI05t-lr,
I
Составитель A. Доброхотов Редактор A. Долинич Техред А.Кравчук КорректорМ. Максимишинец
Заказ 6965/47 Тираж 668Подписное
ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. 4/5
« «Ч
N 10 Э1
tu
; СЧ4 2. с CS
N
)
и ОС
§
irtidi
5; 5
5
5
tri
«
SU874276430A 1987-07-06 1987-07-06 Устройство дл межкомплексного сопр жени SU1522223A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874276430A SU1522223A1 (ru) 1987-07-06 1987-07-06 Устройство дл межкомплексного сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874276430A SU1522223A1 (ru) 1987-07-06 1987-07-06 Устройство дл межкомплексного сопр жени

Publications (1)

Publication Number Publication Date
SU1522223A1 true SU1522223A1 (ru) 1989-11-15

Family

ID=21316412

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874276430A SU1522223A1 (ru) 1987-07-06 1987-07-06 Устройство дл межкомплексного сопр жени

Country Status (1)

Country Link
SU (1) SU1522223A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1049895, кл. G 06 F 13/14, 1982. Авторское свидетельство СССР № 734656, кл. С 06 F 13/14, 1980. *

Similar Documents

Publication Publication Date Title
US3976979A (en) Coupler for providing data transfer between host and remote data processing units
US3810103A (en) Data transfer control apparatus
US4729095A (en) Broadcast instruction for use in a high performance computer system
US3804987A (en) Multiplexing apparatus having interlaced and/or parallel data transfer with a data processor and communication lines
SU1522223A1 (ru) Устройство дл межкомплексного сопр жени
US4744024A (en) Method of operating a bus in a data processing system via a repetitive three stage signal sequence
SU1037235A1 (ru) Адаптер канал-канал
SU1156273A1 (ru) Трехканальна резервированна вычислительна система
SU697991A1 (ru) Устройство дл сопр жени
SU1695313A1 (ru) Устройство внешних каналов
SU809141A1 (ru) Устройство дл сопр жени электроннойВычиСлиТЕльНОй МАшиНы C уСТРОйСТВОМВВОдА-ВыВОдА
SU980088A2 (ru) Устройство дл сопр жени вычислительной машины с магистралью
SU1278871A1 (ru) Устройство дл сопр жени микропроцессорных внешних устройств с каналом ввода-вывода ЭВМ
SU1485257A1 (ru) Устройство для сопряжения цвм с линиями связи
SU955013A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с периферийными устройствами
SU754403A1 (ru) Устройство для сопряжения 1
SU1288706A1 (ru) Устройство дл сопр жени ЭВМ с каналами св зи
SU1013939A1 (ru) Устройство дл сопр жени вычислительной машины с внешними устройствами
SU1444775A1 (ru) Устройство дл имитации неисправностей
SU1198528A1 (ru) Устройство дл обмена информацией
SU662928A1 (ru) Устройство дл сопр жени каналов св зи с цифровой вычислительной машиной
JPH0313776B2 (ru)
SU526876A1 (ru) Устройство дл управлени диагностикой каналов
SU1012235A1 (ru) Устройство дл обмена данными
SU938277A2 (ru) Мультиплексный канал