SU1520572A1 - Устройство дл передачи сообщений - Google Patents
Устройство дл передачи сообщений Download PDFInfo
- Publication number
- SU1520572A1 SU1520572A1 SU884408786A SU4408786A SU1520572A1 SU 1520572 A1 SU1520572 A1 SU 1520572A1 SU 884408786 A SU884408786 A SU 884408786A SU 4408786 A SU4408786 A SU 4408786A SU 1520572 A1 SU1520572 A1 SU 1520572A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- register
- potential
- outputs
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Abstract
Изобретение относитс к электросв зи и может использоватьс в системах передачи дискретной информации. Устройство осуществл ет передачу сообщений в синхронном, старт-стопочном режимах и совмещение передачи последнего единичного символа кодовой комбинации со стоповым потенциалом, что повышает информативность устройства. Устройство содержит блок 1 ввода, ключ 2, элементы И 3,4,9,10, генератор 5 тактовых импульсов, шину 6 нулевого потенциала, регистр 7 сдвига, ИЛИ 8 элемент и сумматор 11. 3 ил.
Description
(21) 4408786/24-24 (22) 11.04.88 (46) 07.11 .89. Бюл. № 41 (72) Е.Ф.Капинос
(53)621.394.61 (088.8)
(56)Авторское свидетельство СССР № 1399795, кл. G 08 С 19/28, 1986.
Авторское свидетельство СССР № 1149427, кл. Н Q4 L 17/02, 1982.
(54)УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ СООБЩЕНИЙ .
(57)Изобретение относитс к электросв зи и может использоватьс в системах передачи дискретной информации. Устройство осуществл ет передачу сообщений в синхронном, старт-стопочном режимах и совмещение передачи последнего единичного символа кодовой комбинации со стоповым потенциалом, что повышает информативность устройства. Устройство содержит блок 1 ввода, ключ 2, элементы И 3, 4, 9, 10, генератор 5 тактовых импульсов, шину 6 нулевого потенциала, регистр 7 сдвига , элемент ИЛИ 8 и сумматор II. 3 ил.
Изобретение относитс к электросв зи и может использоватьс в системах передачи дискретной информации.
Целью изобретени вл етс повьппе- ние информативности устройства.
На фиг,1 представлена функциональна схема устройства; на фиг.2 -и 3 - временные диаграммы, по сн ющие работу устройства соответственно в старт- стопном и синхронном режимах.
Устройство содержит (фиг.1) блок 1 ввода, ключ 2, первый 3 и второй 4 элементы И, генератор 5 тактовых импульсов , шину 6 нулевого потенциала, регистр 7 сдвига, элемент ИЛИ 8, третий 9 и четвертый 10 элементы.И и сумматор 11.
Устройство работает следующим образом .
Старт-стопный режим устройства обеспечиваетс замыканием контактов ключа 2,
С выхода генератора 5 на первые входы элементов И 3 и 4 поступают тактовые импульсы (фиг.2ж). При наличии кодовой комбинации в наборном , блоке 1 с вторых выходов блока 1 на соответствующие входы с 1 по п разр дов регистра 7 сдвига подаютс кодо- вые комбиь ации (фиг.2а-д), а на вход элемента И 3 с первого выхода блока 1 через ключ 2 подаетс единичный потенциал (фиг,2е), сигнализирующий о готовности кодовой комбинации блока к передаче. Первый импульс, пришедший с выхода генератора 5 на вход элемен- та И 3 при наличии единичного потенциала на его втором пр мом входе, соединенном с первым выходом наборно- го блока 1, проходит через элемент И 3 на управл ющий вход регистра 7 (фиг.2з) и разрешает запись параллельной кодовой комбинации. В . {п+1)-й разр д регистра 7 записываетс .едини- ца, а в остальные п разр дов - кодова комбинаци с выходов блока 1. Как только информаци запишетс в регистр 7, на выходе (п+1)-го разр да регистра 7 и элемента ИЛИ 8 по витс еди- ничный потенциал (фиг.2к)., которьй с выхода (п+1)-го разр да регистра 7 поступает на вход блока 1, благодар чему набранна ранее в блоке 1 кодова комбинаци сбрасываетс и даетс разрешение на набор новой комбинации .
Единичный потенциал (фиг.2р) с выхода элемента ИЛИ 8 по.ступает на входы элементов И 3, 4 и 9, благодар чему запрещаетс прохождение такто- ВЫХ импульсов через элемент И 3 и разрешаетс прохождение тактовых импульсов через . элемент И 4.(Лиг.2и). С выхода первого разр да регистра 7 кодова посыпка через сумматор 11 последовательно поступает в канал св зи (фиг.2т).
Так как на управл ющем входе регистра 7 действует нулевой потенциал, запись по параллельным входам запрещаетс , ив регистр 7 сдвига записываютс нули через последовательны.й - йнформационньй вход, подключенный к щине 6 нулевого потенциала.
При достижении во врем сдвига в регистре 7. единицы, записанной в (п+1)-и разр д второго (фиг.10) разр да , элемент И 10 производит анализ уровн последнего сомвола передаваемой кодовой комбинации. Если уровень последнего символа нулевой (нулева кодова посылка), то на выходе элемента И 10 (фиг.2у) формируетс единичный потенциал. Если уровень.последнего символа (единична кодова посылка)., то на выходе элемента И 10 (фиг.2у) формируетс нулевой потенциал . Уровень потенциала, поступающего с выхода элемента И 10 на вход элемента ИЛИ 8 при нулевых потенциалах на других входах элемента ИЛИ 8, оп- редел ет уровень потенциала на выходе элемента ИЛИ 8. При единичном уровне потенциала на выходе элемента И 10 на выходе элемента ИЛИ 8 также действует единичный потенциал, которьй разрешает прохождение тактовых импульсов через элемент И 4-на тактовый вход регистра . 7 сдвига. Очередной импульс, поступивший от генератора 5 через элемент И 4 на тактовый вход регистра 7, сдвигает информацию в регистре 7 еще на один разр д. Во всех старших разр дах регистра 7, начина с второго, оказываютс записаны нулевые символы,, а в первом - ед1шичный. На выходе элемента И 10 устанавливаетс нулевой потенциал.
По вление, нулевого потенциала на выходе элемента ИЛИ 8 запрещает прохождение тактовых импульсов через э хемент И 4, обеспечивает установле- ние единичного потенциала совместно с единичным потенциалом с выхода первого разр да регистра 7 на выходе элемента И 9 (фиг.2 с).
Единичные потенциалы, поступающие с выходов регистра 7 (фиг.2п) и элемента И 9 (фиг.2с), суммируютс в сумматоре 11, с выхода которого в канал св зи поступает высокий стопоный потенциал.
При поступлении с блока 1 новой кодовой комбинации на регистр 7 сдвига цикл работы повтор етс .ю
Дл перевода устройства в синхронный режим необходимо разомкнуть контакты ключа 2.
Устройства дл передачи сообщений,
При наличии нулевого потенциала на 15 содержащее генератор тактовых импуль- выходе элемента ИЛИ 8 (фиг.Зр) в ка- сов, выход которого соед1-1нен с первым
потенциала, цикл работы устройсгтва повтор етс .
Таким образом, благодар тому, что предлагаемое устройство обеспечивает совмещение вьщачи последнего единичного -.символа передаваемой кодовой комбинации со стоповым потенциалом, достигаютс сокращение длины передаваемой кодовой комбинации и повьшение пропускной способности устройства.
Claims (1)
- Формула изобретени .потенциала, цикл работы устройсгтва повтор етс .Таким образом, благодар тому, что предлагаемое устройство обеспечивает совмещение вьщачи последнего единичного -.символа передаваемой кодовой комбинации со стоповым потенциалом, достигаютс сокращение длины передаваемой кодовой комбинации и повьшение пропускной способности устройства.Формула изобретени .нале св зи действует высокий потенциал , соответствующий символу синхронизации , при этом запрещаетс прохождение тактовых импульсов через элемент И 4 и разрешаетс прохождение тактовых импульсов.через элемент И 3. Прошедший через элемент И 3 тактовый импульс (фиг.Зз)-поступает на управл ющий вход регистра 7 и разрешает загг пись поступающей на его входы параллельной кодовой комбинации (фиг.За-дГ В (п-1-1)-й разр д регистра 7 записываетс единица, а в остальные разр ды кодова комбинаци с выходов блока 1 . 30 го подключен к выходу (,п+1)-го разр - Как только информаци запишетс в ре- да регистра, первый выход блока вводагистр 7, на выходе (п+1)-го разр да регистра 7 (фиг.Зк) и элемента ИЛИ 8 по витс единичный потенциал. Далее работа устройства аналогична работе в старт-стопном режиме.При установлении на выходе элемента ИЛИ 8 низкого потенциала запрещаетс прохождение тактовых импульсов45через элемент И 4 (фиг.Зи), обеспечи- дО Дов регистра, выход первого разр да ваетс установление единичного потенциала на выходах первого разр да регистра 7 и элемента И 9 (фиг.3с). Единичные потенциалы, поступающие с выходов регистра 7 (фиг.Зи) и та И 9 (фиг.3с), суммируютс в сумматоре 11 и с его выхода в канал св зи выдаетс единичный потенциал (фиг.Зг)-, соответствующий символу .синхронизации .При прохождении через.элемент И 3 тактойого импульса (фиг.Зз) на управл ющий вход регистра 7 сдвига, после установлени на выходе элемента ИЛИ 8регистра соединен с первым входом сумматора и пр мым входом третьего элемента И, выход которого зторым входом сумматора, выход сумма тора вл етс выходом устройства, отличающеес тем, что, с .; целью повьш1ени информативности устройства , в него введен четвертый эле ;мент И, -инверсный и пр мой входы ко- 50 торого подключены к выходам соответственно первого и второго разр дов регистра, выход четвертого элемента соединен с вторым входом элемента Ш1И«.пр мьЕМ ВХОДОМ первого элемента Н и первым входом второго элемента И, выход которого соединен с тактовым входом регистра, последовательный информационный вход которого подключен к шине нулевого потенциала, выходы третьего из п+1 (п - длина сообщени ) разр дов регистра соединены с соответствующими первыми входами элемента ИЛИ, выход элемента 1ШИ соединен с вторым входом второго элемента И и инверсными входами первого и третьего элементов И, блок ввода, вход которо35соединен с входом ключа, выход которого соединен с вторьм пр мым входом первого элемента И, выход которого соединен с управл ющим входом и информационным входом (п+1)-го разр да регистра, вторые выходы блока ввода соединены с информационными входами соответствующих первого - п-го разр 45дО Дов регистра, выход первого разр дарегистра соединен с первым входом сумматора и пр мым входом третьего элемента И, выход которого с зторым входом сумматора, выход сумматора вл етс выходом устройства, отличающеес тем, что, с .; целью повьш1ени информативности устройства , в него введен четвертый эле- ;мент И, -инверсный и пр мой входы ко- 50 торого подключены к выходам соответственно первого и второго разр дов регистра, выход четвертого элемента И соединен с вторым входом элемента Ш1И«.JfL JrL JfLJL -TLI III I I I I III tillI I I I II I Iо ТТTPL .-Стvi.(J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884408786A SU1520572A1 (ru) | 1988-04-11 | 1988-04-11 | Устройство дл передачи сообщений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884408786A SU1520572A1 (ru) | 1988-04-11 | 1988-04-11 | Устройство дл передачи сообщений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1520572A1 true SU1520572A1 (ru) | 1989-11-07 |
Family
ID=21368134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884408786A SU1520572A1 (ru) | 1988-04-11 | 1988-04-11 | Устройство дл передачи сообщений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1520572A1 (ru) |
-
1988
- 1988-04-11 SU SU884408786A patent/SU1520572A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4071692A (en) | Data transmission systems | |
JPS62269443A (ja) | 並列伝送方式 | |
US3946379A (en) | Serial to parallel converter for data transmission | |
GB1320783A (en) | Digital data transmission | |
SU1520572A1 (ru) | Устройство дл передачи сообщений | |
KR960025082A (ko) | 데이타 전송장치 | |
US3292086A (en) | System for converting a train of binary zeroes to a train of alternating ones and zeroes and vice versa | |
GB1161993A (en) | Improvements in or relating to PCM Systems | |
SU1149427A1 (ru) | Устройство дл передачи дискретной информации | |
SU1709548A1 (ru) | Устройство дл передачи дискретной информации | |
SU1363479A1 (ru) | Устройство дл формировани международного телеграфного кода N2 | |
US5260977A (en) | Communication terminal equipment | |
RU2042276C1 (ru) | Устройство для приема сообщений | |
SU1540021A1 (ru) | Устройство циклового фазировани дл волоконно-оптических систем передачи информации | |
SU1746536A2 (ru) | Устройство дл передачи дискретной информации | |
US4346259A (en) | Low speed terminal interface for all-digital PABX | |
SU1061282A2 (ru) | Стартстопный передатчик | |
SU813810A1 (ru) | Устройство дл передачи дискретныхСигНАлОВ | |
KR0134478B1 (ko) | 펄스부호변조 데이터 변환 및 전송 장치 | |
SU1363515A1 (ru) | Устройство дл передачи информации псевдослучайными сигналами | |
RU2121763C1 (ru) | Способ передачи и приема цифровой информации | |
SU1538255A1 (ru) | Преобразователь пр мого последовательного кода в дополнительный | |
JPH0230238B2 (ja) | Shingodensosochi | |
SU1392625A1 (ru) | Устройство дл передачи информации псевдослучайными сигналами | |
KR100248722B1 (ko) | 이종송수신클록의 피씨엠데이터처리장치 |