SU1149427A1 - Устройство дл передачи дискретной информации - Google Patents
Устройство дл передачи дискретной информации Download PDFInfo
- Publication number
- SU1149427A1 SU1149427A1 SU823402216A SU3402216A SU1149427A1 SU 1149427 A1 SU1149427 A1 SU 1149427A1 SU 823402216 A SU823402216 A SU 823402216A SU 3402216 A SU3402216 A SU 3402216A SU 1149427 A1 SU1149427 A1 SU 1149427A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- shift register
- adder
- order
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащее гедератор тактовых импульсов, наборный блок, регистр сдвига, выход старшего разр да и дополнительные выходы которого подключены к соответствующим входам элемента ИЛИ, отличающеес тем, что, с целью повышени помехоустойчивости, в него введены три элемента И, сумматор и ключ, вход которого соединен с сигнальным выходом наборного блока, вход блокировки которого подключен к выходу старшего разр да регистра сдвига, выход младшего разр да которого соединен с первым входом первого элемента и и с первым входом сумматора, второй вход которого подключен к выходу первого элемента И, второй вход которого соединен с -выходом элемента ИЛИ, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход которого подключен к выходу генератора тактовых импульсов и к второму входу второго элемента И, выход которого соединен с синхронизирующим входом регистра сдвига, управл ющий вход и вход старшего разр да которого объедиi нены и подключены к выходу третьего элемента И, третий вход которого соединен с (Л выходом ключа, при этом дополнительные выходы наборного блока подключены к соответствующим входам регистра (Сдвига.
Description
N
ОС
4; to
Изобретение относитс к технике св зи и может быть использовано в системах передачи данных.
Известно передающее оконечное устройство , содержащее источник сообщений, выход которого через щифратор подключен к сигнальным входам наборного блока, выходы которого соединены с входами распределител , выход которого подключен к выходному согласующему блоку, при этом привод через управл ющий блок подключен к управл ющему входу распределител , к дополнительному входу которого подключен выход датчика служебных разр дов .
Недостатком этого устройства вл етс невысока эффективность использовани каналов св зи.
Наиболее близким техническим рещением к изобретению вл етс устройство дл передачи дискретной информации, содержащее генератор тактовых импульсов, наборный блок, регистр сдвига, выход старщего разр да и дополнительные выходы которого подключены к соответствующим входам элемента ИЛИ 2.
Однако известное устройство обладает низкой помехоустойчивостью.
Цель изобретени - повыщение помехоустойчивости .
Цель достигаетс тем, что в устройство дл передачи дискретной информации, содержащее генератор тактовых импульсов, наборный блок, регистр сдвига, выход старщего разр да и дополнительные выходы которого подключены к соответствующим входам элемента ИЛИ, введены три элемента И, сумматор и ключ, вход которого соединен с сигнальным выходом наборного блока, вход блокировки которого подключен к выходу старщего разр да регистра сдвига, выход младщего разр да которого соединен с первым входом первого элемента И и с первым входом сумматора, второй вход которого подключен к выходу первого элемента И, второй вход которого соединен с выходом элемента ИЛИ, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход котордго подключен к выходу генератора тактовых импульсов и к второму входу Второго элемента И, выход которого соединен с синхронизирующим входом регистра сдвига, управл ющий вход и вход старшего разр да которого объединены и подключены к выходу третьего элемента И, третий вход которого соединен с выходом ключа, при этом дополнительные выходы наборного блока подключены к соответствующим входам регистра сдвига.
На фиг. 1 изображена структурна электрическа схема предложенного устройства; на фиг. 2 - временные диаграммы стартстопного режима; на фиг. 3 - временные диаграммы синхронного режима.
Предложенное устройство дл передачи дискретной информации содержит генератор 1 тактовых импульсов, наборный блок 2, регистр 3 сдвига, элемент ИЛИ 4, сумматор 5, первый, второй и третий элементы И 6-8, ключ 9.
Устройство работает следующим образом .
Стартстопный режим устройства обеспечиваетс замыканием контактов ключа 9. С выхода генератора 1 тактовых импульсов на входы второго и третьего элементов И 7 и 8 подаютс тактовые импульсы , (фиг. 2ж). При наличии кодовой комбинации в наборном блоке 2 с дополнительных
5 выходов наборного блока 2 на соответствующие входы .младщих разр дов регистра 3 сдвига подаютс кодовые комбинации (фиг. 2 а, б, в, г, д), а на вход элемента И 8 с сигнального выхода наборного блока 2 через ключ 9 подаетс высокий потенциал
(фиг. 2 е), сигнализирующий о готовности кодовой комбинации наборного блока 2 к передаче. Первый импульс, прищедщий с выхода генератора 1 тактовых импульсов на вход элемента И 8 при наличии высокого потенциала на третьем входе элемента И 8, соединенного с сигнальным выходом наборного блока 2, проходит через элемент И 8 на управл ющий вход регистра 3 сдвига (фиг. 2 з) и дает разрешение на запись поступающей параллельной кодовой комби0 нации. В старщий разр д регистра 3 записываетс единица, а в остальные младщие разр ды - кодова комбинаци , поданн.а с выхода наборного блока 2 на соответствующие входы регистра 3 сдвига. Как только информаци записываетс в регистр 3 сдвига, на выходе старшего разр да регистра 3 сдвига и элемента ИЛИ 4 по вл етс высокий потенциал. Высокий потенциал (фиг. 2 к) с выхода старшего разр да регистра 3 сдвига ттоступает на блокировочный вход наборного -блока 2, благодар чему набранна ранее в наборном блоке 2 кодова комблнаци сбрасываетс и даетс разрещение на набор новой комбинации. Высокий потенциал (фиг. 2 р) с выхода элемента ИЛИ 4 поступает на входы элементов И 6-В.благодар чемузапрещаетс прохождение тактовых импульсов через элемент И 8 и разрешаетс прохождение тактовых импульсов через элемент И 7 (фиг. 2 и). С выхода младшего разр да
0 регистра 3 сдвига кодова посылка младшего разр да кодовой комбинации, записанной в регистр 3 сдвига, через сумматор 5 поступает в канал св зи (фиг. 2 ш).
Так как на управл ющем входе регистра 3 сдвига действует низкий потенциал, запись по параллельным входам запрещаетс , и в регистр 3 сдвига информации записываютс нули за счет подключенного входа приема последовательной информации к нулевому потенциалу. При записи в младший разр д регистра .3 сдвига последней едиинчной посылки, записанной в начале цикла работы устройства, в старший разр д регистра 3 сдвига на входе элемента ИЛИ 4 по вл етс низкий потенциал, который запреш,ает прохождение тактовых импульсов через элемент И 7, обеспечивает установление высокого потенциала совместно с высоким потенциалом с выхода младшего разр да регистра 3 сдвига на выходе элемента И б (фиг. 2 с). Высокие потенциалы, поступающие с выходов регистра 3 сдвига (фиг. 2 к, л, м, н, о, п) и элементе И 6 на входы сумматор 5, суммируютс в последнем и с выхода сумматора 5 в канал св зи поступает высокий стоповый потенциал. При поступлении с наборного блока 2 нёвой кодовой комбинации на регистр 3 сдвига цикл работы повтор етс . Дл перевода устройства из стартстопного режима в синхронный необходимо разомкнуть контакты ключа 9. При наличии низкого потенциала на выходе элемента ИЛИ 4 (фиг. 3 р) в канале св зи действует высокий потенциал, соответствующий символу син)ронизации , при этом запрещаетс прохождение тактовых импульсов через элемент И 7 и разрешаетс прохождение тактовых импульсов через элемент И 8. Прошедшие через элемент И 8 тактовые импульсы (фиг. 3 ж, з) посетупают на управл ющий вход регистра 3 сдвига и дают разрешение на запись поступающей на входы регистра 3 параллельной кодовой комбинации (фиг. 3 а, б, в, г, д, е). В старший разр д регистра 3 сдвига записываетс единица, а в остальные младшие разр ды - кодова комбина- ци , поданна с выходов наборного блока 2 на входы регистра 3 сдвига. Как только информаци запишетс в регистр 3 сдвига, на выходе старшего разр да регистра 3 сдвига (фиг. 3 к) и элемента ИЛИ 4 по вл етс высокий потенциал. Далее работа передатчика ничем не отличаетс от его работы в стартстопном режиме. При записи в результате сдвига в младший разр д регистра 3 сдвига последней единичной посылки, записанной в начале цикла работы устройства, в старший разр д регистра 3 сдвига на выходе элемента ИЛИ 4 устанавливаетс низкий потенциал, который запрещает прохождение тактовых импульсов через элемент И 7 (фиг. 3 и), обеспечивает установление высокого потенциала совместно с высоким потенциалом с выхода младшего разр да регистра 3 сдвига на выходе элемента И 6 (фиг. 3 с). Высокие потенциалы, поступающие с выходов регистра 3 сдвига (фиг. 3 л, м, н, о, ) и элемента И б на входы сумматора 5, суммируютс в последнем, и с выхода сумматора 5 в канал св зи выдаетс высокий потенциал (фиг. 3 ш, соответствующий сим-, волу синхронизации. При проходе через элемент И 8 тактовых импульсов (фиг. 3 ж, з) после установлени на выходе элемента ИЛИ 4 низкого потенциала на управл ющий вход регистра 3 сдвига цикл работы передатчика повтор етс . Устройство обеспечивает, повышение скорости передачи информации в стартстопном режиме за счет исключени посылки «Старт. стало возможным благодар прин тому в передатчике трехуровневому коду..Высокий уровень обеспечивает передачу посылки «Стоп, а сн тие вь1сокого уровн соответствует «стоп-стартовому переходу, Минимальна длительность стоповой посылки равна длительности кодовой посылки , т. е. периоду следовани тактовых импульсов генератора 1 тактовых импульсов, При равенстве скоростей передачи предлагаемый передатчик по сравнению с известным обеспечивает более высокую помехоустойчивость за счет большей длительности элементарнь1х посылок кадра сообщени .
Фиг. 2
Claims (1)
- УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащее генератор тактовых импульсов, наборный блок, регистр сдвига, выход старшего разряда и дополнительные выходы которого подключены к соответствующим входам элемента ИЛИ, отличающееся тем, что, с целью повышения помехоустойчивости, в него введены три элемента И, сумматор и ключ, вход которого соединен с сигнальным выхо- дом наборного блока, вход блокировки которого подключен к выходу старшего разряда регистра сдвига, выход младшего разряда которого соединен с первым входом первого элемента И и с первым входом сумматора, второй вход которого подключен к выходу первого элемента И, второй вход которого соединен с -выходом элемента ИЛИ, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход которого подключен к выходу генератора тактовых импульсов и к второму входу второго элемента И, выход которого соединен с синхронизирующим входом регистра сдвига, управляющий вход и вход старшего разряда которого объеди- _ йены и подключены к выходу третьего эле- S мента И, третий вход которого соединен с * выходом ключа, при этом дополнительные выходы наборного блока подключены к соот- л ветствующим входам регистра Сдвига. *Фиг.1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823402216A SU1149427A1 (ru) | 1982-02-26 | 1982-02-26 | Устройство дл передачи дискретной информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823402216A SU1149427A1 (ru) | 1982-02-26 | 1982-02-26 | Устройство дл передачи дискретной информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1149427A1 true SU1149427A1 (ru) | 1985-04-07 |
Family
ID=20999318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823402216A SU1149427A1 (ru) | 1982-02-26 | 1982-02-26 | Устройство дл передачи дискретной информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1149427A1 (ru) |
-
1982
- 1982-02-26 SU SU823402216A patent/SU1149427A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Гуров В. С. и др. Передача-дискретной информации и телеграфи . М., «Св зь, 1964, с. 69. 2. Авторское свидетельство СССР № 582584, кл. Н 04 L 17/02, 1976 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62269443A (ja) | 並列伝送方式 | |
GB1395645A (en) | Asynchronous data buffers | |
SU1149427A1 (ru) | Устройство дл передачи дискретной информации | |
GB1279676A (en) | Method and apparatus for encoding asynchronous digital signals | |
SU558658A3 (ru) | Устройство дл передачи цифровой информации | |
SU1709548A1 (ru) | Устройство дл передачи дискретной информации | |
SU1746536A2 (ru) | Устройство дл передачи дискретной информации | |
RU1785023C (ru) | Устройство дл передачи сообщений | |
SU1159164A1 (ru) | Преобразователь последовательного кода в параллельный | |
RU2037968C1 (ru) | Устройство для передачи сообщений | |
SU1540021A1 (ru) | Устройство циклового фазировани дл волоконно-оптических систем передачи информации | |
RU2042275C1 (ru) | Стартстопный передатчик | |
SU1598196A1 (ru) | Устройство дл передачи дискретной информации | |
SU1061282A2 (ru) | Стартстопный передатчик | |
SU1051557A1 (ru) | Устройство дл передачи цифровой информации | |
SU1135013A1 (ru) | Стартстопный передатчик | |
GB1164414A (en) | A Tone-Free Multiplexing System Using a Delta Modulator | |
SU428439A1 (ru) | Устройство для передачи информации | |
SU467352A1 (ru) | Устройство дл контрол формата сообщений | |
SU547035A1 (ru) | Устройство дл преобразовани временного интервала в цифровой код | |
SU1363479A1 (ru) | Устройство дл формировани международного телеграфного кода N2 | |
SU993240A1 (ru) | Устройство сопр жени | |
SU1176360A1 (ru) | Устройство дл передачи и приема информации | |
SU1112386A1 (ru) | Устройство дл преобразовани сигналов | |
SU470924A1 (ru) | Приемное устройство в системах асинхронного сопр жени цифровых сигналов с двустронними временнными сдвигами |