SU1517064A1 - Устройство дл регенерации динамической пам ти - Google Patents

Устройство дл регенерации динамической пам ти Download PDF

Info

Publication number
SU1517064A1
SU1517064A1 SU874330329A SU4330329A SU1517064A1 SU 1517064 A1 SU1517064 A1 SU 1517064A1 SU 874330329 A SU874330329 A SU 874330329A SU 4330329 A SU4330329 A SU 4330329A SU 1517064 A1 SU1517064 A1 SU 1517064A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
regeneration
register
counter
Prior art date
Application number
SU874330329A
Other languages
English (en)
Inventor
Игорь Борисович Боженко
Петр Александрович Кондратов
Original Assignee
Львовский политехнический институт им.Ленинского комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский политехнический институт им.Ленинского комсомола filed Critical Львовский политехнический институт им.Ленинского комсомола
Priority to SU874330329A priority Critical patent/SU1517064A1/ru
Application granted granted Critical
Publication of SU1517064A1 publication Critical patent/SU1517064A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к динамическим запоминающим устройствам, и может быть использовано в аппаратуре передачи данных и устройствах автоматики и вычислительной техники с синхронной произвольно-последовательной выборкой. Цель изобретени  - увеличение быстродействи  запоминающего устройства за счет расширени  диапазона частот внешних обращений к устройству. Устройство содержит три регистра 1, 3, 4, счетчик 2 регенерации, компаратор 5 и адресный мультиплексор 6. Запоминаютс  строчные адреса первого и последнего внешних обращений в текущем цикле регенерации. В следующем цикле в процессе регенерации адреса, наход щиес  между этими запомненными двум , пропускаютс . 1 ил.

Description

ел
о
О)
i(
Изобретение от юситсп к вычислительно технике, в частности к динамическим запл нп ающим устройствам, и roжeт быт7з исиолъзовапо в ycrpoii- стпах автоматики и вычпалительиой техники.
Целью изобретени   вл етс  поныше иие Оыстродейстси  запомииаюцого устройства за c4fiT расширени  диапазона ч;:стот в}1ЫИ11пх oDpanciinii к устройству .
Па чертеже приведена функв,иональ- ца  схема предлагаемого устрО1 ;ства,
Устройство содержит первьи регистр I-, счетчик 2 регенеранди, ьто poii 3 тт -трети 4 регистр;.-, компаратор 5, a,ri,pecnj:iji мультиплексор б, ад- pecBivii вход 7, псрзгьп 8 и второй 9 л:1 ::оды, вход 10 управлени  вход 11.
Устройство работает cjiejj.yinuuiM образом .
По адрестгг .1у входу 7 устройства iocTyiia;i)T адреса Бпел лнего оГ1ра цени , со1 рово;-:сд-1е:-;ыс сигиалами ио входу 10, Сигналы обратенил синх- роиизирог.а.чы с cив aлa :и ио 1 1 По еигпалу :3iie iaieT o обр-ас еии ез о гщрес заиос ггс  в псрзз;; регИ . т: 1 , Строчные адреса AR занос тс  в .-,- шие разр д. регмстрг:, адреса сч олб в.ов - в стари:ие и с вих восту1. на лдресат И С .голбдов i. n.H. U-iHijec voi: Г1Г1г:)1Т11 с чл:-:ода 8,
По .2м iB(.; niero об|;;.:ц( J i-ioc .- .e того, блок1;р стс 1 инкремеита-- счетчика 2, а п,дресн1 Й мульти
с.иикро-
мг1ад1 ;иа разр ды 1 дл  зада- адреса стро}с.
3 ОТСУТСТ -.И( BULr. :-iI- X ( к
1з::1 :одп;..м гилпаг-: 9 под а олаютс  выходы C4C:T4 i;ca. . р.сгенераци. перебирае All по C -fHxpocni }iarnM с вход.а 1 1 . Коне , те суцего .1 ср :од;а рех еиерадии определ с .тс  по сигна.чу iiepeiio- са с; 4 тчикг1. По лому HocaC /nnni из ЛНв теггущс.чТ nf-p . пар..з.чпись вае Г ;;/ из перг.ого 1 во nTOpoi i 3 л .ч;,м дь цу;ч: с. состо в ;, второг о регги.- ;. - ра 3 iepe3n ii c4.iLae if;;i в трети 4, il
1р(. ДеССе рСГеЬерГи. 0 СО.В.
состо т третьего рс гг:с:трч 4 - счетчика 2 комвагатор В1п ;:баты1 аот
Ci 4u LlI СОС ГОЯИ Я ЗТОрО1 О -ре гистра ,J в 2.
Таким образом. за Т qp,. .. ведетс  поел е довато. .c6op AR до ;u:pf.ica
0
5
0
строки, выбранной по последнему внешнему обращению в цикле Т. , а затем продолжаетс  с адреса последнего внешнего обра ;ени  п цикле ,..,. З словием выполие1 1  по.пной регенера- . ции  вл етс , как и в известном устройстве 2Т,, Т„ЕРл,«кс, те Т„,,„„ предельно допустимый период регенерации.
Тем са.мым в предлагаемом устройстве не только сокраииетс  длительность TqppjSa счет пропуска /Ш, вы- 6painiux.B предыду;цс.м .no внешним обращени м, но ir об(2С ечиваетс  распглрение диапазона час1 оты внешних обращений.
Тате, если в известлог; устройств : ;.uieiL4nn. обращен ) будут аоступать ;:е по ка ь;цог у синхрпс1-:.г ;;шу, . о приве- д,ет к неоди.ократ 01 : )1ерац - и счетчиком одинаковых Л, что, в ко- неч.г-ом итог-;;, мо;.ет привести к не- до 1уст1 юь;у росту Г ..р.; и разру пс- I.BUO 1 Л)ию )мадии, хра11;;щейс  в динлши- пли т. В .чпедл. а -leMOM устройстве т.-.1са  во; мож ОС1-ь - склгоча- етс.ч, iJTO позвол ет рас иирить диапа-  г:1г частот обра деиий и тем самым ;;ыстродайс TBTie запо- .Ч О устройства.
5
о б
н и  
5
Q
0
.строи-ство дл  р.генерации дина- :-i;- ecj . :ам ти, содерА-а :е1.: иервь; Ч p-..jTiCTiJ и сче 1 чгп( рргенерадии, сиих: . О1;:-;ОД которого  вл етс  СИНХрОБХОл .с. М усч-ройства, вход, .(.и1и  ре- ки:-;о1. c -. регенерации соединен с сит;хровходом регистра и с входом /правлени  устройства, адрес- лы1 в:-:од которого соединен с 1 Л1форма- цион1 1.. М вхо,дом первого регистра, . разр. дов которого  вл етс  nepBLlM В ;ХОДОМ усТрОЙС Т:..,
о т л J-5 ч а ю е е с   тем, что, с ,(j.Tibio 1 овыыени .и бь строде11стви  за- rTOMi ia car,erij ycTpoiicTBa за счет рас- ;уире :и  диапазона часто в}1етлних обратцений к устройству, в него вве- . второй и третий регистры, ком- nat5,:-.iOp и адрес. Ь ултлт 1шексор,
В.1ХОД ICOTOporo  вл етс  В 1 ОРЫМ ВЫ-год .ом устройст1 а, вход управлени  м-;.льти 1Л ч:сора соедит ед с входом уп- раш1еи:-1  устройства первый информа- I uoHHbiii иход 1:ул1:тигше ;сора соеди- idj.i с здаходом 1 лад1пих разр дов перво-- TO регистра и с ил форма ионным вхо 1517064
дом второго регистра, второй ин- ра соединен с выходом третьего реформационный вход мультиплексора со-гистра, информационный вход которого
единен с информационным выходом счет-соединен с выходом второго регистра
чика регенерации и с первым входоми с информационным входом счетчика
компаратора выход которого соеди-регенерации, синхровходы второго и
йен с входом установки счетчика ре-третьего регистров соединены с выхогенерации , второй вход компарато-дом переноса счегчика регенерации.

Claims (1)

  1. .устройство для регенерации динами · ес.1·· эй памяти, содержащее первый р.-гистр и счетчик регенерации, синхропход которого является синхровходом устройства, вход управления режимо:· счегчика регенерации соединен с синхровходом первого регистра и с входом управления устройства, адресный вход которого соединен с информационным входом первого регистра, выход старших, разрядов которого является первым выходом устройства, о т л и ч а ю [ц е е с я тем, что, с целью повышения быстродействия запоминающего устройства за счет расширения диапазона частот внешних обращений к устройству, в него введены второй и третий-’.регистры, компар,.лор и адресный мультиплексор, выход которого является вторым выходом устройства, вход управления мультиплексора соединен с входом управления устройства, первый информ а-> инонный вход мультиплексора соединен с выходом младших разрядов первото регистра и с информационным вхо5 дом второго регистра, второй информационный вход мультиплексора соединен с информационным выходом счетчика регенерации и с первым входом компараторау выход которого соединен с входом установки счетчика регенерации, второй вход компарато ра соединен с выходом третьего регистра, информационный вход которого соединен с выходом второго регистра и с информационным входом счетчика регенерации, синхровходы второго и третьего регистров соединены с выходом переноса счетчика регенерации.
SU874330329A 1987-10-08 1987-10-08 Устройство дл регенерации динамической пам ти SU1517064A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874330329A SU1517064A1 (ru) 1987-10-08 1987-10-08 Устройство дл регенерации динамической пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874330329A SU1517064A1 (ru) 1987-10-08 1987-10-08 Устройство дл регенерации динамической пам ти

Publications (1)

Publication Number Publication Date
SU1517064A1 true SU1517064A1 (ru) 1989-10-23

Family

ID=21337115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874330329A SU1517064A1 (ru) 1987-10-08 1987-10-08 Устройство дл регенерации динамической пам ти

Country Status (1)

Country Link
SU (1) SU1517064A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электронна промьгашенность,1983, вып.4, С.36--37. Авторское свидетельство СССР .W 691925, кл. G 11 С 11/34, 1977. *

Similar Documents

Publication Publication Date Title
JPS6477249A (en) Hybrid type time-sharing multiple switching apparatus
SU1517064A1 (ru) Устройство дл регенерации динамической пам ти
GB1533671A (en) Interface memories
US5099234A (en) Switching matrix network for digital audio signals
JPH0514458B2 (ru)
JPS6094525A (ja) 時分割パルスパタ−ンジエネレ−タ
JPS5447443A (en) Semiconductor memory unit
SU1064456A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1365108A1 (ru) Устройство дл приема информации
JPS5934939Y2 (ja) メモリのアドレス指定回路
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1534509A2 (ru) Устройство дл регенерации динамической пам ти
RU2132573C1 (ru) Кодоимпульсное передающее устройство
JPS53101234A (en) Address converting device
SU1251183A1 (ru) Устройство дл управлени регенерацией информации в динамической пам ти
SU1536369A1 (ru) Многоканальное устройство дл ввода информации
SU1487195A1 (ru) Пpeoбpaзobateль koдob
SU720507A1 (ru) Буферное запоминающее устройство
SU1541622A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1573457A1 (ru) Устройство дл формировани тестов
SU752359A1 (ru) Коммутатор сеточной электромодели
SU1062683A1 (ru) Устройство дл ввода информации
SU1569966A1 (ru) Цифровой фильтр
SU1633383A1 (ru) Многоканальное устройство дл ввода информации
SU985827A1 (ru) Буферное запоминающее устройство