SU1481883A1 - Параллельный аналого-цифровой преобразователь - Google Patents

Параллельный аналого-цифровой преобразователь Download PDF

Info

Publication number
SU1481883A1
SU1481883A1 SU874329542A SU4329542A SU1481883A1 SU 1481883 A1 SU1481883 A1 SU 1481883A1 SU 874329542 A SU874329542 A SU 874329542A SU 4329542 A SU4329542 A SU 4329542A SU 1481883 A1 SU1481883 A1 SU 1481883A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
inputs
comparators
input
converter
Prior art date
Application number
SU874329542A
Other languages
English (en)
Inventor
Витаутас Никодемович Паулаускас
Original Assignee
Предприятие П/Я Г-4322
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4322 filed Critical Предприятие П/Я Г-4322
Priority to SU874329542A priority Critical patent/SU1481883A1/ru
Application granted granted Critical
Publication of SU1481883A1 publication Critical patent/SU1481883A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к аналого-дискретным устройствам и может быть использовано в системах обработки и передачи информации и в системах управлени . Цель изобретени  - повышение точности и упрощение устройства. Применено два входных аналоговых сигнала, сдвинутых один относительно другого на 180°. Преобразователь состоит из матрицы резистивного делител  напр жени , групп компараторов напр жени  младших и старших разр дов унитарного кода, кодирующего устройства, преобразующего унитарный код в двоичный выходной код, шины пр мого входного сигнала, шины противофазного входного сигнала управл ющей шины, шин опорных напр жений и выходной шины. Достижение цели обуславливаетс  тем, что количество резисторов делител  напр жени  равно половине разр дов унитарного кода, а к входу преобразовател  подключены пр мой и противофазный входные сигналы. 2 ил.

Description

1
Изобретение относитс  к аналого- дискретным устройствам и может быть использовано в системах обработки и передачи информации и в системах управлени .
Цель изобретени  - повышение точности и упрощение преобразовател .
На фиг. 1 приведена блок-схема параллельного аналого-цифрового преобразовател  (АЦП)j на фиг. 2 - диаграммы входных и опорных напр жений (по оси абсцисс отложено входное переменное , а по оси ординат - опорные напр жени , пр мые линии представл ют пр мое U и противофазное U „ , напр жени , уровни опорных напр же- ний обозначены горизонтальными лини ми , опорные напр жени  компараторов обозначены U 005, ..., U вг, „ соответственно , шины опорных напр жений U REF,H U REFa соответственно) .
Аналого-цифровой преобразователь состоит из резистивного делител  I напр жени , группы компараторов 2-8 напр жени  младших и старших разр дов унитарного кода, кодирующего логического устройства 9, преобразующего унитарный код в двоичный выходной код, шины 10 пр мого входного сигнала , шины 11 противофазного входного сигнала, шины 12 управлени  (тактировани ), первой 13, второй 14 шин опорных напр жений U цЕР1 и U REC соответственно и выходной шины 1 5.
Јь
00
00 00 Ctf
Преобразователь работает следующим образом.
Если пр мой входной сигнал или противофазный сигнал на входе преобразовател  превышает опорное напр жение , то на иыхопе этогодомпаратора напр жение соответствует Лог. 1 (фиг. 1). При этом компараторы 6-8 группы старших разр дов унитарного кода на своих пр мых выходах представл ют информацию в обратном коде. Дл  получени  кода старших разр дов в пр мом коде необходим информацию с компараторов 6-8 снимать с инверсного выхода, тогда результат сравнени  будет представлен в пр мом коде. Например, если входное переменное напр жение (фиг. 2) будет U8x1J то пр мой сигнал на входной шине I О преобразовател  соответствует Unp1 , а напр жение на шине Il противофазного сигнала соответствует Un$i, при этом на выходе компараторов 2-4 напр жение будет соответствовать Лог.1, компаратора 5 - Лог,0 выходные состо ни  компараторов 6-8 - Лог.О на инверсных выходах.
Если входное переменное напр жение будет Uex,j, то пр мой сигнал на шине 10 будет соответствовать U а сигнал на шине 1 1 пр отивофазного сигнала - U, при этом компараторы 2-7 на выходе будут иметь Лог.1, а компаратор 8 - Лог.О. При сн тии информации с компараторов групп в пр мом коде кодовый кортеж дл  первого U варианта будет представл тьс  111011 1 , а дл  второго варианта U8XU 1001111. Кодовый кортеж в унитарном коде на пр мых выходах младшей группы и инверсных выходах старшей группы компараторов будет иметь вид дл  первого варианта 0000111, а дл  второго варианта 0111 И 11 .
В предлагаемом преобразователе уменьшено количество резисторов в два раза, в результате чего уменьшаетс  площадь кристалла дл  монолитного АЦП или уменьшаетс  объем и вес АЦП дл  дискретного исполнени . С уменьшением площади кристалла и
количества компонентов на кристалле увеличиваетс  процент выхода годных изделий, так как процент выхода годных кристаллов на пластине пропорционален площади кристалла и количеству компонентов. При монолитном изготовлении преобразовател  с уменьшением количества резисторов в делителе на0 пр жени  увеличиваетс  его линейность, а в результате этого увеличиваетс  процент выхода годных преобразователей как следствие уменьшени  брака по дифференциальной и интегральной
5 нелинейност м.

Claims (1)

  1. Формула изобретени 
    Параллельный аналого-цифровой преобразователь , содержащий две группы
    0 компараторов, общее число которых 2 М , где п- число разр дов преобразовател , делитель напр жени , первый вход которого соединен с первой шиной опорного напр жени , кодирую5 щее логическое устройство, входы которого соединены с выходами соответствующих компараторов первой и второй групп, входы стробировани  которых подключены к управл ющей шине, а
    0 выходы кодирующего логического устройства  вл ютс  выходной шиной, первые входы компараторов«первой группы объединены и  вл ютс  шиной пр мого входного сигнала, а вторые входы со5 единены с соответствующими выходами резистивного делител  напр жени  отличающийс  тем,что, с целью повышени  точности и упрощени  преобразовател , в него введена шина
    0 противофазного входного сигнала, а делитель напр жени  выполнен на последовательно соединенных резисторах , причем второй вывод первого резистора  вл етс  первым входом дели5 тел  напр жени , а второй вывод последнего резистора подключен к второй шине опорного напр жени , при этом первые входы компараторов второй группы объединены с вторыми вхо0 дами соответствующих компараторов
    первой группы, а вторые входы объединены и подключены к шине противофазного входного сигнала.
    Фиг.1
    tt пф
    илф1
    Unp1
    /.
    Л
    &пфг
    i
    USx./чин U8x.1 Фаг.1
    Unp2
    &пфг
    Uon.9 UM.10 llon.11
    Ufal ивх.мькс
SU874329542A 1987-10-09 1987-10-09 Параллельный аналого-цифровой преобразователь SU1481883A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874329542A SU1481883A1 (ru) 1987-10-09 1987-10-09 Параллельный аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874329542A SU1481883A1 (ru) 1987-10-09 1987-10-09 Параллельный аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU1481883A1 true SU1481883A1 (ru) 1989-05-23

Family

ID=21336823

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874329542A SU1481883A1 (ru) 1987-10-09 1987-10-09 Параллельный аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU1481883A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
LT3776B (en) 1994-01-28 1996-03-25 Valstybine Mikroelektronikos I High-speed parallel analogue-digital converter
WO2010074601A1 (ru) * 2008-12-23 2010-07-01 Korkin Vyacheslav Vasil Evich Параллельный аналого-цифровой преобразователь динамического типа

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гнатек Ю.Р. Справочник по цифро- аналоговьм и аналого-цифровьм преобразовател м. -М: Радио и св зь, 1982, с.327-328. Бахтиаров Г.Д. и др. Аналого- цифровые преобразователи.- М.: Советское радио, 1980, с. 30. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
LT3776B (en) 1994-01-28 1996-03-25 Valstybine Mikroelektronikos I High-speed parallel analogue-digital converter
WO2010074601A1 (ru) * 2008-12-23 2010-07-01 Korkin Vyacheslav Vasil Evich Параллельный аналого-цифровой преобразователь динамического типа

Similar Documents

Publication Publication Date Title
KR100333006B1 (ko) 서브-레인징아날로그-디지탈변환기
US3603977A (en) Digital-to-analog converter utilizing pulse duration modulation
JPS63203011A (ja) アナログ・デジタル変換器の誤差補正方法
US4990917A (en) Parallel analog-to-digital converter
SU1481883A1 (ru) Параллельный аналого-цифровой преобразователь
US7579973B2 (en) Analog-to-digital converter
US20130135128A1 (en) Low Power High Speed A/D Converter
US3453615A (en) Analog-to-digital converters
JPH07106967A (ja) アナログ・デジタル変換器
SU1300635A1 (ru) Аналого-цифровой преобразователь
KR910005636Y1 (ko) 아날로그/디지탈 변환기
SU1480128A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU769731A1 (ru) Параллельный аналого-цифровой преобразователь
RU2024193C1 (ru) Аналого-цифровой преобразователь с коррекцией случайной погрешности
SU1179533A1 (ru) Аналого-цифровой преобразователь
SU1642587A1 (ru) Цифроаналоговый преобразователь с усреднением выходного напр жени
SU1695500A1 (ru) Аналого-цифровой преобразователь
SU1363462A1 (ru) Преобразователь перемещени в код
SU1830463A1 (en) Measuring transducer for tensor resister weight measuring devices
RU1835604C (ru) Многоканальный аналого-цифровой преобразователь
SU1571764A1 (ru) Двухдекадный двоично-дес тичный цифроаналоговый преобразователь
JPS6149524A (ja) アナログデイジタル変換器
SU503258A1 (ru) Цифро-аналоговое вычислительное устройство
RU2110886C1 (ru) Аналого-цифровой преобразователь
SU1647895A1 (ru) Аналого-цифровой преобразователь