SU1474741A1 - Устройство формировани констант - Google Patents
Устройство формировани констант Download PDFInfo
- Publication number
- SU1474741A1 SU1474741A1 SU874241980A SU4241980A SU1474741A1 SU 1474741 A1 SU1474741 A1 SU 1474741A1 SU 874241980 A SU874241980 A SU 874241980A SU 4241980 A SU4241980 A SU 4241980A SU 1474741 A1 SU1474741 A1 SU 1474741A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- switching unit
- weight vector
- constant
- logic module
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к вычислительной технике. Цель изобретени - расширение области применени за счет возможности изменени набора хранимых констант. Цель достигаетс тем, что в устройство введены блок коммутации и логический модуль. Логический модуль реализует определенный алгоритм формировани констант. Блок коммутации и блок формировани весового вектора обеспечивают изменение указанного алгоритма. 3 ил.
Description
i
Изобретение относитс к области вычислительной техники.
Целью изобретени вл етс расширение области применени за счет возможности изменени набора хранимых констант.
На фиг. 1 представлена структурна схема устройства; на фиг. 2 - структурна схема блока коммутации; на фиг. 3 - структурна схема логического модул .
Устройство содержит блок 1 формировани весового вектора, блок 2 коммутации , логический модуль 3, вход 4 установки значени весового вектора, вход 5 синхронизации, вход 6 установки кода длины формируемой константы, первый 7 и второй 8 информационные выходы устройства, первый и второй счетчики 9 и 10, элемент И 11, элемент ИЛИ 12, блок 13 присвоени веса , суммирующие блоки 14 и 15,логический блок 16.
Блок формировани весового вектора может быть выполнен на основе двоичного счетчика.
Устройство формировани констант работает следующим образом.
В блок 2 коммутации поступает информаци о длине формируемой константы , а также синхроимпульсы, под воздействием которых в блоке формируютс 1 значени переменных, подающиес затем на информационные входы модул 3. В блок 1 поступает значение весового вектора, которое подаетс на настроечные входы модул 3. В модуле 3 дл каждого весового вектора формируетс значение констзнты поразр дно. Число разр дов формируемой константы определ етс числом первых информационных входов и равно 2 , где п - число информационных входов. Формирование констант большей длины осуществл етс путем коммутировани констант, сформированных дл опреде (/
Јъ -4 Ј Јъ
ленных значений весовых векторов, т.е. по част м. Сигнал, свидетельствующий об окончании формировани когс- станты, вырабатываетс блоком коммутации и подаетс на выход 8 устройства .
Дл фиксации множества состо ний устройства, представл ющих собой зна-, чени весового вектора, предназначен блок 1.
Блок коммутации 2 работает следующим образом.
Первый счетчик 9 осуществл ет подсчет синхроимпульсов, поступающих на вход 5. По входу 6 в блок коммутации поступает информаци о длине формируемой константы, представл юща собой число частей константы, и записываетс во второй счетчик 10. На выходах первого счетчика по вл ютс необходимые дл формировани соответствующей части константы наборы двоично-кодированных сигнало в, представл ющих собой значени переменных, которые подаютс на информационные входы модул 3. Число выходов первого счетчика определ етс числом разр дов формируемой части константы. Переключение в процессе работы устройства первого счетчика в нулевое исходное состо ние означает, что процесс формировани соответствующей части константы завершен. Каждый раз, когда счетчик обнул етс , содержимое второго счетчика уменьшаетс на . Далее осуществл етс выработка сигналов, необходимых дл формировани следующей константы. Этот процесс продолжаетс до тех пор, пока содержимое второго счетчика не станет равным 0. Тогда на выходе элемента ИЛИ 12 по вл етс сигнал, свидетельствующий об окончании формировани последней части константы, а следовательно, и константы в целом.
Работа модул 3 состоит в следующем . Значени входных переменных подаютс на информационные входы модул 3„ Значени весов и порога подаютс на настроечные входы. В блоке 15 присвоени веса входным переменным присваиваютс соответствующие значени веса. Сигналы, представл ющие переменные , которым присвоены действи- тельные части соответствующих весов, а
0
5
0
5
0
5
0
5
0
5
также сигнал, представл ющий действительную часть значени порога, подаютс на входы первого суммирующего блока 14, в котором вычисл етс значение логической суммы действительных значений взвешенных переменных и порога. Сигналы, представл ющие переменные , которым присвоены значени мнимых частей соответствующих весов, а также сигнал, представл ющий значение мнимой части порога, подаютс на входы другого суммирующего блока 15, который вычисл етзначение логической суммы мнимых значений взвешенных переменных и порога Сигналы, поступающие с этих суммирующих блоков , дешифрируютс в логическом блоке 16, реализующей предикат sign Z, т.е. каждой паре входных сигналов в этой схеме, представл ющих действительную и мнимую части числа, ставитс в соответствие значение предиката sign Z, отвечающего значени м реализуемой нулевой функции переменных.
Claims (1)
- Формула изобретениУстройство формировани констант, содержащее блок формировани весового вектора, вход установки значени весового вектора которого вл етс входом установки значени весового вектора устройства, о т л и ч а - ю щ е е с тем, что, с целью расширени области применени за счет возможности изменени набора хранимых констант, в него введены блок коммутации и логический модуль, вход синхронизации блока коммутации вл етс входом синхронизации устройства, вход установки кода длины константы блока коммутации вл етс входом ус- .тановки кода длины константы устройства , информационный выход блока коммутации соединен с первым информационным входом логического модул , информационный выход блока формировани весового вектора соединен с вторым информационным входом логического модул , информационный выход которого вл етс первым информационным выходом устройства, выход признака окончани , формировани константы блока коммутации вл етс вторым информационным выходом устройства.iфие.1Фие.2Физ.З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874241980A SU1474741A1 (ru) | 1987-05-11 | 1987-05-11 | Устройство формировани констант |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874241980A SU1474741A1 (ru) | 1987-05-11 | 1987-05-11 | Устройство формировани констант |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1474741A1 true SU1474741A1 (ru) | 1989-04-23 |
Family
ID=21303094
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874241980A SU1474741A1 (ru) | 1987-05-11 | 1987-05-11 | Устройство формировани констант |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1474741A1 (ru) |
-
1987
- 1987-05-11 SU SU874241980A patent/SU1474741A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 881862, кл. G И С 17/00, 1980. Авторское свидетельство СССР № 1259243, кл. G 06 F 7/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1317745A (en) | Learning machine | |
GB1502108A (en) | Signal analyser | |
US4706299A (en) | Frequency encoded logic devices | |
SU1474741A1 (ru) | Устройство формировани констант | |
SU884151A1 (ru) | Счетчик импульсов | |
SU572782A1 (ru) | Генератор п-разр дного троичного кода посто нного веса | |
SU1448413A1 (ru) | Устройство дл кодировани циклических кодов | |
RU1791818C (ru) | Устройство дл контрол остаточного кода по модулю три | |
SU993260A1 (ru) | Устройство дл логического управлени | |
SU894720A1 (ru) | Устройство дл вычислени функций | |
SU1262477A1 (ru) | Устройство дл вычислени обратной величины | |
SU1043827A1 (ru) | Делитель частоты следовани импульсов с управл емым дробным коэффициентом делени | |
SU1322278A1 (ru) | Устройство дл сложени чисел в модул рной системе счислени | |
SU700862A1 (ru) | Адаптивный пороговый модуль | |
SU1370651A1 (ru) | Устройство дл вычислени булевых производных | |
GB1069930A (en) | Improvements in or relating to data transmission systems | |
SU1476469A1 (ru) | Устройство дл контрол остаточного кода по модулю три | |
SU625222A1 (ru) | Генератор псевдослучайных чисел | |
SU1202014A1 (ru) | Цифровой генератор синусоидальных сигналов | |
SU1716507A1 (ru) | Генератор случайных чисел | |
SU489098A1 (ru) | Генератор однородного марковского процесса | |
SU785859A1 (ru) | Генератор двоичных последовательностей | |
SU645154A1 (ru) | Устройство дл вычислени функции вида | |
SU1162052A1 (ru) | Преобразователь знакоразрядного кода в дополнительный двоичный код | |
SU1003315A1 (ru) | Устройство дл управлени периодом следовани импульсов |