SU1464160A1 - Устройство дл контрол и восстановлени импульсов синхронизации - Google Patents

Устройство дл контрол и восстановлени импульсов синхронизации Download PDF

Info

Publication number
SU1464160A1
SU1464160A1 SU874277323A SU4277323A SU1464160A1 SU 1464160 A1 SU1464160 A1 SU 1464160A1 SU 874277323 A SU874277323 A SU 874277323A SU 4277323 A SU4277323 A SU 4277323A SU 1464160 A1 SU1464160 A1 SU 1464160A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
pulses
delay
Prior art date
Application number
SU874277323A
Other languages
English (en)
Inventor
Леонид Николаевич Завьявкин
Виталий Дмитриевич Данилов
Эльвира Федоровна Назарова
Тамара Сергеевна Русакова
Эмма Георгиевна Смирнова
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU874277323A priority Critical patent/SU1464160A1/ru
Application granted granted Critical
Publication of SU1464160A1 publication Critical patent/SU1464160A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных устройствах. Цель изобретени  - расширение функциональных возможностей устройства за счет коррекции последовательности синхроимпульсов. Устройство содержит три элемента И 1-3, три элемента задержки 4-6, два одно- вибратора 7, 8, два элемента И 9, 10, элемент 1ШИ 11, элемент неравнозначности 12, элемент ИЛИ 13, два счетчика 14, 15, вход 16 устройства, выход 17 синхросигналов, контрольные выходы 18, 19. Устройство восстанавливает проход щие и:тульсы синхронизации и подавл ет ложные импульсы, кроь;е того, устройство регистрирует общее ко.-шчество помех каждого типа. Поставленна  цель достигаетс  тем, что в устройство дополнительно введены четыре элемента И, три элемента задержки, второй элемент ИГИ и элемент неравнозначности. 2 ил. (Л

Description

Фие.1
Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных усройствах .
Цель изобретени  - расширение функциональных возможностей устройства , за счет коррекцш-г последовательности импульсов синхронизации.
На фиг. 1 приведена функциональна  схема предлагаемого устройства; -на фиг. 2 - эпюры временных диаграм
Устройство (фиг.1) содержит три элемента И ,1-3., три элемента 4-6 задержки , два одновибратора 7 и 8, дв элемента И 9 и 10, первый элемент ИЛИ 11, элемент 12 неравнозначности второй элемент ИЛИ 13, два счетчика 14 и 15, вход 16 устройства,V выход 17 синхросигналов и контрольные выходы 18 и 19.
Устройство работает следующим образом .
Времена элементов 4-6 задержки выбраны равными периоду следовани  импульсов синхронизации. Это приводит к тому, что на вькодах каждого из элементов 4-6 каждый предыдущий сигнал по вл етс  одновременно с по влением на их входах каждого последующего сигнала (им- пулбса).
Врем  формировани  расширенных импульсов одновибраторами 7 и 8 выбрано равным промеж гтку времени Т между смежными импульсами синхронизации . Это совместно с поступлением сигналов с выходов элементов 5 и 6 задержки на входы элемента ИЛИ обеспечивает наличие сигнала на выходе элемента ИЛИ посто нно при по влении любых цомех (.пропадании импульсов синхронизации и.пи по влении ложных импульсов), начина  с момента по влени  второго импульса синхронизации .
На выходе элемента 4 задержки первьй импульс по вл етс  одновременно с вторым, а на выходах элемен- тов 5 и 6 задержки - одновременно с третьим импульсом синхронизации. Од- новибратор 7 запускаетс  задними фронтами импульсов, поступающих с выхода элемента 4 задержки, а одно вибратор 8 - задними фронтами импульсов , поступающих с выхода элемента 6 задержки. При отсутствии пропусков импульсов синхронизации и, ложных импульсов (импзшьсов помех)
10
20
25
30
15
35
40
45
50
5
сигналы на выходах элементов И 9 и 10, на входах счетчиков 14 и 15 и на первом и втором контрольных выходах 18 и 19 устройства отсутствзтот (фиг.2).
При пропадании импульса синхронизации на входе устройства импульс присутствует на выходе элемента И 9, на первом выходе 18 устройства и на входе счетчика 14, который регистрирует общее количество случаев пропадани  импульсов синхронизации. Импульс с выхода элемента И 9 через элемент ИЛИ 13 поступает также на выход 17, т.е. устройство восстанавливает пропадающие импульсы синхронизации (фиг.2).
При по влении ложного импульса (импульса помехи) имеютс  сигналы на выходе элемента И 10, на выходе 19 устройства и на входе счетчика 15, который регистрирует общее количество лишних импульсов. При этом по вление ложного импульса на входах элемента И 1 приводит к отсутствию сигнала на его выходе.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  и восстановлени  импульсов синхронизации, содержащее первый элемент ИЛИ, первый элемент И, два счетчика и два одновибратора, причем вход синхро- цмпульсов устройства соединен с первым входом первого элемента И, выходы первого и второго-одновибраторов соединены соответственно с первым и .вторым входами первого элемента ИЛИ, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет коррекции последовательности импульсов синхронизации, в него введены три элемента задержки, элемент неравнозначности , второй, третий, четвертый и п тый элементы И и второй элемент НИИ, причем вход синхроимпульсов устройства соединен с инверсным входом второго элемента И, первым входом элемента неравнозначности и с входом первого элемента задержки, выход которого соединен с вторым входом первого элемента И, первым входом третьего элемента И, третьим входом первого элемента ИЛИ, входом первого одновибратора и входом второго элемента, задержки, выход которо 1464
    го соединен с входом второго одновиб- ратора, с инверсным входом четвертого элемента И, и четвертым входом первого элемента ИЛИ, выход которого соединен с первым входом п того эле- мента И, выход которого соединен с пр мым входом четвертого элемента И, выход которого соединен со счетным входом первого счетчика и  вл етс  выходом признака пропуска синхроимпульса устройства, выход призна:ка наличи  ложного импульса.которого соединен со счетным входом второго четчика, с первым входом второго 15
    10
    4
    5
    0
    1604
    элемента ИЛИ и с выходом второго элемента И, пр мой вход которого соединен с выходом третьего элемента И, второй вход которого соединен с.выходом.третьего элемента задержки , вход которого соединен с вторым входом элемента неравнозначности, с вторым входом второго элемента ИЛИ и с выходом первого .элемента И, выход второго элемента ШШ подключен к выходу синхросигналов устройства, выход элемента неравнозначности соединен с вторым входом п того элемента И. I
    njiont/CKЛожный
SU874277323A 1987-07-06 1987-07-06 Устройство дл контрол и восстановлени импульсов синхронизации SU1464160A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874277323A SU1464160A1 (ru) 1987-07-06 1987-07-06 Устройство дл контрол и восстановлени импульсов синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874277323A SU1464160A1 (ru) 1987-07-06 1987-07-06 Устройство дл контрол и восстановлени импульсов синхронизации

Publications (1)

Publication Number Publication Date
SU1464160A1 true SU1464160A1 (ru) 1989-03-07

Family

ID=21316789

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874277323A SU1464160A1 (ru) 1987-07-06 1987-07-06 Устройство дл контрол и восстановлени импульсов синхронизации

Country Status (1)

Country Link
SU (1) SU1464160A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 337782, кл. G 06 F 11/00, 1972. Авторское свидетельство СССР № 881756, кл. Н 03 М 13/02, 1981. *

Similar Documents

Publication Publication Date Title
SU1464160A1 (ru) Устройство дл контрол и восстановлени импульсов синхронизации
SU1409955A1 (ru) Устройство формировани сигнала "едина метка времени" дл цифрового регистратора сейсмических волн
SU1496014A1 (ru) Устройство избирательного вызова
SU1285581A2 (ru) Устройство дл синхронизации импульсов
SU661748A1 (ru) Устройство промежуточной пам ти разравнивающего типа
SU1092731A1 (ru) Многоканальный счетчик импульсов
SU1275531A1 (ru) Устройство дл цифровой магнитной записи
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1640695A1 (ru) Анализатор логических сигналов
SU1206965A1 (ru) Устройство цикловой синхронизации
SU1396266A1 (ru) Устройство дл обнаружени потери импульсов
SU1160418A1 (ru) Устройство дл контрол последовательности импульсов
SU1663769A1 (ru) Преобразователь частоты в код
SU436341A1 (ru) Устройство для синхронизации двух команд
SU1437858A1 (ru) Вычислительное устройство
SU497736A1 (ru) Устройство реверса в корректоре межсимвольных искажений
SU1728975A1 (ru) Устройство выбора каналов
SU1190501A1 (ru) Устройство дл синхронизации импульсов
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
RU2007882C1 (ru) Устройство для цикловой синхронизации
SU443398A1 (ru) Устройство дл преобразовани троичных кодов, записываемых на магнитный носитель
SU1495779A1 (ru) Устройство дл ввода информации
SU1515396A1 (ru) Устройство дл формировани видеосигнала наклонных линий
SU508920A1 (ru) Устройство дл синхронизации случай-ных импульсных последовательностей
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика