SU1462306A1 - S-й сумматор - Google Patents

S-й сумматор Download PDF

Info

Publication number
SU1462306A1
SU1462306A1 SU874272587A SU4272587A SU1462306A1 SU 1462306 A1 SU1462306 A1 SU 1462306A1 SU 874272587 A SU874272587 A SU 874272587A SU 4272587 A SU4272587 A SU 4272587A SU 1462306 A1 SU1462306 A1 SU 1462306A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
adder
outputs
switches
Prior art date
Application number
SU874272587A
Other languages
English (en)
Inventor
Владимир Гаврилович Евстигнеев
Александр Николаевич Кошарновский
Татьяна Борисовна Ермакова
Original Assignee
Предприятие П/Я А-7638
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7638 filed Critical Предприятие П/Я А-7638
Priority to SU874272587A priority Critical patent/SU1462306A1/ru
Application granted granted Critical
Publication of SU1462306A1 publication Critical patent/SU1462306A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть Hct пользовано дл  построени  быстродействующих арифметических устройств, работающих как в двоичной, так и в позиционно-остаточной системах счислени . Целью изобретени   вл етс  ; уменьшение объема оборудовани . Цель достигаетс  тем, что сумматор, содержащий первую группу коммутаторов 1, блок 4 формировани  переноса, блок 5 формировани  коррекции, труп-; пу матриц 9 элементов И, группу блоков 10 элементов ИЛИ, группу шифра- : торов 11, группу регистров 12, пер- I вую и вторую группы дешифраторов 18,: 19, содержит элемент ИЛИ 14, элемент 15 задержки, вторую группу коммутаторов 16 и группу блоков 17 хранени  констант с соответствующий св з ми., 2 ил. 1

Description

с;
i b,f., , f. 0, если a;+bi-bf.,s (2)
а,- Ч- b;-t-f;, -s, если a.-i-b--ff. g
При сложении операндов Я b- и тг « /л.
f., Образуютс  величины: 4 формировани  переноса
1:- всличипы.формируетс  перенос V; и сигнал V;
2--a, -t-b., с + J c-S,+l-S, (3)распространени  переноса, согласно
одна из которых должна быть переданаследующим правилам: На выход S-сумматора.
Г О , если S
V .
I, если Ь S,
V, ,
В блоке 5 по анализу величин r , V, и входного переноса f ,-, формируетс  выходной перенос f; и адрес блока 17 хранени  констант.
В каждом из блоков 17 хранени  констант группы размещены константы вида К 0,1 - S, 1 - s , причем, константы - S и 1 - S хран тс  в дополнительном коде.
Блок 4 формировани  переноса может быть реализован согласно прототипу в виде блока посто нной пам ти или комбинационным.
Каждьй из группы шифраторов 11 формирует на своих выходах двоичный код величины, поступивший на вход, по соответствующим основани м.
О, если
i S если S-1,
(4)
Сумматор работает в два такта. По входу 7 триггер 25-блока 5 ус- танавливаетс  в исходное (нулевое) положение,
В первом такте по входу 2 подаетс  первый тактовый сигнал, открьюаю- щий коммутаторы 1 и 6 первой и второй групп по первым ии юрмационным входам Операнды а- .:и Ь- с входов 20 и 21 сумматора проход т через коммутаторы групп 1 и 16 через дешифраторы 18 и 19 первой и второй групп и поступают на входы матриц элементов И группы, на выходах которых образуетс  сумма (а.+Ь) по соответствующим основани м. Блоки 10 элементов ИЛИ группы преобразуют ре
зулнтат суммировани  с выходов матриц 9 элементов И группы в код один из р. , который поступает на входы блока 4 формировани  переноса и на входы соответствующих шифраторов 11 группы, где по каждому основанию об разуетс  двоичный код Через врем , определенное временем задержки сра- батьшани  элементов блоков 1, 18, 9, ;10 и 11, первый тактовый сигнал пройд  элемент ИЛИ 14 и элемент 15 задержки поступит на входы приема информации регистров 12 группы и запишет в них. результат суммировани 
и сигнал переноса f в следующий S-й разр д
. V,. V V; - f,-., V. (6)
Через открытые по вторым информационным входам коммутаторы 1 и 16 групп и одна из констант с блоков 17 группы и содержимое регистров 12 группы проход т дешифраторы 18 и 19 групп и поступают на входы матриц 9 группы, на выходе которых формируетс  результат (а;+Ь, +К). На блоках элементов ИЛИ 10 группы и шифраторах 11 группы результат суммировани  преобразуетс  в код (1 из Р;), а затем, в код COKj который заноситс  на регистры 12 группы.

Claims (1)

  1. Формула изобретени 
    S-й сумматор, содержащий первую группу коммутаторов, блок формировани  переноса, блок формировани  коррекции , группу матриц элементов И, группу блоков элементов ИЛИ,группу шифраторов, группу регистров, первую и вторую группы дешифраторов, причем выходы дешифраторов первой и второй группп соединены соответственно с первыми и вторыми группами входов соответствующих матриц элементов И группы, В1зкоды которых соединены с входами соответствующих блоков элементов И группы, выходы которых соединены с входами соответствующих шифраторов группы и соответству- гацими входами блока формировани  переноса , выходы перекоса и услови 
    5
    62306
    На этом заканчиваетс  первый такт работы сумматора.
    Во втором такте по входу 3 подаетс  второй тактовый сигнал, открывающий коммутаторы 1 и 16 первой и второй групп по вторым информационным входам. К этому моменту времени блок 4 формировани  переноса вьщал
    10 блок 5 сигналы v и vj, сформированные в соответствии с (4), а блок 5 на основе этих сигналов и значени  сигнала f,-., (Оили) сформировал. адрес (А) блоков 17 хранени  кон- 15 стант по правилу
    () ()
    , (к -S)
    V. ()
    (5)
    распространени  переноса которого соединены соответственно с первым и вторым информационными входами блока 25 формировани  коррекции, третий информационный вход которого соединен с входом переноса сумматора, вход запуска и выход переноса которого соединены соответственно с входом сбро- 0 са и первым выходом блока формировани  коррекции, первый и второй тактовые входы сумматора соединены соответственно с первыми и вторыми управл ющими входами коммутаторов первой 5 группы, выходы регистров группы  вл ютс  выходом суммы сумматора, о т - личающийс  тем, что, с целью уменьшени  объема оборудовани , он содержит элемент задержки, эле- 0 мент ИЖ, вторую группу коммутаторов и группу блоков хранени  констант, причем второй выход блока формировани  коррекции соединен с адресными входами блоков хранени  констант 5 группы, входы первого слагаемого группы сумматора и выходы блоков хранени  констант группы подключены соответственно к первым и вторым информационным входам соответствующих 0 коммутаторов первой группы, выходы которых соединены с входами соответствующих дешифраторов первой группы, входы второго слагаемого группы сумматора и выходы регистров группы под- 5 ключены соответственно к первым и вторым информационным входам соответствующих коммутаторов второй группы , выходы которых соединены с входами соответствующих дешифраторов второй группы, первый и второй тактовые входы сумматора соединены соответственно с первым и вторым входамн элемента ИЛИ, выход которого через элемент задержки соединен с установоч- тм входом блока формировани  коррекций и с входами разрешени  приеUi 22 (/ js-J-g
    Фи.г
    14623066
    ма регистров группы, информационные входы которых соединены с выходами соответствующих шифраторов группы, первый и второй тактовые входы сумматора соединены соответственно, с первым и вторым управл ющими входами коммутаторов второй группы.
    A(i S)
    ffmSjfA
SU874272587A 1987-07-01 1987-07-01 S-й сумматор SU1462306A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874272587A SU1462306A1 (ru) 1987-07-01 1987-07-01 S-й сумматор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874272587A SU1462306A1 (ru) 1987-07-01 1987-07-01 S-й сумматор

Publications (1)

Publication Number Publication Date
SU1462306A1 true SU1462306A1 (ru) 1989-02-28

Family

ID=21314936

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874272587A SU1462306A1 (ru) 1987-07-01 1987-07-01 S-й сумматор

Country Status (1)

Country Link
SU (1) SU1462306A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское сввдетельство СССР № 1290314, кл. G .06 F 7/72, 1985, Авторское свидетельство СССР № 1285468, кл. G 06 F 7/72, 1985. *

Similar Documents

Publication Publication Date Title
SE8402714L (sv) Sett att koda en felkorrigerande kod samt sett for dataoverforing
JPS6410356A (en) Signal generator
SU662932A1 (ru) Преобразователь р-кода фибоначчи в двоичный код
SU1462306A1 (ru) S-й сумматор
EP0297581A3 (en) Pseudo-noise sequence generator
SU1596463A1 (ru) Устройство дл преобразовани двоичного равновесного кода в полный двоичный код
SU962925A1 (ru) Устройство дл вычислени функции Z= @ х @ +у @
SU1262530A1 (ru) Аналого-цифровое устройство дл вычислени полиномиальной функции
SU995086A1 (ru) Устройство дл сравнени чисел
SU543940A1 (ru) Устройство дл коррекции кодов регистра
SU1541784A1 (ru) Устройство дл обнаружени и исправлени ошибок в интервально-модул рном коде
SU1345350A1 (ru) Устройство дл изменени пор дка следовани двоичного кода
SU1179320A1 (ru) Устройство дл вычислени разности двух чисел
SU851394A1 (ru) Преобразователь двоичного кода вдВОичНО-дЕС ТичНый
SU1191917A1 (ru) Устройство дл вычислени функций двух аргументов
SU1151948A1 (ru) Преобразователь кода системы остаточных классов в позиционный код
SU1376081A1 (ru) Устройство дл сложени
SU1262477A1 (ru) Устройство дл вычислени обратной величины
SU1197092A1 (ru) Адаптивный квантователь
SU1317661A1 (ru) Устройство дл приема и преобразовани двоичного равновесного кода
SU1206767A1 (ru) Устройство дл вычислени функций
RU1791818C (ru) Устройство дл контрол остаточного кода по модулю три
SU1481761A1 (ru) Устройство дл определени старшего значащего разр да
SU1092500A1 (ru) Устройство дл вычислени суммы квадратов К числоимпульсных величин
SU1388995A1 (ru) Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно