SU1451775A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU1451775A1
SU1451775A1 SU874249883A SU4249883A SU1451775A1 SU 1451775 A1 SU1451775 A1 SU 1451775A1 SU 874249883 A SU874249883 A SU 874249883A SU 4249883 A SU4249883 A SU 4249883A SU 1451775 A1 SU1451775 A1 SU 1451775A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shot
nand
information
Prior art date
Application number
SU874249883A
Other languages
English (en)
Inventor
Александр Николаевич Микикечко
Original Assignee
Одесский Гидрометеорологический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский Гидрометеорологический Институт filed Critical Одесский Гидрометеорологический Институт
Priority to SU874249883A priority Critical patent/SU1451775A1/ru
Application granted granted Critical
Publication of SU1451775A1 publication Critical patent/SU1451775A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

Изобретение относитс  к запоминающим устройствам. Целью изобретени   вл етс  расширение области применени  устройства за счет сокращени  времени хранени  информации. Буферное запоминающее устройство содержит блок 1 пам ти, счетчик 2 адресов записи, счетчик 3 адресов чтени , блок 4 сравнени , коммутатор 5, одновибратор 6, управл емый генератор 7, осуществл ющий выдачу информации из блока 1 между циклами записи при готовности приемника, а также одновибратор 8 и триггер 9. Дл  согласовани  работы одновибратора 6 и управл емого генератора 7 при по влении внешнего сигнала записи во врем  считывани  информации запуск одновибратора 6 задерживаетс  на врем  завершени  происход щего в этот момент цикла считывани  (врем  задержки много меньше периода импульсов записи), после чего осуществл етс  вьщача одновибратором импульс сов записи с одновременным запрещением работы генератора 7. Тем самым обеспечиваетс  максимальное сокращение , времени работы буферного устройства в режиме хранени  информации . 2 з.п. ф-лы, 4 шт. su сл i4i СП -ч -ч СП fBtoiR/

Description

1
Изобретение относитс  .к запоминающим устройствам и может быть применено в системах обмена данными, автоматике и вычислительной технике,
Целью изобретени   вл етс  расширение области применени  буферного запоминающего устройства за счет сокращени  времени хранени  информации .
На фиг.1 изображена функциональна  схема предлагаемого устройства; на фиг.2 и 3 - принципиальные схемы одновибратора и управл емого ге- .нератора,соответственно;на фиг.4 - временные диаграммы, по сн ющие работу устройства.
Устройство содержит блок 1 пам ти , счетчик 2 адресов записи,счетчик 3 адресов чтени , блок 4 сравнени , коммутатор 5, одновибратор 6, управл емьй генератор 7, одновибра- тор 8,триггер 9, вход 10 готовности , вход 11 обращени , выходы 12 и 13 одновибратора 6, выход 14 блока 4 сравнени , выходы 15 и 16 управл емого генератора 7, выход 17 одновибратора 8, выход 18 переполнени , выходы 19 и 20 счетчиков 2 и 3, выход 2Г коммутатора 5, информационный вход 22, информационный выход 23 устройства, вход 24 сброса, вход 25 счетных импульсов, вход 26 принудительного пуска и вход сброса.
Одновибратор 6 (см. фиг.2) содержит элементы И-НЕ 27-30, резистор 31, конденсатор 32, элементы И-НБ 33, элемент И 34 и элемент НЕ 35. При поступлении запускающего импульса на вход 11 на выходе 12 выра- батьшаетс  импульс логического О, запрещающий дальнейщую генерацию импульсов считьшани . Затем в отсутствие сигнала задержки (логическа  1 на выходе 15) на выходе 13 вырабатываетс  более короткий импульс записи, поступающий на вход блока 1. При наличии сигнала задержки (логический О на входе 15) выдача импульса на выходе 13 задерживаетс  до по влени  на выходе 15 логической 1. Импульсы на выходах 12 и 13 заканчиваютс  одновременно.
Управл емый генератор 7 (см. фиг.З) содержит элементы И-НЕ 36-39 резисторы 40 и 41, конденсаторы 42 и 43, элементы НЕ 44-47, элемент И-НЕ 48 и элемент И-НЕ 49. При нали
1
10
15
20
25
55 30
35
40
45
50
517752
чии на входе 10 и выходах 12 и 14 сигналов логической 1 управл емый генератор вырабатывает на выходах 15 и 16 последовательность импульсов с периодом следовани , соответствующим максимальной скорости обмена данными с приемником. При установке хот  бы одного из указанных сигналов в логический О управл емый генератор заканчивает формирование последнего импульса считывани  и затем прекращает свою работу. При подаче короткого импульса логического О на вход 26 управл емый генератор 7 вьщает импульсы на выходах 15 и 16 даже при наличии логического О на выходе 14. Б начале цикла считьшани  генерируетс  импульс логического О на выходе 15, а затем более короткий импульс на выходе 16. Оба указанные импульса заканчиваютс  одновременно .
Адреса записи и считьшани  вырабатываютс  счетчиками 2 и 3 на выходах 19 и 20 соответственно. Изменение состо ни  счетчиков происходит на задних фронтах импульсов, поступающих на выходы 12 и 15.Кроме того , состо ние счетчика 3 может изменитьс  при подаче импульсов на вход 25.
Блок 4 сравнени  при совпадении адресов вырабатывает на выходе 14 сигнал логического О, запрещающий генерацию импульсов считывани  и поступающий также на вход триггера 9.
Ком У1утатор 5 передает на выход 21.адрес от счетчика 2, если сигнал на выходе 15 равен логической 1. В противном случае на выход 21 поступает адрес от счетчика 3.
Одновибратор 8 при поступлении на выход 12 импульса от одновибратора 6 по его заднему фронту вырабатывает на выходе 17 короткий импульс дл  установки триггера 9.
Устройство работает следующим образом .
В исходный момент (t,) счетчики 2 и 3, а также триггер 9 устанавливаютс  в нулевое состо ние, при этом логический О на выходе 14 блока 4 сравнени  запрещает работу управл емого генератора 7, а логическа  1 на выходе 15 разрешает запуск одно- вибратора 6 .
При поступлении на вход 11 импульса от передатчика вначале на выходе
12 одновибратора 6 вырабатьшаетс  импульс логического О, запрещающий работу управл емого генератора 7, а затем на выходе 13 - более короткий импульс, которым информаци  на входе 22 записьгоаетс  в блок 1 пам ти по адресу от счетчика 2 адресов записи.
По окончании импульса на выходе 12 счетчик 2 измен ет свое состо ние . При этом блок 4 сравнени  фиксирует несовпадение адресов и вы- рабатьшает на выходе 14 сигнал логической 1, который совместно с сигналами логической 1 на выходе 12 одновибратора 6 и на входе 10 рарешают генерацию импульсов считывани .
Управл емый генератор 7 аналогично одновибратору 6 вначале вырабатывает импульс логического О на выходе 15 дл  коммутации адреса от счетчика считьшани  на выход 21 и задержки запуска одновибратора 6 при поступлении запускающего импульса во врем  генерации импульсов считывани . Затем на выходе 16 вы- рабатываетс  более короткий импульс осуществл ющий считывание информации из блока 1 пам ти по выходу 23. При этом по выходу 16 импульс считывани  проходит в приемник, сигнализиру  о по влении этой информации .
По окончании цикла считывани  счетчик 3 перемещаетс  в следующзпо позицию, при этом адреса сравниваютс  и сигнал на выходе 14 блока 4 сравнени  становитс  равньм логическому О, запреща  дальнейшую генерацию импульсов считывани .
Описанньм цикл записи-считывани  повтор етс  каждый раз при поступлении на вход 11 запускающего импульса до тех пор, пока на входе 10 готовности имеетс  логическа  1.
Однако, когда приемник вьщает сигнал неготовности (например, при записи накопленного блока информации на магнитную ленту), режим работы предлагаемого устройства измен етс  (t:) .
Логический О на входе 10 запрещает генерацию импульсов считывани  но не преп тствует записи. При этом счетчик 3 считывани  остаетс  в неизменном состо нии, а счетчик 2 записи продолжает перемещатьс .
10
15
0
25
0
5
0
5
0
5
Если сигнал готовности не примет значени  логической 1 до переполнени  блока 1 пам ти, т.е. до того момента, когда вследствие изменени  счетчика 2 адреса совпадут (t), импульс на выходе 17 элемента задержки поступит на вход триггера 9 в тот момент времени, когда сигнал на выходе 14 блока 4 сравнени  равей логическому О. При этом триггер 9 установитс  в единичное состо ние (логический О на выходе 18), сигнализиру  об аварийном состо нии, а вьщача передатчиком запускающих импульсов по входу 11 должна пре- . кратитьс .
Информаци , записанна  к этому моменту в блоке 1, не пропадает и при по влении логической 1 на входе Ю готовности может быть считана в приемник посредством подачи одиночного короткого импульса на вход 26 управл емого генератора 7. При этом после считывани  первого слова сигнал равенства адресов на выходе блока 4 сравнени  становитс  равньм логической 1, разреша  дальнейшую работу управл емого генератора без принудительного запуска . Таким образом, информаци  из блока 1 слово за словом передаетс  в приемник. При неготовности приемника эта выдача приостанавливаетс , но после по влени  сигнала готовности возобновл етс .
Процесс автоматической выдачи информации происходит до тех пор, пока все содержимое блока 1 не перепишетс  в приемник, т.е. когда адрес считывани  станет равным адресу записи .
При необходимости триггер переполнени  может быть сброшен,-, и процесс записи возобновлен сразу же после считывани  в приемник первого слова,
В случае, когда нова  информаци   вл етс  более ценной, чем стара , допустимо после переполнени  продолжить запись в блок 1, одновременно подт гива  адрес считывани  импульсами от передатчика, подаваемыми на вход 25 счетчика 3. При этом тер етс  наиболее стара  информаци .
Сигнал готовности на входе 10 по вл етс  до переполнени  блока 1 (Сз). В этом случае, если началс  цикл записи (логический О на выходе 12)управл емый генератор 7 начине проис- начинаетс  ера- сигнала готовнонает вьфабатывать последовательност импульсов считывани  только после окончани  цикла записи, вызыва  выдачу информаци и на входе 23 в ускоренном темпе. Если запись ходила, считывание зу после по влени  сти.
Импульсна  последовательность от генератора 7 при ускоренной выдаче информации в приемник либо заканчиваетс  при совпадении адресов на счетчиках 2 и 3 (t), либо прерьюа- етс  после поступлени  запускающего импульса на вход 11 одновибратора 6 (t). В последнем случае начавшийс  цикл считывани  очередного байта не обрьшаетс , а заканчиваетс  .своим пор дком, задержива  начало цикла записи на врем  окончани  импульса на выходе 15,
По окончании цикла записи счетчик 2 перемещаетс  на следующую позицию , увеличива  разрыв между адресом записи и адресом считывани , а сигнал логической 1 на выходе 12 одновибратора 6 разрешает дальнейшую генерацию импульсов считывани  . Период между импульсами считывани  на выходе управл емого генератора выбираетс  меньшим периода запускающих импульсов. Поэтому при работе устройства в режиме убыстренного считывани  разрьш между адресами постепенно сокращаетс , доход  до нул , после чего начинаетс  описанный синхронный режим записи-считывани  .

Claims (3)

1. Буферное запоминающее устройство , содержащее блок пам ти, инфор мационные входы и выходы которого  вл ютс  соответствующими входами и выходами устройства, коммутатор, выход которого подключен к адресным входам блока пам ти, счетчик адресов записи, счетчик адресов чтени , блок сравнени , йервый вход которого подключен к выходу счетчика адресов записи и к первому информационному входу коммутатора, второй информационный вход которого подключен к второму входу блока сравнени  и к выходу счетчика адре- сов чтени , вход сброса которого  вл етс  первым входом сброса уст
5
0
5
0
5
0
5
0
5
ройства и подключен к входу сброса счетчика адресов записи, первый одновибратор, триггер, вход сброса которого  вл етс  вторым входом сброса устройства, выход триггера  вл етс  выходом переполнени  устройства , отличающеес  тем, что, с целью расширени  области применени  устройства за счет сокращени  времени хранени  информации, оно содержит управл емый генератор и второй одновибратор, первьй вход которого  вл етс  входом обращени  устройства, первый выход второго одновибратора подключен к входу записи блока пам ти, вход чтени  которого подключен к первому выходу управл емого генератора, второй выход которого подключен к управл ющему входу коммутатора, к первому счетному входу счетчика адресов чтени  и к второму входу второго одновибрат ора, второй выход которого подключен к первому входу.разрешени  управл емого генератора, к счетному входу счетчика адресов записи и к входу первого одновибратора , выход которого подключен к первому установочному входу триггера , второй установочный вход которого подключен к выходу блока.сравнени  и к второму входу разрешени  управл емого генератора, третий и четвертый входы разрешени  которого  вл ютс  соответственно входом принудительного запуска и входом готовности устройства.
2. Устройство по П.1, о т ли - чающеес  тем, что второй одновибратор содержит элементы И-НЕ, элемент И, элемент НЕ, ограничительный элемент, например резистор, и накопительный элемент, например конденсатор, первый вывод которого подключен к выходу первого элемента И-НЕ, к первому входу вто.ро- го элемента И-НЕ и к входу элемента НЕ, выход которого подключен через резистор к второму вьшоду конденсатора и к первому входу третьего элемента И-НЕ, второй вход которого подключен к выходу второго элемента И-НЕ, второй вход которого подключен к выходу третьего элемента И-НЕ, к первому входу элемента И и к первому входу четвертого элемента И-НЕ, выход которого подключен к второму входу элемента Ник первому входу
п того элемента И-НЕ, выход которого подключен к второму входу .четвертого элемента И-НЕ и первому входу первого элемента И-НЕ, второй вход первого элемента И-НЕ, второй вход п того элемента И-НЕ, выход третьего элемента И-НЕ и выход элемента И  вл ютс  соответственно вторым входом, первым входом, первым выходом и вторым выходом второго одновибратора.
3. Устройство по п.1, о т л и - чающеес  тем, что управл емый генератор содержит элементы И-НЕ, элементы НЕ, ограничительные элементы, например резисторы, и накопительные элементы, например конденсаторы , первый выход первого из которых подключен к первому входу первого элемента И-НЕ, к выходу первого элемента НЕ и к входу второго элемента НЕ, выход которого подключен через первый резистор к второму выводу первого конденсатора и к первому входу второго элемента И-НЕ, второй вход которого подключен к входу третьего элемента НЕ и к выходу первого элемента И-НЕ, второй
8
вход которого  вл етс  первым выходом управл емого генератора и подключён к выходу второго элемента И-НЕ и к первому входу третьего элet мента И-НЕ, выход которого подключей к первому входу четвертого элемента И-НЕ, выход которого подключен.к второму входу третьего элемента И-НЁ
и к входу первого элемента НЕ, выход третьего элемента НЕ  вл етс  вторым выходом управл емого генератора и подключен через второй резистор к первому выводу второго конденсатора и к первому входу п того элемента И-НЕ, выход которого подключен к второму входу четвертого элемента И-НЕ, второй вход п того элемента И-НЕ подключен к выходу шестого элемента И-НЕ, первый вход которого подключен к выходу четвертого элемента НЕ, второй вывод второго конденсатора подключен к общей шине, третий и четвертый входы п того элемента И-НЕ, вход четвертого элемента НЕ и второй вход шестого элемента И-НЕ  вл ютс  соответственно четвертым, третьим, вторым и первым входами разрешени  управл емого генератора.
(pus.Z
(pejf.3
SU874249883A 1987-06-04 1987-06-04 Буферное запоминающее устройство SU1451775A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874249883A SU1451775A1 (ru) 1987-06-04 1987-06-04 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874249883A SU1451775A1 (ru) 1987-06-04 1987-06-04 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1451775A1 true SU1451775A1 (ru) 1989-01-15

Family

ID=21306210

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874249883A SU1451775A1 (ru) 1987-06-04 1987-06-04 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1451775A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 583476, кл. G 11 С 11/00, 1976. Авторское свидетельство СССР № 1048515, кл. G 11 С 19/00, 1982. *

Similar Documents

Publication Publication Date Title
KR960018931A (ko) 페이지-인 버스트-아웃 피포(pibo fifo) 시스템
SU1451775A1 (ru) Буферное запоминающее устройство
SU1594536A1 (ru) Устройство дл прерывани программ
SU1501167A1 (ru) Буферное запоминающее устройство
SU1513525A1 (ru) Устройство дл контрол пам ти
SU805483A1 (ru) Устройство дл задержки импульсов
SU1441374A1 (ru) Устройство дл вывода информации
JP2730275B2 (ja) 高速感熱波形記録装置
SU1661837A1 (ru) Буферное запоминающее устройство
SU1642474A1 (ru) Устройство дл контрол последовательности событий
SU1654875A1 (ru) Буферное запоминающее устройство
SU1280608A1 (ru) Устройство дл сравнени чисел
SU1283850A2 (ru) Буферное запоминающее устройство
SU1575190A1 (ru) Устройство дл управлени динамической пам тью
US5483648A (en) Circuit for determining the arrival times of control signals supplied to microprocessors
SU575653A1 (ru) Устройство дл сор жени цифровой вычислительной машины с внешним накопителем
RU1807521C (ru) Устройство дл управлени регенерацией в полупроводниковой динамической пам ти
SU1095242A1 (ru) Устройство поиска и контрол адреса страницы дл доменной пам ти
RU1798901C (ru) Однотактный умножитель частоты
SU1755288A1 (ru) Устройство дл сопр жени
SU1238165A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1290423A1 (ru) Буферное запоминающее устройство
SU1656674A1 (ru) Формирователь сетки частот
SU1151975A1 (ru) Устройство дл управлени пам тью
SU1310776A1 (ru) Устройство дл программного управлени и контрол циклическими процессами