SU1444821A1 - Device for forming random number histogram - Google Patents

Device for forming random number histogram Download PDF

Info

Publication number
SU1444821A1
SU1444821A1 SU874236258A SU4236258A SU1444821A1 SU 1444821 A1 SU1444821 A1 SU 1444821A1 SU 874236258 A SU874236258 A SU 874236258A SU 4236258 A SU4236258 A SU 4236258A SU 1444821 A1 SU1444821 A1 SU 1444821A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
histogram
synchronizer
Prior art date
Application number
SU874236258A
Other languages
Russian (ru)
Inventor
Юрий Евгеньевич Алыпов
Сергей Владимирович Фатиков
Дмитрий Глебович Евсеев
Original Assignee
Уфимский авиационный институт им.Серго Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Уфимский авиационный институт им.Серго Орджоникидзе filed Critical Уфимский авиационный институт им.Серго Орджоникидзе
Priority to SU874236258A priority Critical patent/SU1444821A1/en
Application granted granted Critical
Publication of SU1444821A1 publication Critical patent/SU1444821A1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Изобретение относитс  к вычислительной и информационной измерительной технике и может быть использовано дл  формировани  гистограммы упор доченной последовательности случайных чисел. Целью изобретени   вл етс  упрощение устройства. Устройство содержит синхронизатор 1 , регистр 2, накапливающий сумматор 3, л элементы 4, 5 сравнени , блок 6 пам ти , счетчики 7, 8, элемент ИСКГПО- ЧАЩЕЕ ШШ 9, индикатор 10. В устройстве формируютс  столбцы гистограммы последовательно. Упор доченные реализации случайной величины записаны в блок пам ти 6. В регистре 2 хранитс  значение правой границы первого интервала гистограммы. В счетчике 7 формируютс  значени  адресов  чеек блока пам ти 6, содержащих реализации . При попадании текущей реализации в рассматриваемый интервал гистограммы , т.е. когда реализаци  меньше его правой границы, записанной в сумматоре 3, содержимое счетчика 8 уве- личиваетс  на единицу. Если очередна  реализаци  превьшает правую границу текущего интервала, на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9 формируетс  импульс. По этому иьшульсу содержимое счетчика 8, равное значению ;, соответствующего столбца гистограммы. с сл 1 4 4i 00 KDThe invention relates to a computational and informational measuring technique and can be used to form a histogram of an ordered sequence of random numbers. The aim of the invention is to simplify the device. The device contains synchronizer 1, register 2, accumulating adder 3, l elements 4, 5 of comparison, memory block 6, counters 7, 8, element ISKGPO-DUCH 9, indicator 10. In the device, the histogram columns are formed sequentially. The ordered implementations of the random variable are recorded in memory block 6. In register 2, the value of the right border of the first histogram interval is stored. In the counter 7, the values of the addresses of the cells of the memory block 6 containing the implementations are generated. When the current implementation hits the considered interval of the histogram, i.e. when the implementation is less than its right-hand boundary, recorded in adder 3, the contents of counter 8 are incremented by one. If the next implementation exceeds the right boundary of the current interval, an output pulse is generated at the output of the EXCLUSIVE OR 9 element. For this reason, the content of counter 8 is equal to the value of;, the corresponding column of the histogram. from sl 1 4 4i 00 KD

Description

воспроизводитс  на индикаторе 10. Кроме того, содержимое сумматора 3 увеличиваетс  на величину,ширины интервала гистограммы. Счетчик 8 приreproduced on the indicator 10. In addition, the contents of the adder 3 is increased by the value of the width of the histogram interval. Counter 8 when

этом устанавливаетс  в единицу дл  подготовки к формированию следующего столбца. I ил.this is set to one to prepare for the formation of the next column. I il.

Изобретение относитс  к вычисли- .тельной и информационной измерительной технике и может быть использовано дл  формировани  гистограммы упор доченной последовательности случайных чисел.The invention relates to computing and information measurement technology and can be used to form a histogram of an ordered sequence of random numbers.

Целью изобретени   вл етс  упрощение устройства.The aim of the invention is to simplify the device.

На чертеже приведена функциональна  схема устройства.The drawing shows a functional diagram of the device.

Устройство содержит синхронизатор I, регистр 2, накапливающий сумматор 3, элементы 4, 5 сравнени , блок 6 пам ти, счетчики 7, 8, элемент ИСКЛЮЧАЮЩЕЕ ИГШ 9 и индикатор 10,The device contains synchronizer I, register 2, accumulating adder 3, elements 4, 5 of comparison, block 6 of memory, counters 7, 8, element EXCLUSIVE IGSh 9 and indicator 10,

Устройство р&ботает следующим образом .Device p & bots as follows.

Перед началом работы упор доченные реализации исследуемой случайной величины X записываютс  в  чейки блока 6 пам ти - с первой по N-ю, При поступлении импульса на вход запус- устройства на первом выходе г.инх- ронизатора 1 формируетс .импул с, устанавливающий в ноль счетчики 7 и 8, Кроме того, в сумматор 3 из регистра 2 переписываетс  sHaueiiHe правой граниЩ} А + д тпервого интервала гистограммы, где А лева  граница интервала анализа, Л - ширина интервала гистограммы. По каждому импульсу с второго выхода синхронизатора 1 в счетчике 7 формируетс  значе1ше нового адреса - с первого по N-й. По первому импульсу с третьего выход синхронизатора 1 из блока пам ти б считываетс  реализшщ  Х,поступающа  на второй вход элемента 4 сравнени , на первьй вход которого пода но значение А + & . Если (А + и ) т,е. реализаци  Х, попадает в первый интервал, то на выходе элемента 4 сравнени  формируетс  импульс, посту пающий на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9, на другой вход которого одновременно .поступает импульс с п того выхода синхроьшзатора 1. Кроме тогОдBefore the start of work, the ordered implementations of the random variable X under investigation are recorded in the cells of memory block 6, from first to Nth. When a pulse arrives at the input of the starting device, an impulse is set to zero at the first output of the inochronizer 1. counters 7 and 8; In addition, the right-hand edge of HAeiiHe} A + d of the first histogram interval is written to register 3 from register 2, where A is the left boundary of the analysis interval, L is the width of the histogram interval. For each pulse from the second output of the synchronizer 1 in the counter 7, the value of the new address is formed - from the first to the Nth. In the first pulse, the third output of the synchronizer 1 from the memory block B is read by realizing X, which is fed to the second input of the comparison element 4, at the first input of which A + & . If (A + i) t, e. If X comes to the first interval, then at the output of the comparison element 4 a pulse is formed, which is sent to the input of the EXCLUSIVE OR element 9, to another input of which a pulse from the fifth output of the synchronizer 1 arrives at the same time.

содержимое счетчика 8 увеличиваетс  на едит-щцу. На выходе элемента 9 ИСКЛМЧАРЩЕ ЮЖ единичный и myльc формируетс  в том случае, если на его входах присутствуют разноименные сигналы (I и о). Это произойдет, когда очередна  реализаци  окажетс  больше А + U , На выходе элементаthe contents of the counter 8 is increased by the tip. At the output of element 9 EXCLUSIVELY, the SOUTH is single and it is formed if there are different signals (I and o) at its inputs. This will happen when the next implementation turns out to be more A + U. At the output of the element

Q 9 формируетс  импульс, по которому содержимое счетчика 8, равное значению первого столбца гистограммы, воспроизводитс  на индикаторе 10. Кроме того, содержимое сумматора 3Q 9 a pulse is formed, according to which the contents of counter 8, equal to the value of the first column of the histogram, are reproduced on the indicator 10. In addition, the contents of the adder 3

5 увеличиваетс  на величину &, и на вход элемента 4 сравнение подаётс  значение правой границы второго интервала гистограммы, т.е, устройство переходит к формированию второго5 is increased by the value of &, and at the input of element 4 the comparison is given the value of the right edge of the second histogram interval, i.e. the device proceeds to form the second

Q столбца гистограммы. При этом реализаци  Х{ учитьшаетс  установкой счетчика 8 в единицу, образом, на индикаторе 10 поочередно воспроизвод тс  значени  столбцов гистограммы -Q column histogram. At the same time, the implementation of X {is determined by the installation of the counter 8 in the unit, and the values of the histogram columns are alternately reproduced on the indicator 10

5 с первого по N-й. По окончании считывани  из блока пам ти 6 всех N реализаций на выходе элемента 5 сравнени  формируетс  единичный потенциал, останавливающий работу синхронизатора5 from the first to the Nth. Upon completion of reading from the memory block 6 of all N implementations, a single potential is formed at the output of the comparison element 5, which stops the synchronizer operation

0 1 На этом процесс построени  гистограмм заканчиваетс .0 1 This completes the histogram construction process.

Claims (1)

Формула изобре тени Formula invented shadows Устройство дл  формировани  гистограммы случайных чисел, содержащее два счетчика, синхронизатор, первый выход которого соединен с входом установки 3 О первого счетчика,A device for generating a histogram of random numbers, containing two counters, a synchronizer, the first output of which is connected to the input of the 3 O installation of the first counter, два элемента сравнени  и регистр, отличающеес  тем, что, с целью упрощени  устройства оно содержит блок пам ти, накапливающий сумматор, элемент ИСКЛЮЧАЮЩЕЕ ШИ иTwo elements of comparison and a register, characterized in that, in order to simplify the device, it contains a memory block accumulating an adder, an EXCLUSIVE CHI element and индикатор, причем вход запуска синхронизатора  вл етс  входом запуска устройства, первый выход синхронизатора соединен с входом разрешени an indicator, the synchronizer start input is the device start input, the first synchronizer output is connected to the enable input считывани  регистра, с входами установки в О накапливающего сумматора второго счетчика, вьпсод регистра соединен с входом задани  начапЁ ного значени  накапливающего сумматора, информационный вход которого  вл етс  входом задани  ширины интервала гистограммы устройства, выход сумматора соединен с первым входом первого элемента сравнени , второй вход которого соединен с выходом блока пам ти, второй выход синхронизатора соединен со счетным входом первого счетчика, выход которого соединен с адресным входом блока пам ти и первым входом второго элемента сравнени , второй вход которого  вл етс  входом задани  числа реализаций устройства, выход второго элемента сравнени  соединен с входом остано448214register reading, with the installation inputs in O of the accumulating adder of the second counter, the register register is connected to the input of the starting value of the accumulating adder, whose information input is the input of the device histogram interval width, the output of the adder is connected to the first input of the first comparison element, the second input of which connected to the output of the memory unit, the second output of the synchronizer is connected to the counting input of the first counter, the output of which is connected to the address input of the memory unit and the first input m of the second comparison element, the second input of which is the input of specifying the number of implementations of the device, the output of the second comparison element is connected to the input of 4448214 ва синхронизатора, третий выход которого соединен с входом разрешени  считьшани  блока пам ти, четвертый выход синхронизатора соединен с тактовым входом первого элемента сравнени , выход которого соединен с первым входом элемента ИСКЛЮЧАКЩЕ Ш1И и со счетным входом второгоa synchronizer, the third output of which is connected to the memory resolution of the memory unit memory, the fourth output of the synchronizer is connected to the clock input of the first comparison element, the output of which is connected to the first input of the element EXCLUSIVE STI and to the counting input of the second 1Q счетчика, вход задани  начальной установки которого соединен с шиной единичного потенциала устройства, п  тый выход синхронизатора соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ1Q counter, the input of which the initial setting is connected to the unit potential bus of the device, the fifth output of the synchronizer is connected to the second input of the EXCLUSIVE element 15 ИЛИ, выход которого соединен с такто вым входом индикатора, с входом , сброса второго счетчика и с тактовым входом накапливающего сумматора, выход второго счетчика соединен с вхо-15 OR, the output of which is connected to the clock input of the indicator, to the input, reset of the second counter and to the clock input of the accumulating adder, the output of the second counter is connected to the input 20 дом значени  столбца гистограммы индикатора .The 20 house value of the indicator histogram column.
SU874236258A 1987-04-27 1987-04-27 Device for forming random number histogram SU1444821A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874236258A SU1444821A1 (en) 1987-04-27 1987-04-27 Device for forming random number histogram

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874236258A SU1444821A1 (en) 1987-04-27 1987-04-27 Device for forming random number histogram

Publications (1)

Publication Number Publication Date
SU1444821A1 true SU1444821A1 (en) 1988-12-15

Family

ID=21300813

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874236258A SU1444821A1 (en) 1987-04-27 1987-04-27 Device for forming random number histogram

Country Status (1)

Country Link
SU (1) SU1444821A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 964653, кл. G 06 F 15/36, 1981. Авторское свидетельство СССР № 995097 кл. G 06 F 15/36, 1981. *

Similar Documents

Publication Publication Date Title
SU1444821A1 (en) Device for forming random number histogram
SU955067A1 (en) Data channel polling device
SU1357944A1 (en) Video signal forming device
SU881727A1 (en) Liscrete information collecting device
SU830377A1 (en) Device for determining maximum number code
SU408313A1 (en) For COMPUTING DEVICE OF AUTOMATIC root locus UNRAVLENIYa1Izobretenie relates to automation and remote control and is designed to investigate the dynamic properties of automatic control systems .Izvestny apparatus for automatically plotting the root locus control system comprising valves, valve group, blocks of memory, the OR circuit, delay circuit, circuit comparison, the adder, the outputs of which are connected to the first inputs of like valves of the first and second groups, the first register, the outputs of which are connected to the first inputs of the corresponding valves of the third group, the second register, the outputs of which are connected to the first inputs of the same name valves of the fourth and fifth groups, the first counter, the outputs of which are connected to the first inputs of the same-name valves of the alkali and seventh groups, the second counter, the outputs of which are connected to the first inputs of like valves of the eighth and ninth groups, triggers and a pulse generator. However, the known devices have insufficient speed, low accuracy of operation and limited functionality .
SU1472912A1 (en) Data input unit
SU1702388A1 (en) Discrete-cosine-transform processor
SU1524067A1 (en) Device for median filtering of two-dimensional arrays
SU1185351A1 (en) Device for processing images
SU741321A1 (en) Read-only storage
SU1688453A1 (en) Device for for forming of "window"-type signal
SU1059559A1 (en) Device for implementing input of information from discrete-type transduers
SU968804A1 (en) Device for determining extremum numbers
SU1387004A2 (en) N-sensors-to-computer interface
SU543933A1 (en) Device for displaying information
RU1827713C (en) Delay device
SU792291A1 (en) Shift register monitoring device
SU1160433A1 (en) Correlation meter of delay time
SU1176346A1 (en) Device for determining intersection of sets
SU1328830A1 (en) Device for shaping symptoms of images being recognized
SU911506A1 (en) Device for ordering data
SU1288705A1 (en) Device for allocating memory resources in computer complex
SU1168958A1 (en) Information input device
RU1770962C (en) Device for identification of magnetic cards