SU1413629A1 - Устройство приоритетной селекции сигналов - Google Patents
Устройство приоритетной селекции сигналов Download PDFInfo
- Publication number
- SU1413629A1 SU1413629A1 SU874180976A SU4180976A SU1413629A1 SU 1413629 A1 SU1413629 A1 SU 1413629A1 SU 874180976 A SU874180976 A SU 874180976A SU 4180976 A SU4180976 A SU 4180976A SU 1413629 A1 SU1413629 A1 SU 1413629A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- inputs
- triggers
- Prior art date
Links
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в вычислительных системах с общим полем запросов . Цель изобретени - расширение функциональных возможностей устройства за. счет формировани одного из выходных сигналов через известное и посто нное врем после возникновени соответствующего запроса и независимо от момента возникновени в.торого запроса. Устройство приоритетной селекции сигналов содержит элементы И 1, 2, триггеры 3, 4, элемент задержки 5, одновибраторы 6, 9, 10, элементы ИЛИ-НЕ 7,8. 1 ил.
Description
/г
О)
f«
со
Од
ю
;о
15
20
25
Изобретение относитс к автоматике и вычислительной технике и может быть использовано В вычислительных системах с общим полем запросов.
Целью изобретени вл етс расширение функциональных возможностей устройства за счет формировани одного из выходных сигналов через известное и посто нное врем после возникновени соответствующего запроса и независимо от момента возникновени второго запроса.
На чертеже приведена структурна схема устройства.
Устройство содержит элементы И 1 2, триггеры 3 и АЭ элемент 5 задержки , одновибратор 6, элементы 7 и 8, одновибраторы 9 и 10, инсЬорма- ционные входы 11 и 12 устройстваэ вход 13 сброса устройства, выходы 14 и 15 устройства.
Устройство приоритетной селекции сигналов работает следующим образом.
При включении питани и подаче сигнала на вход 13 сброса на выходах 14 и 15 устройства устанавливаютс уровни и. Уровни 1 с инверсного выхода одновибратора 6 и пр мого хода триггера 4 формирз ют уровни О на выходах элементов ИЯИ-НЕ 7 и 8. Импульсный или потенциальный входной сигнал запроса своим перепадом из О в 1 фиксируетс на соответствующем триггере 3 или 4, Уровень О с пр мого выхода триггера 4 поступает на вход элемента ИЛ1Л-НЕ В и устанавливает на его выходе уровень 1 , который блокирует прохождение за вки через элемент ИЛИ-НЕ 7 и запускает одновибратор 10, выходной импульс с инверсного выхода которого через элемент 2 возвращает триггер 4 в исходное состо ние. Уровень 1 с инверсного выхода триггера 3 запускает одновибратор 6, отрицательный импульс с инерсного выхода которого устанавливат уровень 1 на выходе элемента ЛИ-НЕ 7, чем запрещает на врем длительности выходного импульса одно- ибратора 6 прохождение за вки с вы-50 ода триггера 4 через элементы ЩШ-. Е В. Кроме этого, уровень 1. с инерсного выхода триггера 3 поступает а вход элемента 5 задержки и через
30
35
40
45
0
5
0
5
0
5
0
5
состо ние. Д: ительность импульса одно- вибратора 6 должна быть больше длительности им пульса одновибраторов 9 и 10. Задержка элемента 5 должна быть больше длительности i-iMnynbcoB одно- вибраторов 9 и 10.
Таким образом, сигнал на выходе 14 устройства всегда формируетс через врем задержки элемента 5 после прихода сигнала запроса на вход 11. Сигнал на выходе 15 устройства формируетс либо после прихода сигнала запроса на вход 12, когда уровень О с пр мого триггера 4 . вл етс на входе элемента ИЛИ-НЕ В раньше, чем уровень О с инверсного выхода одновибратора 6 на входе элемента ИЛИ-НЕ 7, либо по окончании формировани сигнала одновибратора 65 когда уровень О на выходе одно- вибратора 6 возникает ранее, чем аналогичный уровень на выходе триггера 4. При одновременном по влении уровней о на выходах триггера 4 и одновибратора 6 триггерна схема элементов ИПИ-НЕ 7 и В устанавливаетс в одно из двух своих устойчивых состо ний и разрешает конфликт между одновременными запросами одним из описанных выше спо-собом.
Предлагаема дисциплина обслуживани асинхронных за вок позвол ет, например,, осуществл ть запись информации в буферное запоминающее устройство синхронно с ее поступлением и независимо от асинхронной выборки информации из буфера, что позвол ет отказатьс от входного регистра данных на входе буферного запоминающего устройства.
Claims (1)
- Формула изобретениУстройство приоритетной селекции сигналов, содержащее два триггера, два элемента И, Два одновибратора, причем первые входы первого и второго элементов И соединены с входом сброса устройства, информационные входы которого соединены с тактовыми входами первого и второго триггеров, пр мые выходы первого и второго одно- вибраторов вл ютс выходами устройства , инрзерсные выходы первого и втоврем ее срабатывани запускает одно-55 рого одновпбраторов соединены с втовибратор 9; выходной импульс с сного выхода которого И1 возвращает триггеринвер- рез элемент в исходноерыми входами первого и второго элементов И соответственно, выходы которых соединены с единичными входамисоответственно первого и второго триггеров, информационные входы которых и входы разрешени первого и второго одновибраторов соединены с вхо- дом логической единицы устройства,- отличающеес тем, что, с целью расширени функциональных возможностей за счет формировани одного из выходных сигналов через известное и посто нное врем после возникновени соответствукщего запроса и независимо от момента возникновени второго запроса, устройство содержит элемент задержки, третий одновибра- тор и два элемента ИЛИ-Н.Е, причемпр мой выход второго триггера соединен с первым входом первого элемента ИПИ-НЕ, выход которого соединен с запускающим входом второго одновибра- тора и с первым входом второго элемента РШИ-НЕ, выход которого соединен с вторым входом первого элемента ИЛИ-НЕ, второй вход второго элемента ИЛИ-НЕ соединен с инверсным выходом третьего одновибратора, запускак ций вход которого соединен с инверсным выходом первого триггера и входом элемента задержки, выход которого соединен с запускающим входом первого одновибратора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874180976A SU1413629A1 (ru) | 1987-01-12 | 1987-01-12 | Устройство приоритетной селекции сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874180976A SU1413629A1 (ru) | 1987-01-12 | 1987-01-12 | Устройство приоритетной селекции сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1413629A1 true SU1413629A1 (ru) | 1988-07-30 |
Family
ID=21280316
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874180976A SU1413629A1 (ru) | 1987-01-12 | 1987-01-12 | Устройство приоритетной селекции сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1413629A1 (ru) |
-
1987
- 1987-01-12 SU SU874180976A patent/SU1413629A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1091162, кл. G 06 F , 1983. Авторское свидетельство СССР № 1187166, кл. G 06 F 9/46, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1413629A1 (ru) | Устройство приоритетной селекции сигналов | |
SU1764153A1 (ru) | Устройство задержки пр моугольных импульсов | |
SU1273964A1 (ru) | Ячейка дл выделени элементов изображений подвижных объектов | |
SU1651297A1 (ru) | Устройство дл формировани гистограмм | |
RU2224321C1 (ru) | Реле синхронизации | |
SU1462330A1 (ru) | Устройство дл ввода информации | |
SU1064441A1 (ru) | Формирователь длительности импульсов | |
SU1485259A1 (ru) | Устройство управления обращением к памяти | |
SU1300532A1 (ru) | Устройство дл определени направлени движени объектов | |
RU2042187C1 (ru) | Устройство для формирования распределения равномерно целочисленных псевдослучайных величин | |
SU1656567A1 (ru) | Устройство дл распознавани образов | |
SU420131A1 (ru) | Троичный синхронный триггер с раздельными входами | |
SU1506524A1 (ru) | Формирователь импульсов | |
SU1621059A1 (ru) | Устройство дл обработки изображений объектов | |
RU2053545C1 (ru) | Устройство для последовательного опроса источников информации | |
SU1432540A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
RU1790780C (ru) | Устройство дл ввода информации от датчиков | |
SU1614023A1 (ru) | Устройство дл считывани изображений | |
SU1156045A1 (ru) | Устройство дл синхронизации системы обмена информацией | |
SU955065A1 (ru) | Устройство дл обслуживани запросов | |
SU1150740A1 (ru) | Формирователь одиночного импульса | |
SU1709532A1 (ru) | Многокодовый шифратор М-импульсного кода | |
SU875374A1 (ru) | Устройство дл сопр жени | |
SU1511853A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU847506A1 (ru) | Селектор одиночных импульсов |