SU1156045A1 - Устройство дл синхронизации системы обмена информацией - Google Patents

Устройство дл синхронизации системы обмена информацией Download PDF

Info

Publication number
SU1156045A1
SU1156045A1 SU833675361A SU3675361A SU1156045A1 SU 1156045 A1 SU1156045 A1 SU 1156045A1 SU 833675361 A SU833675361 A SU 833675361A SU 3675361 A SU3675361 A SU 3675361A SU 1156045 A1 SU1156045 A1 SU 1156045A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
counter
pulse distributor
Prior art date
Application number
SU833675361A
Other languages
English (en)
Inventor
Людмила Григорьевна Маркитан
Вячеслав Васильевич Положенцев
Валерий Пантелеймонович Хельвас
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU833675361A priority Critical patent/SU1156045A1/ru
Application granted granted Critical
Publication of SU1156045A1 publication Critical patent/SU1156045A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЩШ СИСТЕМЫ ОБМЕНА ИНФОРМАЦИЕЙ, содержащее задающий генератор, распределитель импульсов, счетчик, первый триггер, четыре элемента И, первый элемент ИЛИ, причем выход задающего генератора соединен с первьм входом первого элемента И и с первым входом второго элемента И, второй вход которого соединен с пр мьм выходом первого триггера, инверсный выход которого соединен с вторым входом первого элемента И, выход которого соединен с синхровходом распределител  импульсов, выходы которого с первого по восьмой  вл ютс  группой тактовых выходов устройства, выход второго элемента И соединен с синхро входом счетчика, установочньй вход которого соединен с выходом первого элемента ИЛИ и с нулевым входом первого триггера, выход переполнени  счетчика соединен с первым входом третьего элемента И, выход которого соединен с первьм входом первого элемента ИЛИ, второй вход которого  вл етс  входом начальной установки устройства, выход четвертого элемента И соединен с третьим входом первого элемента ШШ, отличающеес  тем, что с целью расширени  функциональных возможностей за счет обеспечени  переменной длительности cинxpoимпyльcOlJ, в устройство введен второй элемент ШШ, элемент НЕ5 второй триггер, элемент И-НЕ, причем группа входов второго элемента ШШ  вл етс  группой управл ющих входов опроса устройства, выход второго элемента ИЛИ соединен с первым входом элемента И-НЕ, второй вход которого  вл етс  управл ющим входом признака ввода устройства, выход элемента И-НЕ соединен с информационньм входом первого триггера, синхровход которого соединен с выходом втоc;i рого триггера, информационный вход Ф которого соединен с шестым выходом распределител  импульсов, восьмой 4а выход которого соединен с вторым входом третьего элемента И, выход заР1 дающего генератора соединен с входом . элемента НЕ, выход которого соединен, с синхровходом второго триггера и с первьм входом четвертого элемента И, второй вход которого  вл етс  входом внешней синхронизации устройства.

Description

Ичобретеиие отиог.итс  к вычислиTe .ribHoii технике и может быть исполь;1овано при разработке упрапл ющих вы числительных машин. Целью изобретени   вл етс  расширение функ1и:о11альных возможностей за счет обеспечени  переменной длительности синхроимпульсог{. На фиг. Г приведена схема устройства; на фиг. 2 - временна  диаграмма его работы. Устройство содержит задагаций ген ратор 1, распределитель 2 импульсов счетчик 3, триггеры А и 5 элементы И 6 и 7, элемент И-НЕ 8., элемент НЕ элементы ИЛИ 10 и 11, элементы И 12 и 13, группу 14 управл ющих входов опроса, управл ющий вход 15 признака ввода, вход 16 внешней синхронизации , вход 17 начальной установки , группу 18 выходов устройства Устройство работает следующим образом . В исходном состо нии счетчик 3 и триггер 4 сигналом по входу 17 начал ной установки устанавливаютс  в нулевое состо ние. Потенциалами с выходов триггера 4 через элемент И 6 разрешено поступление импульсов с выхода задающего генератора 1 на вход распределител  2 импульсов, а через элемент И 7 запрещено поступл ние импульсов задающего генератора на вход счетчика 3. При этом в каче ве триггеров должны быть использова ны триггеры с установкой по фронту сигнала на синхровходе. Управл ющий сигнал по одному из входов группы 14 через элемент ИЛИ поступает на первый вход элемента И На его второй вход подаетс  сигнал по входу 15 признаки ввода с сигналом с выхода триггера 5 триггер 4 устанавливаетс  в единичное состо ние , блокиру  тем самым на элементе И 6 поступление тактовых импульсов от генератора 1 на вход распределител  2 импульсов и разреша  их пост ление через элемент И 7 на вход сче чика 3, Триггером 5 осуществл етс  сдвиг (задержка) тактового импульса Тб на 1/2 периода. Така  необходимость обусловлена задержкой тактово го импульса на выходе распределител  2 импульсов относительно соответ етвук дего импульса с выхода генера ,тора 1 . Таким 1)брамом, на выходе распределител  2 импул1)сов формируетс  импул1 сна  последовательность тактовых сигналов Т1-Т8 с периодом повторени  определ емым периодом выходных тактовых импульсов задающего генератора 1. При этом необходимо учитывать временную задержку между выходным импульсом генератора и соответствующим тактом, сформированным распределителем 2 импульсов. Эта задержка обусловлена задержкой на элементе И 6 и распределителе 2 импульсов. При час.тоте генератора 6,4 мГц (т.е. период выходных импульсов генератора 150 не) така  задержка может составл ть более 1/2 периода, как это показано на временной диаграмме (фиг.2). При этом условно принимаетс , что положительный фронт тактового импульса на выходе распределител  2 импульсов формируетс  от отрицательного фронта выходного сигнала генератора. Управление тактовыми импульсами на входах элементов И 6 и 7 осуществл етс  таким образом, что переключение тактовой частоты от генератора 1 производитс  только в момент времени, когда в распределителе 2 импульсов сформирован полностью тактовый сигнал Т6 и передний фронт тактового сигнала Т7. При этом исключаетс  укорочение тактовых импульсов генератора 1 сигналом блокировки на элементах И 6 и 7. В таком состо нии устройство остаетс  до поступлени  на вход устройства сигнала внещней синхронизации по входу 16. Этим сигналом,простробированном на элементах И 12 и ШВД 10 импульсом генератора сбрасываютс  триггер 4 и счетчик 3. При этом на вход распределител  2 импульсов возобновл етс  поступление импульсов генератора и на его выходе формируетс  задний фронт тактового импульса Т7, а затем и все последукицие. Поскольку триггер 4 сбрасываетс  сигналом внешней синхронизации, поступающим по входу 16, а до его по.ступлени  работа устройства фактически приостановлена, то существует опасность останова ЦВМ при отказе одного из внешних устройств или линии передачи этого сигнала между внешним устройством и ЦВМ. Дл  устранени  подобного случа  счетчик 3 подсчитывает импульсы задающего ге

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ СИСТЕМЫ ОБМЕНА ИНФОРМАЦИЕЙ, содержащее задающий генератор, распределитель импульсов, счетчик, первый триггер, четыре элемента И, первый элемент ИЛИ, причем выход задающего генератора соединен с первьм входом первого элемента И и с первым входом второго элемента И, второй вход которого соединен с прямым выходом первого триггера, инверсный выход которого соединен с вторым входом первого элемента И, выход которого соединен с синхровходом распределителя импульсов, выходы которого с первого по восьмой являются группой тактовых выходов устройства, выход второго элемента И соединен с синхровходом счетчика, устаяовочньй вход которого соединен с выходом первого элемента ИЛИ и с нулевым входом первого триггера, выход переполнения счетчика соединен с первым входом третьего элемента И, выход которого соединен с первьм входом первого элемента ИЛИ, второй вход которого является входом начальной установки устройства, выход четвертого элемента И соединен с третьим входом первого элемента ИЛИ, отличающееся тем, что с целью расширения функциональных возможностей за счет обеспечения переменной длительности синхроимпульсов, в устройство введен второй элемент ИЛИ, элемент НЕ, второй триггер, элемент И-НЕ, причем группа входов второго элемен- л та ИЛИ является группой управляющих 3 входов опроса устройства, выход второго элемента ИЛИ соединен с первым входом элемента И-НЕ, второй вход которого является управляющим входом признака ввода устройства, выход элемента И-НЕ соединен с информационньм входом первого триггера, синхровход которого соединен с выходом второго триггера, информационный вход которого соединен с шестым выходом распределителя импульсов, восьмой выход которого соединен с вторым входом третьего элемента И, выход задающего генератора соединен с входом . элемента НЕ, выход которого соединен, с синхровходом второго триггера и с первьм входом четвертого элемента И,' второй вход которого является входом внешней синхронизации устройства.
SU833675361A 1983-12-15 1983-12-15 Устройство дл синхронизации системы обмена информацией SU1156045A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833675361A SU1156045A1 (ru) 1983-12-15 1983-12-15 Устройство дл синхронизации системы обмена информацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833675361A SU1156045A1 (ru) 1983-12-15 1983-12-15 Устройство дл синхронизации системы обмена информацией

Publications (1)

Publication Number Publication Date
SU1156045A1 true SU1156045A1 (ru) 1985-05-15

Family

ID=21093916

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833675361A SU1156045A1 (ru) 1983-12-15 1983-12-15 Устройство дл синхронизации системы обмена информацией

Country Status (1)

Country Link
SU (1) SU1156045A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Майоров С.А., Новиков Г.И. Структура цифровых вычислительных машин. Л., Машиностроение, 1970, с. 186, рис. 5.9. Авторское свидетельство СССР S 847310, кл. G 06 F 1/04, 1979. *

Similar Documents

Publication Publication Date Title
US4412342A (en) Clock synchronization system
SU1156045A1 (ru) Устройство дл синхронизации системы обмена информацией
US3935475A (en) Two-phase MOS synchronizer
US3551823A (en) Electrical pulse decoders
US4596937A (en) Digital phase-locked loop
SU1378029A1 (ru) Устройство дл формировани импульсов
SU853790A1 (ru) Устройство дл синхронизациииМпульСОВ
SU748841A1 (ru) Устройство дл синхронизации импульсов
RU1798789C (ru) Устройство дл ввода информации
SU813396A1 (ru) Управл емый генератор синхроим-пульСОВ
SU1058081A1 (ru) Устройство синхронизации последовательности импульсов
SU1287163A1 (ru) Устройство дл синхронизации импульсов
SU748831A1 (ru) Синхронизатор импульсов
SU1190502A1 (ru) Устройство дл формировани импульсов разностной частоты
SU1559418A1 (ru) Устройство тактовой синхронизации
SU1734199A1 (ru) Устройство синхронизации импульсов
SU1651285A1 (ru) Многоканальное устройство приоритета
SU1432751A1 (ru) Фазовый синхронизатор
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU1128376A1 (ru) Устройство дл синхронизации импульсов
SU1150740A1 (ru) Формирователь одиночного импульса
SU1121666A1 (ru) Устройство дл вывода информации
SU1275744A1 (ru) Преобразователь бипол рного сигнала в однопол рный
SU1045407A2 (ru) Распределитель импульсов
SU1531185A1 (ru) Устройство синхронизации импульсов