SU1411749A1 - Логический анализатор - Google Patents
Логический анализатор Download PDFInfo
- Publication number
- SU1411749A1 SU1411749A1 SU864089053A SU4089053A SU1411749A1 SU 1411749 A1 SU1411749 A1 SU 1411749A1 SU 864089053 A SU864089053 A SU 864089053A SU 4089053 A SU4089053 A SU 4089053A SU 1411749 A1 SU1411749 A1 SU 1411749A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- group
- output
- analyzer
- code
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл контрол цифровых узлов. Целью изобретени вл етс повышение информативности контрол . Логический анализатор содержит два .цифроаналоговых преобразовател 1 и 2, три мультиплексора 3, 4 и 19, два счетчика 7 и 18, два переключател 9 и 21, два шифратора 10 и 20, блок П отобра:жени , три фильтра 13 - 15 низких частот, блок 16 посто нной пам
Description
(Л
ч|
nU
ko
«w«/
1
ти, генератор 17 импульсов, элемент И 22 и токоограничивающий резистор 23. Контроль цифровых ycTpqttcTB сводитс к получению на экране осцилло- . графа одной из во.сьми типов диаграмм и их анализу. Диаграммы на экране осциллографа представл ют собой набор цифр, расположенных в углах координатной сетки. Кажда цифра соответствует определенному значению сигналов в контрольных точках исследуемой схемы по отногаению к комбинаци м входных или выходных сигналов или внутреннему состо нию схемы. Дл получени диаграммы используютс два цифро- аналоговых преобразовател (ЦАП), К входам ДАЛ подключаютс входные или вькодные сигналы, или сигналы внутреннего состо ни исследуемой схемы. Выходы ЦАП подключаютс к входам горизонтального и вертикального отклонени луча осциллографа. Дл опреде749
.пени значени сигналов в контрольных точках исследуемой схемы используетс канал подсчета луча. Выбор конкретных сигналов производитс многоразр дным щупом. В устройстве предусмотрен одновременный анализ вось- ми, четырех, трех либо одной точки. В соответствии с этим возможны следу- югцие варианты цифр на экране осциллографа . 00-FF; 0-F; 0-7; 0-1. Дл отображени информации с контактов многоразр дного щупа в виде цифр устройство содержит блок посто нной пам ти (БПП). В БПП записана информаци по управлению подсветкой луча осциллографа и движением луча вблизи узлов координатной сетки„ По характеру отображаемой диаграммы можно судить о правильности работы контролируемой схемы, а по искажению диаграмм производить диагностику неисправностей . 5 ил.5 табл.
Изобретение относитс к вычислительной технике и может быть использовано дл контрол цифровых устройств .
Цель изобретени - повышение информативности контрол .
На фиг.1 изображена структурна схема логического анализатора; на фиг.2 - 4 - примеры диаграмм, получаемых с помощью анализатора при контроле некоторых цифровых схем (на фиг, 2 - диаграмма врем -выход че i,- тырехразр дного двоичного счетчика; на фиг.З - диаграмма вход-выход комбинационного преобразовател кода 8-4-2-1 в код 2-4-2-1, на фиг.4 - диаграмма вход-выход дл автомата Уилкса); на фиг.З - формирование на диаграмме двух шестнадцатиричных цифр (1 байт) вблизи узлов координатной сетки.
Логический анализатор содержит первый 1 и второй 2 цифроаналоговые преобразователи (ЦАП), первый 3 и второй 4 мультиплексоры. Обозначены контролируема схема .5 и группа 6 информационных выходов анализатора дл подключени информационных входов контролируемой схемы. Анализатор содер- жит также первый счетчик 7, вход 8 .сброса, первый переключатель 9, первый шифратор 10, блок 11 отображени 8
многоразр дный щуп 12, первый 13, второй 14 и третий 15 фильтры низких частот, блок 16 посто нной пам ти, генератор 17 импульсов, второй счетчик 18, третий мультиплексор 19, второй
шифратор 20, второй переключатель 21, элемент И 22 и токоограничивающий резистор 23.
Логический анализатор работает следующим образом.
Режим работы задаетс переключателем 9,в соответствии с положением которого на выходе шифратора 10 формируетс код управлени . Мультиплексор 3 пропускает на вход первого ЦАП
(в зависимости от режима) код выходного сигнала или код состо ни группы контрольных точек контролируемой схемы 5, в соответствии с кото- рым ЦАП 1 формирует сигнал вертикальной развертки осциллографа Г1, При этом мультиплексор 4 пропускает на вход второго ЦАП 2 код с выхода первого счетчика 7 или код с группы ин
.3
формационных входов 6 устройства,или код группы контрольных точек схемы 5 или код выходного сигнала схемы 5, в соответствии с каждьм из которых ЦАП 2 формирует сигнал горизонтальной развертки блока II отображени .
Таким образом, в зависимости от режима на экране осциллографа могут отображатьс различные- диаграммы контролируемой схемы 5, представленные в таблице.
При проведении анализа контроли- руем схема 5 находитс в рабочем режиме . На нее поступают рабочие входные сигналы, сигнал синхронизации и сигнал начальной установки, поступающий на R-вход. Выбира определенные режимы отображени , оператор имеет возможность получать на блоке )1 требуемую диаграмму. По характеру отображаемой диаграммы можно судить о правильности работы контролируемой схемы, а также по искажению диаграммы производить диагностику неисправностей .
Повышение информативности достигаетс путем отображени в узлах системы координат, определ емой выбранным режимом работы (см.табл.) двоичных, восьмиричных, шестнадцатиричных или дв ух шестнадцатиричных цифр в зависимости от информации, поступающей на входы многоразр дного щупа 12, а также от положени переключател 21. Положение переключател 21 определ ет какое количество контрольных точек схемь 5, которые будут подвергнуты одновременному диагностированию: В - одна точка; О - три точки; Н - четыре точки; 2Н - восемь точек.
В соответствии с этим возможны ; следующие варианты цифр на экране осциллографа 0-1, 0-7, 0-F, 00-FF. Таким образом, кажда цифра или группа Цифр соответствует определенному значению сигналов в контрольных точках схемы 5 .по отношению, к комбинаци м входных или выходных сигналов или внутреннему состо нию схемы 5.
Дл преобразовани кода, поступающего с контактов многоразр дного щупа, в цифры на экране осциллографа используетс блок 16 посто нной пам ти и фильтры 13-15 низких частот.
В блоке 16 посто нной пам ти запи сана информаци по управлению подсветкой луча осциллографа 11 и дви1749
жением луча вблизи узлов координатной сетки. Последовательна выдача сигналов управлени лучом приводит к по влению на экране осциллографа 11 очертани соответствующей цифры.Пример формировани двух цифр (код FA) показан на фиг.5, где Х, Y и Y - сигналы управлени лучом, поступаю« щие соответственно с первого, второго и третьего выходов блока посто нной пам ти; Х сигнал смещени между двум соседними цифрами, поступающий через резистор 23 с выхода элемента И 22; X,, , Y.J рассто ние между соседними узлами координатной сетки .
Коды с переключател 21 и. мультиплексора 19 задают ту область блока
Q 16 посто нной пам ти, где записаны сигналы управлени лучом дл отображени соответствующей цифры. Последовательна выдача этих сигналов обеспечиваетс за счет последовательного
5 нарастани кода счетчика 18, поступающего на младшие разр ды блока 16 посто нной пам ти. Фильтры 13 и 14 низких частот нeoбxoдliмы дл сглажива- . НИН фронтов сигналов управлени двиQ жением луча осциллографа и формировани очертани цифры в виде, удобном дл воспри ти (необходимые размеры и наклон).
Сигнал логического нул с выхода элемента И 22 подключает старшие четыре , разр да многоразр дного щупа {2 к адресным входам блока посто нной пам ти и снимает смещение на горизонтальное отклонение луча осцилло5
графа вблизи узлов координатной сетки . В результате обеспечиваетс формирование изображени старшей цифры слева от младшей (фиг.5). Величина смещени между цифрами обеспечива- етс подбором резистора 23. Если не требуетс проводить анализа контрольных точек схемы (щуп не используетс ) , в диаграммах отображаетс только одна.цифра - ноль (фиг.2 и 3).
Таким образом,- по сравнению с известным устройством значительно повышаетс информативность контрол .Применение таких устройств дает значительный эффект при диагностике микропроцессорных систем, микропрограммных автоматов Уилкса, при контроле микросхем ПЗУ. При диагностике микропроцессорной системы, например, на базе микропроцессора КР580Ж80А мож
ко не только определить по каким адресам извлекаютс команды, но и коды самих команд. При этом необходимо осуществить внешнюю синхронизацию осциллографа по сигнапу микропроцессора Ml .
Сравнива диагра1чму, полученгтую с реальной схемы, с эталонной, можно не только установить правильно ли функционирует схема, но и диагностировать неисправность. Это значительно снижает трудоемкость работ по анализу сложных вычислительных устройств , а следователтьноз повышает производительность контрол .
Claims (1)
- Формула изобретениЛогический анализатор, содержащий два цифроаналоговых преобразовател , два мультиплексора, первый счетчик, первый шифратор, первый переключатель , блок отображени и многоразр дный щуп, причем группы выходов первого и второго мультиплексоров соединены соответственно с группами входов первого и второго цифро- аналогового преобразовател , первые и вторые группы информационных входов первого и второго мультиплексоров попарно объединены и образуют соответственно первую и вторую гр5Ш- пы информационных входов анализатора дл подключени группы выходов и группы контрольных точек контролируемой схемы, треть группа информационных входов второго мультиплексора вл етс третьей группой информационных входов анализатора дл подключени информационных входов контролируемой схемь, группа разр дных выходов первого счетчика соединена с четвертой группой информационных входов второго мультиплексора, счетный вход первого счетчика соединен с входом синхронизации анализатора дл подключени входа синхронизации контролируемой схемы, вход сброса первого счетчика соединен с входом сброса анализатора дл подключени входа сброса контролируемой схемы , подвижный контакт пбрвого переключател подключен к шине нулевого потенциала анализатора.группа замыкающих контактов первого перек.шочател соединена с группой входов первого шифратора , первый йыход которого соединен с адресньпу вкодом первого мультиплекto152025П7496сора, второй и третий выходы первого шифратора соединены с адресными входами второго мультиплексора, выходы первого и второго цифроаналоговых преобразователей подключены соответственно к первому.и второму входам блока отображени , группа входов многоразр дного щупа вл етс четвертой группой информационных входов анализатора дл подключени к контрольным точкам контролируемой схемы, о т личающийс тем5 что, с целью повышени информативности контрол , анализатор-соде.ржит три фильт- ра низких частот, блок посто нной пам тиэ гейератор импульсов, второй счетчик, третий мультиплексор, второй шифратор, второй переключатель, . элемент И и токоограничивающий резистор , причем первый выход блока посто нной пам ти через первый фильтр низких частот подкшочен к входу горизонтальной развертки блока отображени , второй и трети.й вьгходы блока посто нной, пам ти через второй и третий фильтры низких частот подключены к первому входу вертикальной развертки блока отображени , четвертый выход блока посто нной пам ти подключен к входу управлени подсветкой блока отображени , выход генератора импульсов соединен со счетным входом второго счетчика, младшие разр дные выходы которого соединены смладшими адресными входами блока посто нной пам ти, вход сброса второго счетчика соединен с входом сброса анализатора,, старший разр дный выход второго счетчика соединен со счетным входом первого счетчика и первым входом элемента И, группа выходов третьего мультиплексора соединена с группой адресных входов блока посто нной пам ти, группа информационных входов третье-го мультиплексора соединена с группой вьщодов многоразр дного щупа, группа выходов второго шифратора соединена с группой старших адресных входов блока посто нной пам тиs подвижный контакт второго переключател соединен с шиной нулевого потенциала анализатора , группа замыкающих контактов второго переключател соединена с группой входов второго шифра.тора, второй вход элемента И соединен с чет- вертьм замыкающим.контактом второго переключател , выход элемента. И соединен с адресным входом третьего муль3035404550557141типлексора и через токоограничиваютий горизонтальной развертки блока отоб- резистор подключен к второму входу ражеии .О ВЫХОД, код Y,/выход, код YВНУТРЕННЕЕ СОСТОЯНИЕ Q/ВЫХОД КОД YВХОД, КОД X/ВЫХОД, КОД Y ВРЕМЯ /ВЫХОД, КОД YВЫХОД, КОД Y/ВНУТРЕННЕЕ СОСТОЯНИЕ , КОД QВНУТРЕННЕЕ СОСТОЯНИЕ ВНУТРЕННЕ СОСТОЯНИЕ Q0ВХОД, КОД X/ВНУТРЕННЕЕ СОСТОЯНИЕ Q1ВРЕМЯ /ВНУТРЕННЕЕ СОСТОЯНИЕ QПримечание, Режимы, отмеченные знакам +, эффективноиспользуют при большой размерности кодов выходного сигнала и группы контрольных точек , причем младшие разр ды кодов поступают на второй мультиплексор А, а старшие - на первый мультиплексор 3.т123 561eSABcatfФие.2Ч
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864089053A SU1411749A1 (ru) | 1986-07-14 | 1986-07-14 | Логический анализатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864089053A SU1411749A1 (ru) | 1986-07-14 | 1986-07-14 | Логический анализатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1411749A1 true SU1411749A1 (ru) | 1988-07-23 |
Family
ID=21245818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864089053A SU1411749A1 (ru) | 1986-07-14 | 1986-07-14 | Логический анализатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1411749A1 (ru) |
-
1986
- 1986-07-14 SU SU864089053A patent/SU1411749A1/ru active
Non-Patent Citations (1)
Title |
---|
Соботка 3., Старн Я. Микропроцессорные системы. - М.: Энергоиздат, 1981, с.438-441. Авторское свидетельство СССР № 1111166, кл. G 06 F П/00, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1411749A1 (ru) | Логический анализатор | |
SU1410035A1 (ru) | Устройство дл контрол комбинационных схем | |
SU1608668A1 (ru) | Логический анализатор дл регистрации результатов контрол | |
SU1503067A1 (ru) | Коммутатор дискретных сигналов | |
US3909732A (en) | Electronic control utilizing odd or even counts | |
SU920697A1 (ru) | Устройство опроса информационных каналов | |
RU1824645C (ru) | Устройство дл сигнализации | |
SU1096648A1 (ru) | Устройство дл анализа логических состо ний | |
SU448591A1 (ru) | Устройство контрол преобразователей электронных систем | |
US3479552A (en) | Deflection circuits | |
SU1363511A1 (ru) | Устройство дл испытани клавиатур телеграфных аппаратов | |
SU1513487A1 (ru) | Устройство дл считывани графической информации | |
SU1605208A1 (ru) | Устройство дл формировани контрольных тестов | |
SU516192A1 (ru) | Коммутатор | |
SU1372325A1 (ru) | Сигнатурный анализатор | |
SU1501027A1 (ru) | Устройство дл ввода графической информации | |
SU495769A1 (ru) | Многоканальный коммутатор | |
SU1167610A1 (ru) | Устройство дл контрол и диагностики цифровых блоков | |
KR0174502B1 (ko) | 집적소자의 아날로그 스위치 테스트 회로 | |
SU1149265A1 (ru) | Устройство дл формировани тестов диагностики дискретных блоков | |
JPS6110361Y2 (ru) | ||
SU1072034A1 (ru) | Устройство дл ввода информации | |
SU1381517A1 (ru) | Устройство дл контрол логических схем | |
RU1807454C (ru) | Устройство дл контрол параметров | |
SU798908A1 (ru) | Устройство дл слежени заСВЕТОВыМ пЕРОМ |