SU1167610A1 - Устройство дл контрол и диагностики цифровых блоков - Google Patents
Устройство дл контрол и диагностики цифровых блоков Download PDFInfo
- Publication number
- SU1167610A1 SU1167610A1 SU833606223A SU3606223A SU1167610A1 SU 1167610 A1 SU1167610 A1 SU 1167610A1 SU 833606223 A SU833606223 A SU 833606223A SU 3606223 A SU3606223 A SU 3606223A SU 1167610 A1 SU1167610 A1 SU 1167610A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- control
- control unit
- signal
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
1. УСТРОЙСТВО /ЩЯ КОНТРОЛЯ И ДИАГНОСТИКИ ЦИФРОВЫХ БЛОКОВ, содержащее генератор сигнатур, регистр, первый и второй формирователи сигналов , триггер, блок управлени , первый коммутатор, шифратор, генератор тактовых импульсов, блок индикации, причем информационный вход генератора сигнатур соединен с первым информационным входом устройства, информационный выход генератора сигнатур соединен с информационным входом регистра и с первым информационным входом первого формировател сигналов, выходы разр дов регистра соединены с вторым информационным входом первого формировател сигналов, выход первого формировател сигналов соединен с единичным входом триггера, синхронизирующий вход триггера соединен с входом сброса регистра, единичньй выход триггера соединен с первым входом блока управлени , второй вход которого соединен с первым выходом первого коммутатора, второй выход которого соединен с тактовым входом генератора сигнатур, установочный вход которого соединен с певым выходом блока управлени , второй выход которого соединен с управл ющим входом регистра, третий выход бттока управлени соединен с синхронизирующим входом триггера и входом сброса регистра, нулевой вход триггера соединен с четвертым выходом блока управлени , п тый выход которого соединен с первым управл ющим входом первого коммутатора, второй управл ющий вход которого соединен с шестым выходом блока управлени , седьмой выход которого соединен с третьим управл ющим входом первого коммутатора, четвертый управ3 л ющий вход которого соединен с (Л первым тактовым выходом генератора тактовых импульсов, второй тактовый выход которого соединен с первым управл ющим входом второго формировател сигналов, второй управл ющий вход которого соединен с восьмым выходом блока управлени , дев тьй выход которого соединен с третьим управл ющим входом второго формиOi ровател сигналов, первый информаци онный выход которого соединен с О5 первым информационным входом первого коммутатора, третий выход ко- . торого соединен с четвертым управл ющим входом второго формировател сигналов, выход генератора тактовых импульсов соединен с вторым информационным входом первого коммутатора , четвертый и п тый выходы которого соединены соответственно с четвертым и третьим входами блока упрг.Елени , вькод шифратора соединен с информационным входом блока инди
Description
кации, отличающеес тем, что, с целью повышени веро тности обнаружени ошибок и сокращени объема оборудовани , устройство содержит второй коммутатор, распределитель импульсов и третий формирователь сигналов, причем выход распределител импульсов соединен с управл ющим входом блока индикации и первым управл ющим входом второго коммутатора , второй управл ющий вход которого соединен с дес тым выходом блока управлени , п тый выход которого соединен с третьим управл ющи входом второго коммутатора, первый информационный вход которого соединен с вторым информационным входом первого формировател сигналов, управл ющий вход которого соединен с выходом третьего формировател сигналов , первый управл ющий вход которого соединен с третьим выходом блока управлени и п тым управл ющим входом второго формировател сигналов , второй управл ющий вход третьего формировател сигналов соединен с шестым выходом первого коммутатора , второй выход второго формировател сигналов соединен с информационным входом второго коммутатора, выход которого соединен с входом шифратора , первый управл юн ий вход распределител импульсов соединен с первым тактовым выходом генератора тактовых импульсов, второй.тактовый выход которого соединен с вторым управл ющим входом распределител импульсов, третий управл ющий вход которого соединен с единичным выходом триггера, третий, четвертьй и п тый информационные входы первого коммутатора соединены соответственно с вторым, третьим и четвертым информационными входами устройства, управл ющий вход которого соединен с п тым входом блока управлений.
2. Устройство по п. 1, отличающеес тем, что блок управлени содержит триггер, элемент И, элемент ИЛИ, двоичный .счетчик, первый и второй шифраторы, первый и второй дешифраторы, группу элементов И, группу элементов ИЛИ, при10
11
чем единичный вход триггера соединен с управл ющим входом устройства , с первым входом элемента ИЛИ и с первым входом группы элементов ИЛИ, первый вход блока управлени соедине с входом группы элементов И, первый и второй выходы которой соединены соответственно с восьмым и дев тым выходами блока управлени , первый и второй выходы которого соединены соответственно с первым и вторым выходами группы элементов ИЛИ,второй вход блока управлени соединен с первым входом элемента И, второй вход которого соединен с синхронизирующим входом первого дешифратора и с первым выходом первого шифратора , первый вход которого соединен с третьим входом блока управлени , четвертый вход которого соединен с вторым входом первого шифратора , второй выход которого соединен с синхронизирующим входом второго дешифратора, информационна группа входов которого соединена с группой выходов первого шифратора,.первого дешифратора и разр дными выходами двоичного счетчика, разр дные входы которого соединены с выходами группы второго шифратора, входы группы которого соединены с выходами группы первого дешифратора, третий выход блока управлени соединен с первым выходом второго дешифратора, второй выход которого соединен с четвертым выходом блокз управлени , п тьй выход которого соединен с третьим выходом второго дешифратора, выход группы первого и второго дешифраторов соединен с входами группы элемен тов ИЛИ, третий выход которой соединен с нулевым входом триггера, вторы входом элемента ИЛИ и с шестым выходом блока управлени , седьмой выход которого соединен с четвертым выходом второго дешифратора, п тый выход которого соединен с дес тым выходом блока управлени , выход элемента ИЛИ соединен с установочным входом двоичного счетчика, синхронизирующий вход которого соединен с выходом элемента И, третий вход которого соединен с единичным выходом триггера.
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл контрол работоспособности цифровых блоков и схем, а также дл поиска в них неисправностей.
Целью изобретени вл етс повышение веро тности обнаружени ошибо и сокращение объема оборудовани .
На фиг. 1 представлена структурна схема предлагаемого устройства на фиг. 2 - вариант построени генератора сигнатур , на фиг. 3 - вариант функциональной схемы блока управлени } на фиг. 4 - вариант структурной схемы коммутатора; на фиг. 5 - вариант схемы распределител импульсов и временные диаграммы его работы; на фиг. 6 вариант схемы первого коммутатора;на фиг. 7 - схема третьего формировател сигналов и временные диаграммы его работы на фиг. 8-схема второго формировател сигналов; на фиг. 9 - схема генератора тактовых сигналов} на фиг. 10 - алгоритм работы устройства, на фиг .11структурна схема блока управлени
Устройство (фиг. 1) содержит генератор 1 сигнатур, регистр 2, первый формирователь 3 сигналов, триггер 4, блок 5 управлени , второй коммутатор 6, распределитель 7 импульсов, первый коммутатор 8, третий формирователь 9 сигналов, второй формирователь 10 сигналов, генератор 11 тактовых импульсов, шифратор 12, блок 13 индикации, с первого по чертвертый информационные входы 1А-17 устройства, управл ющий вход устройства Пуск.
Генератор 1 сигнатур {фиг. 2) содержит сумматор 18 по модулю два, регистр 19 сдвига, вход 20 тактовых импульсов, вход 21 сигнала Сброс регистра, вход 22 сигнала Ввод ошибки в триггер А ошибки, вход 23 сигнала Сброс триггера 4 ошибки регистра 2 хранени и схемы формировани сигнала рарещени сравнени , вход 24 сигнала Разрешение сравнени с выхода тумблера Е Со сравнением - без сравнени , с которого в положении Со сравнением поступает уровень логической 1, вход 25 сигнала Разрешение сравнени с выхода схемы разрешени сравнени , вход 26 сиг
676102
нала Ввод информации в регистр 2 хранени , единичный выход 27 тригге ра 4 ошибки, разр дные выходы 28. регистра 2 хранени .
5 Блок управлени (фиг. 3) содержит кнопку 29 Пуск, -формирователь 30 одиночного импульса (ФОИ), триггер 31, элемент ЗИ 32, элемент 2ИЛИ 33, двоичный счетчик 34, муль0 типлексор 35, элемент 2И 36, элемент ЗИ 37, элемент 2И-НЕ 38, дешифратор 39, дешифратор 40 управл ющих сигналов, элементы ИЛИ 41-46, элементы 2ИЛИ 47-49, вход 50 тактоs вых импульсов, вход 51 сигнала Одиночный с выхода тумблера в Одиночный-циклический, с которого в положении Одиночный поступает уровень логической 1, вход 52 сигнала Ввод задержки с выхода тумблера F Ввод эадержки-счет, с которого в положении Ввод задержки поступает уровень логической 1, вход 53 сигнала Стоп внешний с
5 выхода тумблера С Стоп-внешний-стоп внутренний, с которого в положении Стоп внешний поступает уровень логической 1, вход 54 сигнала, указывающего на по вление сигнала
0 Старт, вход 55 сигнала, указываю щего на по вление сигнала Стог, вход 56 сигнала Автоконтроль с выхода тумблера А Автоконтроль-работа , с которого в положении Автоконтроль поступает уровень логической 1, вход 57 сигнала Останов по ошибке с выхода тумблера D Останов по ошибке-работа с ошибкой, с которого в положении Останов по ошибке поступает уровень логической 1, вход 58 сигнала Счет с выхода тумблера F Счет-ввод задержки, с которого в положении Счет поступает уровень логической 1, выход 59
сигнала установки и сброса, выход 60 сигнала сброса, выход 61 сигнала сброса, выход 62 сигнала установки, выход 63 сигнала записи кода, выход 64 сигнала записи кода.
Коммутатор 6 (фиг. 4) содержит
триггер 65, элементы 2И-2ИЛИ 66, элементы 2И-4ОТИ 67, входы 68 кода задержки, вход 69 сигнала разреше- ни отображени первого знака, вход
70 сигнала разрешени отображени второго знака, вход 71 сигнала разрешени отображени третьего знака, вход 72 сигнала разрешени отображени четвертого знака, выходы 73 четырехразр дного кода знака . Распределитель 7 импульсов (фиг. содержит регистр 74 сдвига, элемен 2И-4ИЛИ-НЕ 75, вход 76 сигнала низк частоты, вход 77 тактовых импульсов На фиг. 5 изображены также временна диаграмма 78 сигнала низкой частоты , временна диаграмма 79 тактовых импульсов, временна диаграмма 80 сигналов разрешени отображени первого знака, временна диаграмма сигналов разрешени отображени вто го знака, временна диаграмма 82 си налов разрешени отображени третье го знака, временна диаграмма 83 си налов разрешени отображени четвертого знака. Коммутатор 8 (фиг. 6) содержит тумблер Л Автоконтроль работа с антидребезговой схемой 84, тумблер С Стоп внешний - стоп внутренний с .антидребезговой схемой 85, тумбле G ТИ внутренний - ТЙ внешний с ан тидребезговой схемой 86, триггер 87 элементы И 88-93, элементы ИЛИ 94-9 триггер 97, элементы И 98 и 99, вхо 100сигнала Стоп внутренний, вход 101сигнала Старт внутренний, вьк 102сигнала Стоп, выход ЮЗ тактовых импульсов. Формирователь 9 сигналов (фиг.7) содержит триггер 104, элементы 2И 105, триггер 106. На фиг. 7 показаны также временна диаграмма 107 сигнала Сброс, временна диаграммы 108 сигнала Стоп, временна диаграмма 109 сигнала на выходе триггера 104,.временна диаграмма 110 сигнала разрешени сравнени . Формирователь 10 (фиг. 8) содержит двоично-дес тичный реверсивный счетчик 111, регистр 112 хранени , переключатель 113, кнопку 114, элемент ЗИ 115. Генератор 11 тактовых импульсов (фиг. 9) содержит элемент 2И-НЕ 116, резисторы 117-119, элемент 2И-НЕ 120, резонатор 121, элемент 2И-НЕ 122, двоичные счетчики 123126 с произвольным коэффициентом делени , элемент 2И 127, триггеры 128 и 129. Блок 5 управлени (фиг. 11) со .держит триггер.130, элемент ЗИ 131, элемент РШИ 132, двоичный счетчик 133, первый шифратор 134, второй шифратор 135, первый дешифратор . 136, второй дешифратор 137, группу элементов 2И 138 и грулпу элементов ИЛИ 139. Генератор 1 сигнатур, вариант построени которого показан на фиг. 2, предназначен дл формировани сигнатур из входных провер емых последовательностей. Генератор сигнатур состоит из сумматора 18 по модулю два и регистра 19 сдвига. Обратные св зи выбраны согласно неприводимом примитивному многочлену х . + х + х +. Поэтому выходы с 16, 12, 9, 7-го разр дов регистра 19 сдвига соединены с входами сумматора 18 по модулю два. Последний вход сумматора 18 по модулю два соединен с информационным входом 14, на который подаетс провер ема последовательность. Выход сумматора 18 по модулю два соединён с входом регистра 19 сдвига, тем самым замыкаетс цепь обратной св зи. В устройстве регистр 19 сдвига построен на микросхемах 133ИР1, а сумматор 18 по модулю два собран на микросхемах 133ЛП5. Регистр 2 (фиг. 2) предназначен дл хранени кода сигнатуры, формируемой генератором 1. В качестве регистра 2 может быть использован регистр, имеющий входы С, D и R (т.е. входы разрешени записи, информационный и сброса). Формирователь 3 сигналов (фиг.2) предназначен, дл сравнени текущей сигнатуры генератора 1 сигнатур с сигнатурой предыдущего цикла, хранимой в регистре 2. В качестве формировател сигналов может быть использована схема сравнени двоичных кодов параллельного типа, например , построенна на схемах ИСКЛЮЧАЮЩЕЕ ИЛИ. В устройстве.дл этого используютс микросхемы 133ЛП5. Триггер 4 (фиг. 2) предназначен Д.ПЯ запоминани С1 гнала, ошибки, свидетельствующей о неравенстве кодой в perriCTpe 19 сдвига и регистре 2. В качестве триггера 4 можно использовать любой триггер D-типа. Блок 5 управлени (фиг. 3) предназначен дл формировани сигналов, управл юи(их всеми узлами устройства . Режим работы блока 5 управлени а также всего устройства, задаетс положением тумблеров, которых в устройстве семь. Тумблеры на фиг и 3 не показаны. Каждый из тумблер может быть в одном из двух положений: А - .Автоконтроль - работа В - Одиночный-циклический, С внешний - стоп внутренний, D - Останов по ошибке - работа с ошибкой, Е - Без сравнени - со сравнением, F - Ввод задержки счет , G - ТИ внутренний - ТИ внешний . Тумблер А определ ет работу .устройства или в режиме автоконтро л или в других режимах, тумблер В работу в одиночном режиме,когда происходит формирование сигнатуры только по одному сигналу Старт, или работу в циклическом режиме, когда по каждому сигналу Старт н чинаетс формирование сигнатуры. Тумблер С коммутирует сигналы Сто внешний или Стоп внутренний, ко рь1й прекращает формирование сигнатур . Тумблер D определ ет прекраще ние работы после того, как последу ща сигнатура не равна предьвдущей , или разрешает продолжение работы с вы вленным несовпадением, тумблер Е - необходимость сравнени последующей и предьщущей сигнатур. В положении Без сравнени он бло кирует работу формировател 3. Тум блер F определ ет режим ввода кода задержки в схему 10 формировани сигнала Стоп или режим формирова ни сигнатуры. Тумблер G коммутирует тактовые импульсы или с внешнего входа 15, или с генератора 11 тактовых импульсов. I К нулевому - двенадцатому входам мультиплексора 35 тумблеры подключ ны следуюш 1м образом. Тумблер А подключен к дес тому входу, тумблер В - к нулевому и дев тому входам, тумблер С - к шестому входу, тумблер D - к входу 57 элемента ЗИ 36, а его выходы - к двенадцатому входу мультиплексора 3 тумблер Е - к первому входу, тумбле F - к третьему входу. К второму и п тому входам мультиплексора 35 подключен уровень логической 1, а к четвертому и одиннадцатому - уровень О. Седьмой и восьмой входы мультиплексора подключены к ком106 мутатору 8 управл ющих сигналов. К входу элемента 36 подключен выход 27 триггера 4 ошибки. Выходы блока 5 управлени подключены к входам узлов устройства. Блок 5 управлени и соответственно все устройство функционируют в соответствии с алгоритмом, показанным на фиг. 10. Состо ние блока 5 управлени задаетс счетчиком 34. Б зависимости от кода, записанного в счетчике ЗА, выполн етс один из операторов, показанных на фиг. 10. Номер состо ни указан на поле оператора. Режим работы блока 5 управлени определ етс входными сигналами, которые подаютс на информационные входы мультиплексора 35, последовательность анализа которых определ етс содержимым счетчика 34 состо ний . Если в счетчике 34 записан код, по которому выбираетс информационный вход мультиплексора 35, на который поступает логическа 1, эта 1 с пр мого выхода мультиЛлекссра 35 поступает на вход элемента 32, разреша прохождение следующего тактового импульса на счетный вход счетчика 34 и на разрешающий вход дешифратора 39 условных переходов, запреща его работу. Одновременно с инверсного выхода мультиплексора 35 инвертированна логическа 1 поступает на разрушающий вход дешифратора 40 управл ющих сигналов, разреша его работу, в результате этого на его выходе, номер которого соответствует коду, поступающему на входы дешифратора 40 с выхода счетчика 34, формируетс сигнал, который вьтолн ет оператор, номер которого равен коду, записанному в данном такте в счетчике 34. I С приходом следующего тактового импульса счетчик 34 переходит в следующее по пор дку состо ние, т.е. его содержимое увеличиваетс на единицу . В соответствии с новьт кодом в счетчике 34 анализируетс следующий -по пор дку информационный вход мультиплексора 35, т.е. блок 5 управлени переходит к вьтолнению следующего по пор дку оператора алгоритма. Если по коду, записанному в счетчике 34, выбираетс информационный вход мультиплексора 35, на который
711
подаетс логический О, то этот же логический О с пр мого вьтхода мультиплексора 35 поступает на вход элемента 32, запреща прохождение следун цего ТИ на счетный вход счетчика 43, и на разрешающий вход дешифратора 39 условных переходов, разреша его работу. Одновременно о инверсного выхода мультиплексора 35 инвертированный логический О поступает на разрешающий вход дешифратора 40 управл ющих сигналов, запреща его работу. А на выходе дешифратора 39, номер которого соответствует коду, поступающему на входы дешифратора 39 с выходов счетчика 34, формируетс сигнал, который поступает на соответствующие входы элементов 42-46, на соответст вующих выходах которых формируетс КОД, который записываетс в счетчик 34 состо ний, причем этот код определ етс соединением этого выхода дешифратора 39 с входами элементов 43-46. Поэтому содержимое счетчика 34 состо ний может как увеличиватьс так и уменьшатьс на произвольное количество единиц, В соответствии с новым кодом в счетчике 34 состо ний анализируетс информационный вход мультиплексора 35, номер которого определ етс содержимым счетчика 34, и блок 5 управлени переходит к выполнению оператора, номер которого не вл етс следующим по пор дку к выполненному предыдущему оператору,
Иа выходах дешифраторов 39 и 40 формируютс управл ющие сигналы, которые непосредственно или через элементы 37, 38 и 47-49 поступают на различные узлы устройства, причем так как номер выполн емого оператора алгоритма (фиг, 10) равен коду, записанному в счетчике 34 состо ний, управл ющие сигналы формируютс На тех выходах дешифраторов 39 и 40, номера которых равн ютс номерам выполн емых операторов.
Коммутатор 6 предназначен дл коммутации кодов с вькода регистра 2 и формировани сигнала Стоп на вход шифратора 12,
На входы.28 элементов 66 коммутатора 6 поступают соответствующие разр ды из регистра 2 (всего 16 разр дов ), а на. входы 68 элементов 66 поступают 16 разр дов с выходов
108
регистров 112 формировани сигнала Стоп, На входы 59 и 60 триггера 6 коммутатора 6 поступают сигналы с блока 5 управлени . При подаче сигнла на вход 60 через коммутатор 6 проходит и отображаетс на блоке 13 индикации код сигнатуры, записанный в регистре 2, а при подаче сигнала на вход 59 - код задержки из регистров 112 дл формировани сигнала Стоп.
Шестнадцать разр дов кода, который необходимо отобразить,.разбиваютс на четыре слова по четыре разр да, После прихода импульса от распределител 7 импульсов на вход 69 на выходы 73 коммутатора 6 поступает первое четьфехразр дное слово, которое затем подаетс на вход шифратора 12 кодов и преобразуетс в нем в семиразр дный код первого знака, который управл ет подсветом семисегментных индикаторов блока 13 индикации. Одновременно сигнал с выхода 69 распределител 7 импульсов поступает на блок 13 и разрещает подсвет первого семисегментного индикатора. Остальные три индикатора при этом не подсвечиваютс , После формировани сигнала на выходе 70 распределител 7 импульсов он поступает на вход коммутатора :6, и на выходах 73 коммутатора 6 формируетс второе четырехразр дное слово, которое в шифраторе 12 преобразуетс в семиразр дный код второго знака, который также поступает на подсвет семисегментных индикаторов блока 13, А сигнал с выхода 70 распределител 7 импульсов поступает на блок 13 и разрешает подсвет только второго семисегментного индикатора. Аналогично сигналы с выходов 71 и 72 распределител 7 импульсов, поступив на входы коммутатора 6, разрешают отображение 3- и 4-го знаков на блоке 13 в соответствии с кодами , 3 и 4-го слов,
Распределитель 7 импульсов работает следующим образом.
На вход 77 постзшают тактовые импульсы с вькода генератора 11 тактовых импульсов, на вход 27 - сигнал с единичного выхода триггера 4 положительный при наличии ошибки. Н вход 76 поступает сигнал мерцани (низкой частоты, например 1 Гц)
911676
от генератора 11 тактовых импульсов . Выходы 69, 70, 71 и 72 распределител 7 импульсов подключены к входам коммутатора 6 и блока 13. При отсутствии ошибки с триггера 5 4 на вход 27 поступает низкий уровень напр жени , и сигнал мерцани с входа 76 не вли ет на работу схемы . На ее выходах поочередно формируютс импульсы. При по влении О ошибки с триггера 4 на вход 27 поступает положительный сигнал, разрешаю|ций прохождение сигналов через элемент 75. В этом случае после формировани импульса на выходе 72 15 работы распределител прекращаетс при уровне логической 1 сигнала и возобновл етс при его уровне логического О.
Коммутатор 8 управл ющих сигналов 20 (фиг. 6) предназначен дл коммутации тактовых сигналов, сигналов Старт и Стоп, поступающих на блок 5 управлени .
Если тумблер А находитс в поло- 25 рении Автоконтроль, а тумблер С в положении ТИ внутренний, то сигнал Старт внутренний с входа 101 через элементы Н 89 и ИЛИ 94 поступает на триггер 97 и взводит JQ его, тем самым разреша прохождение тактовых импульсов через элементы И 98 и 99. Сигналы с входа 77 через элементы И 93 и ИЛИ 96 и выход 50 поступают на блок 5 управлени -, а через элементы 99 и выход 20 - на генератор 1 сигнатур.
При установке тумблера С в положение Стоп внешний (верхнее положение , как показано на фиг. 6) на 40 вход элемента 90 поступает уровень логической 1, которьй разрешает прохождение сигнала Стоп внешний с входа 17 устройства, стробированного внешними тактовыми импульсами, 5 через элементы 90 и 95 на сброс триггера 97 и через выход 102 на фор-мирование сигнала разрешени сравнени .
При установке тумблера С в положение Стоп внутренний (нижнее положение ) на вход элемента .91 поступает уровень логической t v который разрешает прохождение сигнала Стоп 55 внутренний при формировании сигнала Стоп с входа 100 через элементы 91 и 95 на сброс триггера 97
10
10
и через выход 102 на формирователь 9 сигналов.
На входы триггера 87 поступают сигналы с выходов блока 5 управлени , причем при поступлении сигнала с входа 61 разрешаетс прохождение сигналов внешних Старт и Стоп и запрещаетс прохождение сигналов с выхода 103 на блок 10. При поступлении сигнала с входа 62 запрещаетс прохождение сигналов внешних Стйрт и Стоп и разрешаетс прохождение тактовых импульсов с выход 103 на блок 10.
При поступлении сигнала с выхода 59 блока 5 управлени на сброс триггера 97 запрещаетс поступление тактовых импульсов через элемент 98 на блок 10 дл формировани сигнала Стоп и через элемент 99 на генератора 1 сигнатур.
Формирователь 9 сигналов работает следутощим образом.
После нажати кнопки 29 Пуск при вьтолнении второго оператора призводитс установка триггеров 104 и 106 в исходное состо ние. Уровень логического О на выходе 25 запрещает сравнение кодов, которые записаны в регистре 19 генератора 1 сигнатур и регистре 2. После сн ти первой сигнатуры, т.е. после приход да первого сигнала Стоп, в регистре 2 еще записан нулевой код, и поэтому при сравнении его содержимого с содержимым регистра 19 формируетс сигнал ошибки. Формирователь 3 сигналов продолжает быть заблокированным сигналом Разрешение сравнни , так как после прихода первого сигнала Стоп в единичное состо ние устанавливаетс только триггер 104. После прихода второго сигнала Стоп, т.е. после формировани второй сигнатуры, в единичное состо ние переходит триггер 106, тем самым разблокиру схему сравнени . К этому моменту в регистре 2 уже записана сигнатура, полученна в первом цикле, поэтому про50 исходит сравнение сигнатур, полученных в первом и втором циклах.
Формирователь 10 сигналов предназначен дл формировани внутреннего сигнала Стоп, врем по влени которого после сигнала Старт определ етс кодом, предварительно введенным в схему (фиг. 8), и состо Ч из двoичньL. реверсивных сч етчиков 111, регистров 112, переключател 113, кнопки 114 и элементов ЗИ 115 На вход 103 от коммутатора 8 поступают тактовые импульсы высоко частоты (внешние или внутренние в зависимости от режима работы устройства ) . На вход 76 поступают импульсы низкой частоты от генератора 11 тактовых импульсов. С блок 5 управлени на вход 23 поступает сигнал сброса счетчиков 111, на вх 64 - сигнал перезаписи кода регист ров 112 в счетчики 111, на вход 63 сигнал записи кода в регистры 112 со счетчиков 111. С выхода 100 на коммутатор 8 поступает сигнал Стоп внутренний, а с выхода 68 код на входы коммутатора 6. Генератор 11 тактовых импульсов предназначен дл формировани такт вых импульсов высокой и низкой частоты, а также сигнала Старт внутренний. Шифратор 12 предназначен дл пр образовани четырехразр дного кода знака сигнатуры в семиразр дный код, управл ющий подсветом семисег ментных индикаторов диспле 13. Код знака поступает на вход имф ратора 12 с коммутатора 6, а с выхода семиразр дньм код поступает на вход блока 13. Блок 13 индикации предназначен дл отображени сигнатуры в виде четырехбуквенного слова. Устройство работает в следую1цих режимах: одиночный с внешним сигна лом Стоп, одиночный с внутренним сигналом Стоп, циклический с вне ним сигналом Стоп и остановом |На ошибке, циклический с внешним сигналам Стоп и работой с ци.клический с внутренним сигналом Стоп и остановом по ошибке, циклический с внутренним сигналом Ст и работой с ошибкой, последователь ное сравнение двух сигнатур с разл ных блоков (различных точек одного блока), ввод задержки, автоконтроль . Кроме того, устройство в любом из режимов может работать как с внутренними, так и с внешними такт выми импульсами. В одиночном режиме с внешним сигналом Стоп положение тумблеров следующее: А - Работа, В 012 Одиночный, с -.Стоп внешний, D - Положение произвольное, Е сравнени , F - Счет, G положение произвольное. При нажатии кнопки 29 Пуск сигнал с выхода формировател 30 одиночного импульса, пройд через элемент 33, устанавливает в нулевое состо ние счетчик 34 состо ни , а также регистр 19 генератора 1 сигнатур , поступив через выход 21 на его установочный вход. Этот же сигнал устанавливает в единичное состо ние триггер 31, с выхода которого разрешаю ций сигнал поступает на вход элемента 32. Так как в начальном состо нии в счетчике 34 записан нулевой код, блок 5 управлени начинает работу с выполнени оператора нулевого алгоритма (фиг. 10), когда анализируетс состо ние тумблера В, с выхода 51 которого на вход О мультиплексора 35поступает уровень логической 1. Поэтому блок 3 управлени переходит к выполнению первого оператора, когда анализируетс состо ние тумблера Е, который находитс в положении Без сравнени и на выходе которого установлен уровень логической 1. При выполнении второго оператора устанавливаютс в нулевое состо ние регистр 2, триггер 4, триггеры 104 и 106, счетчики 111 и регистры 112, тем самым подготавливав эти узлы к работе. При выполнении третьего оператора анализируетс состо ние тумблера F, который находитс в положении Счет при котором на его выходе установлен уровень логического О, поэтому блок 5 управлени переходит к выполнению п того оператора, который разрешает отображение информации из регистра 2. Дл этого на выходе 60 блока управлени формируетс сигнал, который устанавливает-в исходное состо ние триггер 65 коммутатора 6. Далее блок 5 управлени переходит к вьтолнеиию оператора 6, анализиру состо ние тумблера С, который находитс в положении Стоп внешний при котором на его выходе Установлен уровень логической 1. При выполнении шестого, оператора запрещаетс формирование сигнала Стоп, так как анализируетс вс последовательность от сигнала Старт до сигнала Стоп . 13. Поэтому с выхода 61 сигнал поступает на вход триггера 87 коммутатора Затем блок 5 управлени переходит к выполнению следующего по пор дку седьмого оператору, при выпол нении которого анализируетс состо ние триггера 97, положение которого определ етс приходом сигнала Стар Выполнение седьмого оператора начинаетс только с приходом сигнала Старт, а до этого устройство находитс в.ожидании сигнала Старт, с приходом которого начинаетс формирование сигнатуры провер емой последовательности, котора должна начать поступать на вход 14 устройства , а после прихода сигнала Старт на вход 16 устройства. С приходом сигнала Старт на пр мом выходе триггера 97 устанавлиБаетс уровень логической 1, который разрешает прохождение с выхода 20 коммутатора 8 управл ющих сиг налов на тактовый вход генератора 1 сигнатур и готовит блок 5 управлени к переходу на выполнение восьмого оператора. Формирование сигнатуры продолжаетс до прихода сигнала Стоп внешний. С приходом этого сигнала прекращаетс подача тактовых импуль сов на генератор 1 сигнатур и тем самым заканчиваетс формирование сигнатуры. Сигнал Стоп устанавливает триггер 97 в нулевое состо ние Уровень логического О с пр мого выхода триггера 97 запирает элемен 99. Сигнал с выхода 22 блока 5 упра лени поступает на соответствующий вход триггера 4. Кроме того, сигнал Стоп с выхода 102 коммутатора 8 устанавливает триггер 104 в едини ное состо ние, но не снимает запрет на сравнение содержимого регистров 2 и 19. Поэтому на выходе триггера остаетс уровень логического О. После окончани выполнени восьмого оператора блок 5 управлени переходит к выполнению дев того опе ратора, при котором анализируетс положение тумблера В. Так как тумблер В установлен в п ложение Одиночный, на выходах 26 и 62 формируютс сигналы, которые соответственно перезаписывают сигнатуру из регистра 19 в регистр 2 и запрещают поступление сигналов Старт и Стоп в устройство. Кроме того, сигнал с выхода элемента 48 запрещает прохождение сигналов на счетчик 34 состо ний, устанавлива триггер 31 и счетчик 34 в нулевое состо ние. На этом заканчиваетс работа устройства. На блоке .индикации отображетс сигнатура, так как тактовые импульсы продолжают поступать на вход 77 распределител 7 и myльcoв. Контроль работы провер емого блока заключаетс в сравнении полученной сигнатуры с эталонной. При их совпадении на всех контролируемых точках блок считаетс исправным , при несовпадении в какой-либо одной точке - неисправным. Дл диагностики контролируемых блоков определ етс тот .элемент, в котором сигнатура на входе соответствует заданной, а на выходе нет . Такой элемент считаетс неис-. правным и подлежит замене. Пор док контрол определ етс диагностическими словар ми и инструкци ми по поиску неисправностей дл конкретного устройства. При работе в режиме одиночном с внутренним сигналом Стоп тумблеры необходимо установить в следующие положени : А - Работа, В Одиночный , С - Стоп внутренний , D - положение произвольное,.Е сравнени , F - Ввод задержки , G - положение произвольное. В этом режиме после нажати кноп-. ки 29 Пуск блок 5 управлени работает до состо ни 3 так же, как и в предыдущем режиме. Так как тумблер F находитс в положении Ввод задержки, при котором на его выходе устанавливаетс уровень логической 1, с выхода 59 блока 5 управлени сигнал поступает на коммутатор 8 и сбрасывает триггер 97, тем самым закрыва элементы 98 и 99. Это вызывает запрет прохождени тактовых импульсов на генератор 1 сигнатур (запрет формировани сигнатуры) и формирователь 10 .сигналов дл фор мировани сигнала Стоп. Этот же сигнал устанавливает триггер 65 в . единичное состо ние, тем самым разреша отображение содержимого регистров 112 формировани сигнала Стоп. Кроме того, с выхода 63 поступает сигнал, разрешающий запись
15
в регистры 112 содержимого счетчиков 111.
Из состо ни 3 блок 5 управлени переходит в состо ние 4, а из него снова в состо ние 3. Этот процесс продолжаетс до тех пор, пока тумблер F находитс в положении Ввод задержки. В это врем оператор вводит в схему 10 формировани сигна ла Стоп код, который обеспечивает необходимый временной интервал между сигналами Старт и Стоп внутренний, формируемыми блоком 10 Если необходимо, например, получить сигнал Стоп внутренний через 3482 периода тактовых импульсов, поступающих на вход 103, дл этого переключатель 113 устанавливаетс в положение 1 и нажимаетс кнопка 114 При этом с генератора 11 тактовых импульсов через вход 76 первого элемента 115 ЗИ-НЕ на счетный вход С1, вл ющийс входом сложени , двоично-дес тичного реверсивного счетчика 111 поступают импульсы частотой 1 Гц, которые измен ют состо ние этого счетчика. Код счетчика 111 поступает на вход регистра 112 и записываетс в него, так как на его вход разрешени записи подаютс положительные импульсы с выхода 63. С выхода первого регистра 112 код поступает на первые четыре входа 68 коммутатора 6 и через него на вход шифратора 12, преобразуетс в код подсвета семисегментного индикатора и отображаетс на первом знакоместе. Так как в исходном состо нии счетчики 111 формировани сигнала Стоп бьши сброшеш.т, то на всех знакоместах . отображаютс нули. Первый импульс, поступивший на счетный вход С1 первого счетчика 111, переводит его в состо ние 1 и, следовательно,на первом знакоместе блока 13 высвечиваетс цифра 1. Таким образом, оператор сможет наблюдать изменение состо ние счетчика 111. После поступлени трех импульсов на вход счетчика 111, о чем свидетельствует цифра 3 на первом знакоместе, необходимо отпустить кнопку 114, перевес .ти переключатель 113 в положение 2 снова нажать кнопку 114 и аналогичным образом установить второй счетчик 111 в состо ние 4. Перевод переключатель 113 в положение 3 и
1016
4 аналогично устанавлиютс третий и четвертый счетчики 111 в состо ние 8 и 2, Если оператор не воврем отпустил кнопку 114 и установил число, большее, чем требуетс , то необходимо кнопку 114 нажатой держать до тех пор, пока на нужном знакоместе не по витс нужна цифра. При этом двоично-дес тичный счетчик , каковыми вл ютс счетчики 111, досчитает до 9, а затем перейдет через нулевое состо ние. После ввода необходимого числа в счетчики 111 необходимо отпустить кнопку 114 и перевести тумблер F в положение Счет. Когда блок 5 управлени переходит в состо ние 3, он анализирует положение тумблера F и переходит в состо ние 5. При этом прекращаетс отображение кода, записанного в счетчики 111. Затем блок 5 управлени переходит в состо ние 6, из которого, вследствие установки тумблера С в положение Стоп внутренний, он переходит в состо ние 10, а далее, проанализировав положение тумблера А, через состо ние 11 переходит в состо ние 7, т.е. в режим ожидани сигнала Старт.
После прихода сигнала Старт, как и в предыдущем режиме, тактовые импульсы с коммутатора 8 начинают поступать на генератор 1 сигнатур, записыва в него поступающую информацию , и вход 103 схемы на вычитающий вход С2 счетчика 111.
При работе первого счетчика 111 в режиме вычитани на его выходе Р2 по вл етс сигнал переноса, поступающий на вход второго счетчика 111,сигнал переноса которого поступает на вход третьего счетчика 111 и т.д.Следовательно, после поступлени на вход первого счетчика 111 количества импульсов, равного коду, ранее введенному в счетчики 111, в приведенном примере 3482 на входе 100 формируетс сигнал переноса с четвертого счетчика 111, поступающий на коммутатор 8 как сигнал Стоп внутренний, который запрещает поступление импульслв на генератор 1 сигнатур. Блок 5 управлени , перешедший за это врем в состо ние 8 анализирует поступление сигнала Стоп и продолжает работу как и в предьиущем режиме,пройд состо ние 9 После формировани сигнала Стоп внутренний счетчики 111 наход тс нулевом состо нии, однако код, кото рый ранее был в них введен, хранитс , в регистрах 112, что необходимо при работе устройства в циклическом режиме, когда дл очередного цикла этот код переписываетс обратно в счетчики 111. При работе в циклическом режиме с внешним сигналом Стоп и остановом по ошибке положение тумблеров следующее А - Работа ; В - Циклический ; С - Стоп внешний , D Останов по ошибке ; Е - Со сравне F - G - произвольное . В этом режиме формирование сигна туры начинаетс по каждому сигналу Старт и кончаетс по каждому сигналу Стоп. Очередна сигнатура сравниваетс с предьщущей и в случа несравнени изображение последней сигнатуры на дисплее мерцает, чем привлекает внимание оператора,и даль нейша работа генератора 1 сигнатур прекращаетс . Происходит это следующим образом. После нажати кнопки 29 Пуск автомат из состо ни О переходит в состо ние 7 через состо ни 2, 3, 5, 6 в соответствии с положением тумблеров В, F и С. При поступлении сигнала Старт, когда устройство находитс в состо НИИ 7, начинаетс первый цикл фор мировани сигнатуры генератором 1, который заканчиваетс при поступлении сигнала Стоп. Устройство к этому времени переходит в состо ние 8. Сигнал Стоп поступает на вход формировател сигналов, который фиксирует поступление первого сигнала Стоп. J После выполнени восьмого оператора блок 5 управлени переходит к выполнению дев того оператора, при котором анализируетс положение тумблера Б, а так как он установлен в положение Циклический, т.е. на его выходе установлен уровень логического О, то счетчик 34 переходит состо ние 1-2. При выполнении дев того оператора на дев том выходе дешифратора 3-9 формируетс сигна который поступает на вход 26 регист ра 2 и переписывает из регистра 19 полученную сигнатуру в регистр 2. В СОСТОЯНИИ 12 блок 5 управлв НИН анализирует состо ние выхода элемента 36. На первом входе 57 элемента 36 установлен уровень логической 1, так как тумблер D находитс в положении Останов по ошибке, на втором входе - уровень логического О, так как после получени первой сигнатуры формирователь сигналов продолжает блокировать схему сравнени и на выходе 27 триггера 4 продолжает сто ть уровень логического О. Таким образом, на выходе элемента 36 будет уровень логического О. При выполнении двенадцатого оператора на двенадцатом выходе дешифратора 39 формируетс сигнал, который через элемент 49 и выход 21 поступает -на регистр 19 и устанавливает его в нулевое состо ьше, тем самым подготовив его к формированию второй сигнатуры. Из состо ни 12 блок 5 управлени переходит в состо ние 7 (на двенадцатом входе мультиплексора 35 уровень логического О) и ожидает второго сигнала Старт. С приходом второго сигнала Старт начинает формироватьс сигнатура, как и в первом цикле. После прихода второго сигнала Стоп на выходе 25 схемы 9 формировани сигнала разрешени сравнени устанавливаетс уровень логической 1, так как триггер 106 устанавливаетс в единичное состо ние. Поэтому во втором цикле происходит сравнение второй сигнатуры с первой. Таким образом, с второго цикла производитс сравнение вновь сформированной сигнатуры в генераторе 1 сигнатур с кодом сигнатуры предыдущего цикла, хранимого в регистре 2. Если происходит несравнение, что возможно, например, когда в провер емом блоке происходит сбой и сигнал , поступающий на вход 14 устройства , измен етс , формирователь сигналов вьвдает сигнал ошибки, который записывагтс в триггер 4. При записи сигнала ошибки в триггер 4 этот сигнал поступает на вход 27 распределител 7 импульсов и разрешает прохождение с входа 76 сигнала мерцани через распределитель 7 импульсов, коммутатор 6, ишфратор 12 на блок 13, и последн сигнату9 pa, записанна в регистре 2 и отоб ражаема на блоке 13, мерцает, что указывает оператору на сбой в провер емом блоке. Кроме того, если в триггер 4 записан сигнал ошибки, то на вход 27 элемента 36 -блока 5 управлени и на двенадцатый вход мультиплексора 35 поступает уровен 1, который разрешает работу дешифратора 40. Сигнал с двенадцатого выхода дешифратора 40, пройд через элемент 48, устанавливает триггер 3t и (через элемент 33) счетчик 34 в нулевое состо ние. Если тумблер D находитс в поло жении Работа с ошибкой, то блок управлени из состо ни 12 переходит в состо ние 7, что обеспечивает циклическзто работу и в случае по влени ошибки в триггере При работе в режиме циклическом с внутренним сигналом Стоп и остановом по ошибке при положении тумблера F Ввод задержки в формир ватель сигналов вводитс необходимый код. При установке тумблера F в положение Счет блок 5 управлени устройства поочередно проходит сос то ни 3, 5, 6, 10, 7, 8 9, 12 и далее, если ошибки не бьшо 7, 8, 9, 12 И т.д А если ошибка была, то после состо ни 12 происходит останов. После окончани каждого цикла вырабатыва етс сигнал Стоп внутренний, который формируетс счетчиками 111 в режиме вычитани после достижени этими счетчиками нулевого состо ни Поэтому в состо нии 8 сигнал с в мого выхода дешифратора 40, поступа на вход 64 формировател сигналов переписывает код с регистров 112 в счетчики 1t1, чем подготавливает их к новому циклу работы. Если требуетс сравнить работу двух провер емых блоков, то можно сравнить сигнатуры одноименных точе В этом случае используетс режим последовательного сравнени двух сигнатур сразличных блоков (различ ных точек одного блока). Вначале тумблеры устройства уста навливают как в режиме одиночном с внешним сигналом Стоп. Определ ют сигнатуру первой точки. Затем перёвод т тумблер Е в положение Со сравнением. Устанавливают щуп устройства в другую точку, нажимают кн 10 20 ку 29 Пуск и определ ют вторую сигнатуру. В этом случае в состо нии 8 блока 5 управлени происходит сравнение двух сигнатур (хранимой в регистре 2 хранени и генераторе 1 сигннатур) и, если они не равны, изображение второй сигнатуры начинает мерцать. Это вызвано тем, что при получени сигнатуры с первой точки в формирователь 9 сигналов триггер 104 устанавливаетс в единичное состо ние . Так как при сн тии сигнатуры с второй точки тумблер Е был установлен в положение Со сравнением, то оператор 2 не выполн лс и триггер 104 хранил свое состо ние. Поэтому после прихода сигнал Стоп при сн тии сигнатуры с второй точки устанавливаетс уровень логической 1, который поступает на управл ющий вход 25 схемы сравнени . На другой управл ющий вход 24 с выхода тумблера Е в положении Со сравнением поступает уровень логической 1. Поэтому происходит разблокировка формировател сигналов D. Режим автоконтрол используетс дл контрол работы самого устройства . Положение тумблеров следующее: А - Автоконтроль, В - Циклический , С Стоп внутренний, D - положение произвольное, Е - Со сравнением , F - Счет, G - ТИ внутренний . Тумблер АОВ положении Автоконтроль обеспечивает работу устройства от внутреннего Старт. Щупом устройства, подключенным к входу 14 устройства, необходимо коснутьс потенциала 1. После нажати кнопки 29 Пуск устройство проходит через состо ни О, 1, 2, 11-1 II/ II МгМ 11/;11 llin 1 3, 4, 5, 6, 10, П, I Мл M-jllIIQIIIlQlI - И т.д. При выполнении второго оператора счетчики 111 сигналов с выхода 23 блока 5 управлени устанавливают с в нулевое состо ние , а при выполнении следующего оператора в регистры 112 сигналом с выхода 63 блока 5 управлени записываютс нули из счетчиков 111. После прихода сигнала Старт с генератора 11 тактовых импульсов ТИ поступают на счетчики 111 второго формировател 10 сигналов. Сигнал Стоп внутренний
211
на выходе 100 формируетс после подачи на вход второго формировател 10 сигналов тактовых импульсов. При этом генератор 1 сигнатзф формирует сигнатуру, сравнив которую с контрольной, можно судить о правильной работе устройства. Если устройICTBO работает неустойчиво, то об этом будет свидетельствовать мерцание сигнатуры. При установке щупа устройства на нулевой потенциал на блоке 13 в режиме Автоконтроль . отображаютс нуЛи.
Благодар тому, что коды с генератора 1 сигнатур и с регистра 2 хранени переписываютс не в последовательном виде, как в прототипе, а параллельно, отпадает необходимость в удерживающем генераторе который запрещает формирование очередной сигнатуры во врем последовательной передачи кода с генератора сигнатур и регистра х;ранени . Так
22
10
как счетчик-регистр сдвига генератора эадержки по прототипу как при записи в него кода в режиме Ввод числа, так и при формировании сигнала Стоп внутренний в релсиме Счет работает на сложение, то в него вводитс не истинное число тактов задержки, а число, каждый разр д которого вл етс дополнением до 9 соответствующих разр дов числа тактов. Поэтому дл контрол вводимого числа на дисплее в генераторе задержки по прототипу имеетс специальный генератор дополнени до 9. В предлагаемом устройстве в формирователе 10 сигкалов применены реверсивные счетчики , вследствие чего отпала необходимость в счетчике, который мог бы работать как в режиме счета, так и в режиме регистра сдвига, и в генраторе дополнени до 9. Все это упрощает устройство.
..J
Фиг.2
И
т
D2 D1 Л8
J
R
«/
1-9 5
BQ 61 iUfiJ
/г
.22
.5
г.З
27.
С/
о
С2 D1
П
D2 Di D8
78
7 n-rUOTTJlJTJl
.
81 82 83
4
75
69 10 о 71 -о 72
п
U2.5
т --„.-.
т-
т:-.9иг .1
СНацало
/Нажать кн. 29 ПУСК
ИШ2: 0 T1Dif: 0 TW6: О
ТЭ7:.0
риг. 10
Claims (2)
1УСТРОЙСТВО ДЛЯ КОНТРОЛЯ И ДИАГНОСТИКИ ЦИФРОВЫХ БЛОКОВ, содержащее генератор сигнатур, регистр, первый и второй формирователи сигналов, триггер, блок управления, первый коммутатор, шифратор, генератор тактовых импульсов, блок индикации, причем информационный вход генератора сигнатур соединен с первым информационным входом устройства, информационный выход генератора сигнатур соединен с информационным входом регистра и с первым информационным входом первого формирователя сигналов, выходы разрядов регистра соединены с вторым информационным входом первого формирователя сигналов, выход первого формирователя сигналов соединен с единичным входом триггера, синхронизирующий вход триггера соединен с входом сброса регистра, единичный выход триггера соединен с первым входом блока управления, второй вход которого соединен с первым выходом первого коммутатора, второй выход которого соединен с тактовым входом генератора сигнатур, установочный вход которого соединен с левым выходом блока управления, второй выход которого соединен с управляющим входом регистра, третий выход блока управления соединен с синхронизирующим входом триггера и входом сброса регистра, нулевой вход триггера соединен с четвертым выходом блока управления, пятый выход которого соединен с первым управляющим входом первого коммутатора, второй управляющий вход которого соединен с шестым выходом блока управления, седьмой выход которого соединен с третьим управляющим входом первого коммутатора, четвертый управ- 5 ляющий вход которого соединен с первым тактовым выходом генератора тактовых импульсов, второй тактовый выход которого соединен с первым управляющим входом второго формирователя сигналов, второй управляющий вход которого соединен с восьмым выходом блока управления, девятый выход которого соединен с третьим управляющим входом второго формйрователя сигналов, первый информационный выход которого соединен с первым информационным входом первого коммутатора, третий выход которого соединен с четвертым управляющим входом второго формирователя сигналов, выход генератора тактовых импульсов соединен с вторым информационным входом первого коммутатора, четвертый и пятый выходы которого соединены соответственно с четвертым и третьим входами блока управления, выход шифратора соединен с информационным входом блока инди- кации, отличающееся тем, что, с целью повышения вероятности обнаружения ошибок и сокращения объема оборудования, устройство содержит второй коммутатор, распределитель импульсов и третий формирователь сигналов, причем выход распределителя импульсов соединен с управляющим входом блока индикации и первым управляющим входом второго коммутатора, второй управляющий вход которого соединен с десятым выходом блока управления, пятый выход которого соединен с третьим управляющим входом второго коммутатора, первый информационный вход которого соединен с вторым информационным входом первого формирователя сигналов, управляющий вход которого соединен с выходом третьего формирователя сигналов, первый управляющий вход которого соединен с третьим выходом блока управления и пятым управляющим входом второго формирователя сигналов, второй управляющий вход третьего формирователя сигналов соединен с шестым выходом первого коммутатора, второй выход второго формирователя сигналов соединен с информационным входом второго коммутатора, выход которого соединен с входом шиф ратора, первый управляющий вход распределителя импульсов соединен с первым тактовым выходом генератора тактовых импульсов, второй.тактовый выход которого соединен с вторым управляющим входом распределителя импульсов, третий управляющий вход которого соединен с единичным выходом триггера, третий, четвертый и пятый информационные входы первого коммутатора соединены соответственно с вторым, третьим и четвертым информационными входами устройства, управляющий вход которого соединен с пятым входом блока управлений.
2. Устройство по п. 1, отличающееся тем, что блок управления содержит триггер, элемент И, элемент ИЛИ, двоичный счетчик, первый и второй шифраторы, первый и второй дешифраторы, группу элементов И, группу элементов ИЛИ, причем единичный вход триггера соединен с управляющим входом устройства, с первым входом элемента ИЛИ и с первым входом группы элементов ИЛИ, первый вход блока управления соединен с входом группы элементов И, первый и второй выходы которой соединены соответственно с восьмым и девятым выходами блока управления, первый и второй выходы которого соединены соответственно с первым и вторым выходами группы элементов ИЛИ,второй вход блока управления соединен с первым входом элемента И, второй вход которого соединен с синхронизирующим входом первого дешифратора и с первым выходом первого шифратора, первый вход которого соединен с третьим входом блока управления, четвертый вход которого соединен с вторым входом первого шифратора, второй выход которого соединен с синхронизирующим входом второго дешифратора, информационная группа входов которого соединена с группой выходов первого шифратора,.первого дешифратора и разрядными выходами двоичного счетчика, разрядные входы которого соединены с выходами группы второго шифратора, входы группы которого соединены с выходами группы первого дешифратора, третий выход блока управления соединен с первым выходом второго дешифратора, второй выход которого соединен с четвертым выходом блока^ управления, пятый выход которого соединен с третьим выходом второго дешифратора, выход группы первого и второго дешифраторов соединен с входами группы элемен ' тов ИЛИ, третий выход которой соединен с нулевым входом триггера, вторым входом элемента ИЛИ и с шестым выходом блока управления, седьмой выход которого соединен с четвертым выходом второго дешифратора, пятый выход которого соединен с десятым выходом блока управления, выход элемента ИЛИ соединен с установочным входом двоичного счетчика, синхронизирующий вход которого соединен с выходом элемента И, третий вход которого соединен с единичным выходом триггера. ·
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833606223A SU1167610A1 (ru) | 1983-06-11 | 1983-06-11 | Устройство дл контрол и диагностики цифровых блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833606223A SU1167610A1 (ru) | 1983-06-11 | 1983-06-11 | Устройство дл контрол и диагностики цифровых блоков |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1167610A1 true SU1167610A1 (ru) | 1985-07-15 |
Family
ID=21068766
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833606223A SU1167610A1 (ru) | 1983-06-11 | 1983-06-11 | Устройство дл контрол и диагностики цифровых блоков |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1167610A1 (ru) |
-
1983
- 1983-06-11 SU SU833606223A patent/SU1167610A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 580526, кл. G 01 R 31/02, 1976. Авторское свидетельство СССР № 562783, кл. G 01 R 31/28, 1975. Патент GB № 1464515 кл. С 01 R 31/28, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1167610A1 (ru) | Устройство дл контрол и диагностики цифровых блоков | |
US4021646A (en) | Up/down counter with a tracking 5/6 input circuit | |
US3613014A (en) | Check circuit for ring counter | |
SU1383363A1 (ru) | Сигнатурный анализатор | |
SU1234841A1 (ru) | Устройство дл контрол логических блоков | |
SU1297018A2 (ru) | Устройство дл задани тестов | |
SU1755269A1 (ru) | Генератор кодового слова | |
SU900285A1 (ru) | Устройство дл контрол счетчиков | |
SU1242958A1 (ru) | Устройство дл контрол дискретных объектов | |
SU1149265A1 (ru) | Устройство дл формировани тестов диагностики дискретных блоков | |
SU746924A1 (ru) | Коммутатор | |
SU1228140A1 (ru) | Устройство дл индикации | |
RU8136U1 (ru) | Имитатор ир-60-500 для отладки корабельных цифровых управляющих систем | |
SU1179409A1 (ru) | Устройство дл спорадической передачи телесигнализации | |
SU1223234A1 (ru) | Устройство дл контрол логических блоков | |
SU1045230A1 (ru) | Устройство дл тестового диагностировани | |
SU824178A1 (ru) | Генератор потоков случайных событий | |
SU1213554A1 (ru) | Устройство контрол и управлени реконфигурацией | |
SU789977A1 (ru) | Устройство дл контрол систем управлени | |
SU1080218A2 (ru) | Устройство дл контрол блоков посто нной пам ти | |
SU1059576A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1314343A1 (ru) | Устройство дл фиксации неустойчивых сбоев | |
SU1218386A1 (ru) | Устройство дл контрол схем сравнени | |
SU1737452A2 (ru) | Сигнатурный анализатор | |
SU1160414A1 (ru) | Устройство дл контрол логических блоков |