SU516192A1 - Коммутатор - Google Patents

Коммутатор

Info

Publication number
SU516192A1
SU516192A1 SU2030610A SU2030610A SU516192A1 SU 516192 A1 SU516192 A1 SU 516192A1 SU 2030610 A SU2030610 A SU 2030610A SU 2030610 A SU2030610 A SU 2030610A SU 516192 A1 SU516192 A1 SU 516192A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
channel
switch
Prior art date
Application number
SU2030610A
Other languages
English (en)
Inventor
Игорь Яковлевич Беленький
Игорь Владимирович Чеблоков
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU2030610A priority Critical patent/SU516192A1/ru
Application granted granted Critical
Publication of SU516192A1 publication Critical patent/SU516192A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

1
Изобретение относитс  к устройствам автолгатики и измерительной техники и предназначено дл  использовани  в коммутаторах измерительных сигналов.
Известны коммутаторы, содержащие измерительные ключи, которые соедин ют соответственно четные и нечетные измерительные входы с двум  выходами кол1мутаторов, счетчики каналов и групп каналов, соединенные носледовательно по счетным входам, денп1фраторы каналов н групп каналов, входы которых соединены с выходами соогветствующих счетчиков, а выходы соединены с матрицей включени  выбранного канала в выб1)аниой группе, и задаюпдий генератор.
В известных коммутаторах возможность изменени  числа полюсов коммутации отсутствует вообще или может производитьс  только непосредственно изготовителем по заказу потребител .
Цель изобретени  - автоматизаци  изменени  числа нолюсов коммутации и тем самым - расширение функциональных возможностей коммутатора.
Это достигаетс  тем, что в предлагаемом коммутаторе выходы дешифратора групп каналов соединены с ирограммным устройством, выход которого соединен с управл ющим входом дешифратора каналов и входом первого элемента «И, второй вход которого соединен
с выходом задающего генератора, а выход - с входом элемента «ИЛИ, и входом инвертора , а выход инвертора соединен с унравл ющим входом дополнительного ключа, который
включен между выходами коммутатора, входом второго элемента «И, второй вход которого соединен с выходом задающего генератора , а выход - со счетным входом триггера, н входом третьего элемента «И, второй вход
которого соединен с выходом триггера, а выход - с вторым входом элемента «ИЛИ, выход трнггера соединен с входом дешифратора каналов, а выход элемента «ИЛИ - с входом счетчика каналов.
На фиг. 1 представлена схема предлагаемого коммутатора; на фиг 2 - схема дешифратора с унравл ющим входо: 1.
В состав коммутатора вход т счетчик 1 на jV;2 каналов; счетчик 2 на М групп каналов;
дешифраторы 3 и 4 на Л и М положений, выходы которых образуют матрицу 5 включени  выбранных каналов в выбранной группе, имеющую Л/Х измерительных входов, распределенных на два выхода, объеднн ющих соответственно нечетные и четные входы, иричем дещифратор каналов 3 имеет дополнительный правл ющий вход; программное устройство 6, в которое ввод тс  М выходов дешифратора 4 каналов; задающий генератор 7;
три элемента «И 8, 9, 10; элемент «ИЛИ И;
инвертор 12; счетный триггер 13 и дополнительный ключ 14, аналогичный измерительНЫ1М ключам коммутатора и объедин ющий два выхода матрицы 5, причем выход программного устройства 6 соединен с входом инвертора 12, управл ющим входом дещифратора 3 и входом элемента «И 8, второй вход которого соединен с выходом задающего генератора 7, а его выход - с одним из входов элемента «ИЛИ 11, выход инвертора 12 соединен с управл ющим входом дополнительного ключа 14, входом элемента «И 9, другой вход которого соединен с выходом задающего генератора 7, а его выход-со счетным входом триггера 13; выход инвертора соединен также с входом элемента «И 10, другой вход которого соединен с выходом триггера 13, а выход - с вторым элементом «ИЛИ И, выход триггера 13 соединен с входом дещифратора 3, а выход элемента «ИЛИ 11 - с входом счетчика каналов 1.
Если триггер 13, счетчики 1 и 2 наход тс  в исходном состо нии, то дещифраторы 3 и 4 выдают управл ющие сигналы по первым выходам . Соответственно выбираетс  первый канал первой группы. Кроме того, управл ющий сигнал дещифратора 4 поступает также в программное устройство 6. В том случае, если дл  первой группы каналов не программируетс  увеличение числа полюсов коммутации , управл ющий сигнал на выходе устройства 6 соответствует «нулевому (низкому) логическому уровню. Ири этом элемент «И 8 закрыт, элементы «И 9 и «И 10 открыты от инвертора 12, который выдает также сигнал на заключение ключа 14, объедин ющего выходы коммутатора; выход задающего генератора 7 подключен через элемент «И 9 на вход счетного триггера 13, а выход последнего подключен через элементы «И 10 и «ИЛИ 11 на вход счетчика 1. Импульсы генератора 7 считаютс  триггером 13 и счетчиком 1, при этом, дещифратор 3 поочередно выдает- управл ющие сигналы на выбор всех каналов первой группы. При выдаче сигнала переноса па счетчик 2 дещифратор 4 переходит во второе положение. В случае, если дл  второй группы каналов увеличение числа полюсов коммутации также не запрограммировано, работа повтор етс  аналогичным образом дл  второй группы каналов.
В случае, если дл  второй группы каналов запрограммировано увеличение числа полюсов коммутации, программное устройство 6 выдает управл ющий сигнал, соответствующий «единичному (высокому) логическому уровню. При этом открываетс  элемент «И 8, от инвертора 12 закрываютс  элементы «И 9 и 10, и генератор 7 через элементы «И 8 и «Р1ЛИ И подключаетс  непосредственно на вход счетчика 1, размыкаетс  ключ 14, разъедин   выходы коммутатора, а наличие сигнала на управл ющем входе дещифратора 3 обеспечивает включение сразу двух выходов дещифратора - первого и второго.
Дещифратор с управл ющим входом (фиг. 2) показан на примере дещифратора двоично-дес тичного кода 8421. Дещифратор состоит из элементов 15-24, инверторов 25- 28 и отличаетс  от известных наличием двух элементов «И-НЕ 29 и 30, которые по одному входу через инвертор 31 св заны с управл ющим входом 32. Наличие на управл ющем входе «нулевого (низкого) логического уровн  через инвертор 31 открывает элементы 29-30, и дещифратор как обычно на каждую комбинацию двоично-дес тичного кода 8421 отрабатывает по одному из выхо дов с первого по дес тый.
Наличие же на управл ющем входе «ед1 ничного (высокого) логического уровн  через инвертор 31 закрывает элементы 29-30 и создает на их выходах также «единичный логический уровень. Это приводит к одновременному включению сразу двух выходов дещифратора (иечетного и четного) в зависимости от комбинации по входам «8, «4, «2, «1.
В св зи с изложенным выще при выдаче
управл ющего сигнала от программного устройства 6 происходит включение сразу двух выходов дещифратора - первого и второго. Таким образом, происходит включение сразу двух измерительных ключей коммутатора, соответствующих измерительному каналу с удвоенным числом полюсов коммутации. Так как каждый измерительный ключ может иметь несколько полюсов коммутации (например , один, два, три), то общее количество полюсов может составить соответственно два, четыре, щесть.
Далее в процессе счета подключаетс  последующие выходы дещифратора 3, пока счетчик 1 не выдаст снгнала переноса и счетчикf
не перейдет в очередное положение.
Далее работа продолжаетс  аналогичны. образом Б соответствии с программой.
Таким образом, в процессе опроса каналов обеспечиваетс  автоматическое удвоение числа переключаемых полюсов в измерительных каналах прп условии уменьщени  в два раза числа каналов данной группы.
Фор м у л а и 3 о б р е т е н и  
Коммутатор, содер}кащий измерительные ключи, которые соедин ют соответственно четные и нечетные измерительные входы с двум  выходами коммутатора, счетчики каналов и групп каналов, соединенные последовательпо по счетным входам, дещифраторы каналов и групп каналов, входы которых соединены с выходами соответствующих счетчиков , а выходы соединены с матрицей включени  выбранного канала в выбранной группе,
и задающий генератор, отличающийс  тем, что, с целью автоматизации изменени  числа полюсов коммутации, выходы дещифратора групп капалов соединены с програмным устройством, выход которого соединен
с управл ющим входом дещифратора кана
SU2030610A 1974-06-03 1974-06-03 Коммутатор SU516192A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2030610A SU516192A1 (ru) 1974-06-03 1974-06-03 Коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2030610A SU516192A1 (ru) 1974-06-03 1974-06-03 Коммутатор

Publications (1)

Publication Number Publication Date
SU516192A1 true SU516192A1 (ru) 1976-05-30

Family

ID=20586650

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2030610A SU516192A1 (ru) 1974-06-03 1974-06-03 Коммутатор

Country Status (1)

Country Link
SU (1) SU516192A1 (ru)

Similar Documents

Publication Publication Date Title
SU516192A1 (ru) Коммутатор
SU515314A1 (ru) Определитель линии вызывающего абонента в автоматической коммутационной системе
SU1042180A1 (ru) Коммутатор
SU1689941A1 (ru) Многоканальное устройство дл ввода информации
SU1474851A1 (ru) Дешифратор импульсно-временных кодов
SU790004A1 (ru) Блок синхронизации дл считывающих устройств
SU746940A1 (ru) Счетное устройство
SU1058039A1 (ru) Распределитель импульсов
SU705677A1 (ru) Коммутатор
SU439925A1 (ru) Делитель частоты
US3654559A (en) Word generating apparatus
SU742915A1 (ru) Устройство дл набора адреса
SU432480A1 (ru) Управляемый распределитель
SU541175A1 (ru) Устройство дл контрол двоичных кодов по модулю три
SU389532A1 (ru)
SU1688286A1 (ru) Регистр сдвига
SU839068A1 (ru) Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи
SU842611A1 (ru) Устройство дл определени знакаРАзНОСТи дВуХ иМпульСНыХ пОСлЕдОВАТЕльНОСТЕй
SU1432752A1 (ru) Распределитель импульсов
SU855531A1 (ru) Цифровой фазовращатель
SU540413A1 (ru) Устройство временной коммутации асинхронных импульсных сигналов
SU864562A1 (ru) Коммутирующее устройство
SU696441A1 (ru) Устройство дл сравнени и преобразовани двоичных чисел
SU684587A1 (ru) Устройство дл передачи и приема телесигналов
SU407424A1 (ru) Распределитель импульсов наборно-пишущего автомата