SU1410102A1 - Устройство дл реверсивного сдвига - Google Patents
Устройство дл реверсивного сдвига Download PDFInfo
- Publication number
- SU1410102A1 SU1410102A1 SU864128402A SU4128402A SU1410102A1 SU 1410102 A1 SU1410102 A1 SU 1410102A1 SU 864128402 A SU864128402 A SU 864128402A SU 4128402 A SU4128402 A SU 4128402A SU 1410102 A1 SU1410102 A1 SU 1410102A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- group
- shift
- outputs
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано при построении реверсивных быстрых сдвигате- лей. Целью изобретени вл етс упрощение устройства. Дл достижени этой цели в устройство введены первый и второй коммутаторы , с помошью которых при сдвиге вправо сначала производитс транспонирование номеров разр дов, а после сдвига-восстанов- ление пор дка следовани номеров разр дов . Введение коммутаторов позволило существенно упростить схему комбинационного сдвигател . 1 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано при построении реверсивных быстрых сдвигателей на произвольное число разр дов.
Целью изобретени вл етс упрощение устройства.
На чертеже приведена структурна схема устройства дл реверсивного сдвига.
Устройство содержит п-разр дный регистр 1 с динамическим управлением, п- разр дный комбинационный сдвигатель 2, обеспечивающий сдвиг на 1, ..., ш разр дов (т 4-п-1), п-разр дный коммутатор 3 и (п-1)-разр дный коммутатор 4. Входы управлени коммутаторов 3 и 4 соединены и вл ютс входом 5 режима сдвига устройства . Вход синхронизации и выходы регистра 1 вл ютс соответственно входом 6 синхронизации и выходами 7 устройства. Управл ющие входы сдвигател 2, определ ющие число разр дов, на которое производитс сдвиг, вл ютс входами 8 управлени сдвигом устройства, а входы первой группы сдвигател 2 - входами заполнени освободившихс разр дов 9 устройства.
Устройство работает следующим образом
Каждый разр д комбинационного сдвигател представл ет собой ш-входовый коммутатор с ш направлений на одно.
При пр мом сдвиге (влево) сигнал на входе 5 открывает соответствующие (первые ) направлени коммутаторов 3 и 4. Ко- довое слово с выхода регистра 1 поступает (без старщего левого разр да) через коммутатор 4 на вторую группу входов сдвигател 2, в котором производитс сдвиг влево на число разр дов от 1 до т.
Количество разр дов, на которое сдви- гаетс слово, определ етс сигналами на входах 8. На первую группу входов сдвигател 2 с входом 9 поступает информаци , котора должна быть записана в освободившиес при сдвиге разр ды регистра. Сдви- нутое кодовое слово через коммутатор 3 поступает на входы регистра 1 и при подаче
5
0
5
0
5 О
сигнала синхронизации на вход 6 записываетс в регистр 1.
Нри обратном сдвиге (вправо) открыты вторые направлени коммутаторов 3 и 4. Кодовое слово с выходов регистра 1 проходит через коммутатор 4 на вторую группу входов сдвигател 2. При этом производитс транспонирование номеров разр дов и тер етс правый (младщий) разр д. В сдвига- теле 2 кодовое слово сдвигаетс влево на требуемое число разр дов (от 1 до т), при этом освободившиес разр ды заполн ютс информационным кодом, поступающим с входов 9. Коммутатор 3 восстанавливает пор док следовани разр дов сдвинутого слова, которое записываетс в регистр 1 при подаче сигнала на вход 6 и поступает на выход 7.
Claims (1)
- Формула изобретени Устройство дл реверсивного сдвига, содержащее регистр,выходы которого вл ютс выходами устройства, а вход синхронизации - одноименным входом устройства, и комбинационный сдвигатель, управл ющие входы которого вл ютс входами управлени сдвигом устройства, отличающеес тем, что, с целью упрощени устройства, оно содержит первый и второй коммутаторы, причем входы первой группы комбинационного сдвигател вл ютс входами заполнени освободивщихс разр дов устройства, выход i-ro разр да комбинационного сдвигател , 1 i п, п - число разр дов устройства, соединен с i-M входом первой группы и (п-i + + 1)-м входом второй группы первого ко.мму- татора, выходы которого соединены с соответствующими входами регистра, j-й выход которого, , соединен с j-м входом первой группы и (п-j + l)-M входом второй группы второго коммутатора,первый вход второй группы которого соединен с п-м выходом регистра, а выходы соединены с входами второй группы комбинационного сдвигател , управл ющие входы первого и второго коммутаторов объединены и вл ютс входом режима сдвига устройства.|/ Ф l l/
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864128402A SU1410102A1 (ru) | 1986-09-29 | 1986-09-29 | Устройство дл реверсивного сдвига |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864128402A SU1410102A1 (ru) | 1986-09-29 | 1986-09-29 | Устройство дл реверсивного сдвига |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1410102A1 true SU1410102A1 (ru) | 1988-07-15 |
Family
ID=21260649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864128402A SU1410102A1 (ru) | 1986-09-29 | 1986-09-29 | Устройство дл реверсивного сдвига |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1410102A1 (ru) |
-
1986
- 1986-09-29 SU SU864128402A patent/SU1410102A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 855733, кл. G И С 19/00, 1979. Дроздов Е. А., Комарницкий В. А., П - тибратов А. П. Электронные вычислительные машины единой системы. М.: Машиностроение, 1976, с. 156-157, рис. 4.26. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1270534C (en) | SHIFT DEVICE | |
US4740922A (en) | Semiconductor memory device having a read-modify-write configuration | |
US4623874A (en) | Word length converter | |
KR910003486A (ko) | 비트 순서 전환 장치 | |
KR880014560A (ko) | 메모리 회로 | |
US3949365A (en) | Information input device | |
SU1410102A1 (ru) | Устройство дл реверсивного сдвига | |
US4155070A (en) | Code-converter with preservation of parity | |
US4202042A (en) | Digital to analog interface for simultaneous analog outputs | |
US4584567A (en) | Digital code detector circuits | |
DE3475591D1 (en) | Matrix control circuit for a memory display | |
US5761266A (en) | Shifter circuit that emulates a barrel shifter | |
US4162533A (en) | Time compression correlator | |
US3701978A (en) | Storage and converter system | |
SU1046932A1 (ru) | Пороговый элемент | |
JPS5795737A (en) | Multiplex data transmission device | |
SU1383444A1 (ru) | Асинхронный последовательный регистр | |
SU928417A2 (ru) | Ячейка пам ти дл буферного регистра | |
SU822288A1 (ru) | Буферное запоминающее устройство | |
SU1531172A1 (ru) | Параллельный асинхронный регистр | |
SU1022149A2 (ru) | Устройство дл сравнени чисел | |
SU1615892A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU382147A1 (ru) | Запол\инающее устройство | |
SU960955A1 (ru) | Реверсивный регистр сдвига | |
SU1762304A1 (ru) | Устройство дл выделени экстремального числа |