SU1383217A2 - Устройство дл измерени отношени частот двух сигналов - Google Patents
Устройство дл измерени отношени частот двух сигналов Download PDFInfo
- Publication number
- SU1383217A2 SU1383217A2 SU864132737A SU4132737A SU1383217A2 SU 1383217 A2 SU1383217 A2 SU 1383217A2 SU 864132737 A SU864132737 A SU 864132737A SU 4132737 A SU4132737 A SU 4132737A SU 1383217 A2 SU1383217 A2 SU 1383217A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- pulses
- inputs
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
- Measuring Frequencies, Analyzing Spectra (AREA)
Description
(Л
оо сх оо
гч
Изобретение относитс к измерительной технике, может быть использовано дл измерени отношени часто или периодов, а также частоты или пе риода электрических сигналов и вл етс усовершенствованием устройства по авт.св. № 1308919.
1,ель изобретени - расширение функциональных возможностей за счет обеспечени возможности определени отсутстви одной из входных частот.
На фиг.1 приведена структурна схема устройства; на фиг,2 и 3 - временные диаграммы, по сн ющие его ра- боту.
Устройство содержит процессор 1, счетчики 2-4 импульсов, RS-триггер 5 триггеры 6-14, элементы ШШ 15 и 16, элементы И 17-20, вход 21 частоты f вход 22 частоты f и шину 23 данных. Вход 21 частоты f, объединен с С-вхо дами триггеров 6, 10, 12 и входом элемента И 18, выход которого соединен со счетным входом счетчика 2 импульсов, а вход 22 частоты f - с С-входами триггеров 7, 11, 13 и входом элемента И 19, выход которого соединен со счетным входом счетчика 3 импульсов о Выход RS-триггера 5 об1:,единен с D-входом триггера 6, 7, 12,, 13 и входом элемента И 20, выход которого подключен к входу разрешени счета счетчика 4.импульсов, а ин версный выход RS-триггера 5 соединен с S-входом триггера 14, выход ко- торого подключен к второму входу элемента И 20. Выход триггера 6 объединен с D-входами триггеров 8, 11 и С входом триггера 9, выход ко- торого соединен с R-входом триггера 11, а выход триггера 7 - с D-входами триггеров 9, 10 и С-входом триггера 8, выход которого соединен с R-входом триггера 10. Выходы триггеров Ю и 11 соединены с входами элемента ИЛИ 15, выход которого объединен с вторыми входами элементов И 18, 19 и управл ющим входом процессора 1, Уп- равл юш;ий выход процессора 1 соединен с 5 входом RS-триггера 5, а сигнальные выходы счетчиков 2 и 3 импульсов подключены к входам элемента И 16, выход которого соединен с R- входом RS-триггера 5. Выход тригге- pa 12 объединен с входом элемента И 17 и вторым управл ющим входом процессора 1, а выход триггера 13 - с вторым входом элемента И 17 и третьи
управл ющим входом процессора 1,,четвертый управл ющий вход которого подключен к сигнальному выходу счетчика 4 .импульсов. Выход элемента И 17 соединен с С-входом триггера 14, D-вхой которого соединен с общей шиной. Шина данных процессора 1 объединена с информационными входами и выходами счетчиков 2-4 импульсов, входы .записи данных которых подключены соответственно к второму, третьему и шестому , а входы чтени данных - соответственно к четвертому, п тому и седьмому управл ющим выходам процессора 1
Устройство работает следующим образом .
Перед началом измерений процессор 1 заносит в счетчики 2 и 3 импуль- сов код числа N-1, где N - некоторое заданное число, а в счетчик 4 импульсов код числа L, которое соответствует требуемому минимально необхо- димому времени измерени . Число L выбираетс из услови
L7,I- , 1ф
где Т узд, - минимально необходимое
1
врем измерени ;
- период следовани импуль- сов фиксированной частоты с шестого выхода процессора 1 на счетный вход счетчика 4 импульсов. При этом триггеры 5-7 и 10-13, наход тс в нулевом, а триггеры 8 и 9 - « в произвольном состо ни х. Сигнал 1 с инверсного выхода RS-триггера 5 устанавливает триггер 14 в единичное состо ние, а О с его пр мого выхода через элемент И 20 запрещает счет импульсов в счетчике 2 импульсов, «оторьй сброшен сигналом от процессора 1.
В момент tg (фиг.2 и 3) начала измерени процессор 1 вырабатывает на своем первом управл ющем выходе сигнал 1, который переводит RS- триггер 5 в единичное состо ние. Сигнал 1 с выхода RS-тpиггqpa 5 через элемент И 20 разрешает счет импульсов в счетчике 4 импульсов. Одновременно сигнал О с инверсного выхода RS-триггера 5 разрешает запись О в триггер 14. Ближайшие после t(, импульсы частот f, и f (моменты t ni и t,) занос т 1 с выхода RSтриггера 5 соответственно в триггеры 6, 12 и 7, 13. Если первым после момента to приходит импульс частоты f, (фиг.2), то первыми устанавливаютс в единичное состо ние триггеры 6 и 12. Переключение выходного сигнала триггера 6 из О в 1 записывает О с выхода триггера 7 в триггер 9, разреша запись 1 в триггер 11. Ближайший импульс частоты f (момент t,), кроме записи 1 в триггеры 7 и 13, записывает 1 в триггер 11, 1 с выхода которого через элемент И-15 разрешает прохождение импульсов частот f, и f соответственно через элементы И 18 и 19 на счетные входы счетчиков 2 и 3 импульсов . Одновременно переключение выходного сигнала триггера 13 из О в 1 через элемент И 17 записывает О в триггер 14, который через элемент И 20 сбрасывает в О счетчик А импульсов, и удерживает его в этом состо нии до момента окончани изме- р«ни (момент t ц) Переключение выходного сигнала триггера 7 из О в 1 записывает 1 в триггер 8, 1 с выхода которого удерживает триггер 10 в нулевом состо нии в течение данного измерени . При равенстве одного из подсчитываемых в счетчиках 2 или 3 импульсов количеств импульсо частот f , или fj заданному числу N-1 (момент t ) в нем срабатывает с:хема сравнени и на его выходе по вл етс 1, котора через элемент И 16 сбрасывает RS-триггер 5, сигнал О с выхода которого через элемент И 20 блокирует счетчик 4 импульсов на врем между измерени ми. Ближайшие после момента to импульсы частот f, и f,j записывают О в триггеры 6, 12 и 7, 13, а ближайший импульс частоты f (момент t ,5) следующий после ближай шего с момента tp импульса частоты f ( момент t к,), записывает О в триггер 11.
Переключение выходного сигнала триггера 11 из 1 в О через элемент ИЛИ 15 свидетельствует об окончании счета импульсов, а О с выхода элемента ИЛИ 15 запрещает прохождение импульсов частот f, и fJ через элементы И 18 и 19 на счетные входы счетчиков 2 и 3 импульсов. Процессор 1 считывает содержимое счетчиков 2 и 3 импульсов и производит
п
.. с
0
необходимые вычислени из соотношени
NCI
f, N;;
где N и содержимое счетчиков 2 и 3 импульсов, соответственно , по окончании счета.
Если первым после момента t р приходит ближайший импульс частоты f (фиг.З), то первым устанавливаютс в единичное состо ние триггеры 7 и 13 (момент tj,). Переключение выходного сигнала триггера 7 из О в 1 записывает О с выхода триггера 6 в триггер 8, а ближайший и 5пyльc частоты f (момент t„,), кроме записи 1 в триггеры 6 и 12, записывает 1 с выхода триггера 7 в триггер 10, 1 с выхода которого через элемент ИЛИ 15 разрешает счет импульсов обеих частот. Переключение выходного сигнала триггера 12 через элемент И 17, записьта О в триггер 14, тем самьм блокирует счетчик 4 импульсов. Переключение выходного сигнала триггера 6 из О в 1 записывает 1 в триггер 9, с выхода которого удерживает в течение всего измерени триггер-1.1 в нулёЪом состо нии.
Далее устройство работает так же, как и в предыдущем случае, за исключением того, что ближайший после момента -t, импульс частоты f (момент t 1,) записывает О с выхода тригге- ра 7 в триггер 10, переключение выходного сигнала которого из 1 в О приводит 1 такому же изменению состо ни элемента ИЛИ 15, как рассмотрено вьш1е.
При отсутствии хот бы одной из частот f а fj сигнал О с выхода соответственно триггеров 12 и 13 блокирует элемент И 17. Триггер 14 остаетс в единичном состо нии и разрешает дальнейший счет импульсов счетчику 4 импульсов. При равенстве подсчитываемого в счетчике 4 импульсов количества импульсов частоты f числу L в нем срабатывает схема сравнени и на выходе по вл етс 1, что свидетельствует об окончании измерени .
Дальнейшее считывание содержимого jсчетчиков 2 и 3 импульсов необ зательно , так как при отсутствии одной
из частот измерение частоты следовани импульсов или отношени двух частот не имеет смысла. При обнаружении отсутстви хот бы одного из входных сигналов процессор 1 вьздает сигнал Сброс, который устанавливает схему,измерени в исходное состо ние.
Таким образом, предлагаемое устройство , обеспечива те же возможноети , что и известное, позвол ет расширить его функциональные возможности , что особенно ценно в различных универсальных испытательных и измерительных системах.
Claims (1)
- Формула изобретениУстройство дл измерени отношени частот двух сигналов по авт. св. IP 1308919, отличающеес тем, что, с целью расширени функциональных возможностей, в него дополнительно введены третий счетчик им- пульсов, третий и четвертый элементы И, седьмой, восьмой и дев тый триггеры , причем дополнительные второй и третий управл ющие процессора соединены с выходами соответственно седьмого и восьмого триггеров и с входами третьего элемента И, допол- нительные четвертый управл ющий вход, шестой, седьмой управл ющие выходы и шина данных - соответственно с сигнальным выходом, входом записи данных , счетным входом и информационными входами третьего счетчика импульсов , вход разрешени счета которого подключен к выходу четвертого элемента И, С-входы седьмого и восьмого триггеров соединены соответственно с первым и вторым входами устройства, а их D-входы объединены с входом чет9вертого элемента И и выходом RS-триг- гера, инверсньш выход которого подключен к S-входу дев того триггера, при этом выход дев того триггера соединен с вторым входом четвертого элемента И, С-вход - с выходом третьего элемента И, а D-вход - с обще.й шиной.J J UJ} |LlXJil b i| |J |2Фиг. г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864132737A SU1383217A2 (ru) | 1986-10-13 | 1986-10-13 | Устройство дл измерени отношени частот двух сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864132737A SU1383217A2 (ru) | 1986-10-13 | 1986-10-13 | Устройство дл измерени отношени частот двух сигналов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1308919A Addition SU284118A1 (ru) | Способ выполнения дифференциально-фазной |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1383217A2 true SU1383217A2 (ru) | 1988-03-23 |
Family
ID=21262187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864132737A SU1383217A2 (ru) | 1986-10-13 | 1986-10-13 | Устройство дл измерени отношени частот двух сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1383217A2 (ru) |
-
1986
- 1986-10-13 SU SU864132737A patent/SU1383217A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 1308919, кл. G 01 R 23/02, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1383217A2 (ru) | Устройство дл измерени отношени частот двух сигналов | |
SU1308919A1 (ru) | Устройство дл измерени отношени частот двух сигналов | |
SU1441402A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU1196908A1 (ru) | Устройство дл определени среднего значени | |
SU1640695A1 (ru) | Анализатор логических сигналов | |
SU1474655A2 (ru) | Устройство дл контрол времени выполнени программы | |
SU1403019A1 (ru) | Способ определени состо ни контактов контактной группы | |
SU1338028A2 (ru) | Устройство выделени одиночного @ -го импульса | |
SU1285389A1 (ru) | Устройство дл обнаружени и измерени максимума сигнала | |
SU1275447A2 (ru) | Устройство дл контрол источника последовательности импульсов | |
SU953635A1 (ru) | Устройство дл ввода информации | |
SU1169154A1 (ru) | Устройство дл формировани серий импульсов | |
SU1529223A1 (ru) | Устройство дл фиксации сбоев | |
SU1277385A1 (ru) | Г-триггер | |
SU1238194A1 (ru) | Умножитель частоты | |
SU1280636A1 (ru) | Устройство дл отладки программ | |
SU1095413A2 (ru) | Управл емый делитель частоты следовани импульсов | |
SU1666964A1 (ru) | Устройство дл измерени частоты вращени | |
SU851486A1 (ru) | Устройство дл контрол детонацииАппАРАТА МАгНиТНОй зАпиСи | |
SU1242853A1 (ru) | Устройство дл фиксации момента прохождени заданного уровн задним фронтом импульса | |
SU1365087A2 (ru) | Устройство дл контрол логических схем | |
SU1177816A1 (ru) | Устройство дл имитации неисправностей ЭВМ | |
SU1352421A1 (ru) | Логический пробник | |
RU1784988C (ru) | Устройство ввода информации | |
SU468243A1 (ru) | Устройство дл сопр жени |