SU1374412A2 - Устройство дл формировани импульсных последовательностей - Google Patents
Устройство дл формировани импульсных последовательностей Download PDFInfo
- Publication number
- SU1374412A2 SU1374412A2 SU864084207A SU4084207A SU1374412A2 SU 1374412 A2 SU1374412 A2 SU 1374412A2 SU 864084207 A SU864084207 A SU 864084207A SU 4084207 A SU4084207 A SU 4084207A SU 1374412 A2 SU1374412 A2 SU 1374412A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- outputs
- sequence
- input
- counter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Изобретение относитс к устройствам автоматики и позвол ет расширить функциональные возможности устройства . Устройство содержит генератор 1 импульсов, адресные блоки 2 и 3, блоки 4 и 5 пам ти, счетчики 6 и 7 импульсов и триггер 8. Введение регистров 11 и 12, цифроаналогового преобразовател 13 и образование новых функциональных св зей обеспечивает формирование аналоговой последовательности с измен ющейс амплитудой и пол рностью. 1 ил.
Description
00
4;
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики, в системах контрол цифровых и аналоговых схем.
Цель изобретени - расширение функциональных возможностей за счет формировани аналоговой последовательности с мен ющейс амплитудой и пол рностью.
На чертеже представлено устройство дл формировани импульсных последовательностей ,
Устройство содержит генератор 1 импульсов, адресные блоки 2 и 3, блоки 4 и 5 пам ти, счетчики 6 и 7 импульсов , триггер 8, шину 9 управлени , выходную шину 10, регистры 11 и 12, цифроаналоговый преобразователь (ЦА11) 13 и выходную шину 14, причем выходы адресного блока 2 через блок 4 и счетчик 6 соединены с R-входом триггера 8, выходы адресного блока 3 через блок 5 и счетчик 7 соединены с S-входом триггера 8, .выход генератора 1 подключен к вычитающим входам счетчиков 6 и 7, дополнительна группа выходов блока 4 пам ти соединена с информационными входами регистра 11 вход записи которого подключен к входу записи счетчика 6, а вход разрешени - к пр мому выходу триггера 8, инверсньй выход которого соединен с входом разрешени регистра 12, информационные входы которого соединены с дополнительной группой выходов блока 5 пам ти, вход записи - с входом записи счетчика 7, а выходы - с выходами регистра 11 и входами ЦАП 13.
Блоки пам ти 4 и 5 состо т из двух частей. В первой строке (т разр дов) первой части блока 4 содержитс дво- ичньш цифровой код, соответствующий числу импульсов генератора 1, укладывающихс в длительность первого импульса формируемой импульсной последовательности или в длительность первого уровн формируемой аналоговой последовательности. Соответственно, в i-й строке содержитс двоичньш цифровой .код числа импульсов генератора укладывающихс в длительность i-ro импульса формируемой импульсной или в длительность k-ro уровн формируемой аналоговой последовательности, В. первой строке (п разр дов) второй части блока 4 содержитс двоичньш цифровой код, соответствующий амплитуде первого уровн формируемой
0
5
0
5
0
5
0
5
0
5
аналоговой последовательности (разр ды с 1-го по (п-1)-й) и его пол рности (п-й разр д). В i-й строке содержитс двоичный цифровой код, соответствующий амплитуде k-ro уровн формируемой аналоговой последовательности и его пол рности.
Во второй строке (т разр дов) первой части блока 5 содержитс двоичный цифровой код числа импульсов генератора 1, укладывающихс в длительность паузы между первым и вторым импульсами формируемой импульсной или в длительность второго уровн формируемой аналоговой последовательности . В i-й строке содержитс двоичньш цифровой код числа импульсов генератора , укладывающихс в длительность паузы между i-м и (i+1)-M импульсами формируемой импульсной или в длительность (k+1)-ro уровн формируемой аналоговой последовательности. Во второй строке (п разр дов) второй части блока 5 содержитс двоичный цифровой код, соответствующий амплитуде второго уровн формируемой аналоговой последовательности (разр ды с 1-го по (п-1)-й и его пол рности (п-й разр д). В i-й строке содержитс двоичньш цифровой код, соответствующий амплитуде (k+1)-ro уровн формируемой импульсной последовательности и его пол рности.
Число строк в первых част х блоков 4 и 5 определ тс числом импульсов (уровней) формируемых последовательностей , .а число разр дов - соответственно максимальными длительност ми импульса и паузы (максимальной длительностью уровн ). Число строк во вторых част х блоков 4 и 5 опреде- л етс числом уровней формируемой последовательности, а число, разр дов максимальной амплитудой i-ro уровн . Нулевой потенциал на управл ющем входе регистров 11 и 12 соответствует 3-му состо нию на выходах этих регистров .
Счетчик 6 осуществл ет обратный счет числа импульсов генератора 1, укладывающихс в длительность импульсов (уровней) формируемых последовательностей .
Счетчик 7 осуществл ет обратньй счет числа импульсов генератора 1,. укладывающихс в длительность пауз (уровней) формируемых последовательностей . В исходном состо нии импульсы с генератора 1 отсутствуют, на выходах Q адресных блоков 3 и 2 установлены коды первых строк блоков 4 и 5, счетчик 7 установлен в нулевое состо ние, счетчик 6 - в единичное, на выходную шину 10 с триггера 8 поступает нулевой потенциал, регистры 11 и 12 установлены в нулевое состо ние , на выходную шину 14 с ЦЛП 13 поступает нулевой потенциал. На шину 9 управлени поступает нулевой потенциал , что соответствует формированию устройством импульсной (аналоговой) последовательности первого вида.
При формировании импульсной последовательности устройство работает следующим образом.
При включении генератора 1 после прохода первого импульса тактовой частоты на счетный вход счетчика 6, на выходе переноса счетчика 7 по вл етс отрицательный импульс, который устанавливает триггер 8 в единичное состо ние, т.е. формируетс начало первого импульса последовательности. Также импульс переноса с выхода счетчика 7 поступает на тактовьй вход адресного блока 3 и увеличивает его состо ние на единицу, а на выходе адресного блока 3 устанавливаетс код адреса второй строки, блока 5.
Также импульс переноса с выхода счетчика 7 поступает на вход разрешени блока 4, на выходах первой части которого и, соответственно, на выходах счетчика 6 по вл етс записанньш в первой строке первой части блока 4 код числа импульсов генератора 1, укладывающихс в длительность первого импульса.
По заднему фронту импульса переноса , поступающего на счетный вход (С) счетчика 6, указанный код записываетс в счетчик 6, работающий в режиме вычитани . Через врем Т„., , равное длительности первого импульса формируемой последовательности, на выходе переноса счетчика 6 по вл етс отрицательный импульс, который устанавливает триггер 8 в нулевое состо ние, т.е. заканчиваетс формирование первого импульса последовательности. Импульс переноса с выхода счетчика 6 устанавливает адресный блок 2 в состо ние , соответствующее адресу следующей строки (второй) и поступает на вход разрешени блока 5. На выходах первой части 5 и, соответственно
0
5
0
5
0
0
5
0
5
на входах счетчика 7 по вл етс записанный во второй строке код первой части блока 5 числа импульсов генератора 1, укладывающихс в длительность паузы между первым и вторым импульсами формируемой последовательности . По заднему фронту импульса переноса с выхода счетчика 6 этот код записываетс в счетчик 7, который также работает в режиме вычитани .
Через врем „., равное длительности паузы между первым и вторым импульсами, на входе переноса счетчика 7 по вл етс отрицательный импульс , который устанавливает триггер 8 в единичное состо ние. Также импульс переноса счетчика 7 устанавливает адресньм блок 3 в состо ние, соответствукндее адресу третьей строки блока 5. Процесс формировани остальных импульсов и пауз последовательности первого вида продолжаетс в соответствии с описанным. При формировании импульсной последовательности другого вида (например, последовательности, излучаемой чередованием по закону перестановок значений длительностей импульсов и пауз, зашитых в блоках 4 и 5) на шину 9 управлени подаетс единичный потенциал .
При этом коды адресов строк на входах адресных блоков 2 и 3 чередуютс по закону перестановок.
При формировании аналоговой последовательности устройство работает в соответствии с описанным. Импульс переноса с выхода счетчика 7, формирующий начало первого импульса импульсной последовательности, также поступает на вход записи регистра 11, на входы которого с выходов второй части блока 4 поступает записанный в первой строке второй части блока 4 код, соответствующий амплитуде 4 пол рности первого уровн аналоговой последовательности. Этот код по заднему фронту импульса переноса записываетс в регистр 11 и проходит на его выходы и, соответственно, на входы ЦАП 13, так как на управл ющем входе регистра 11 присутствует единичный потенциал с пр мого выхода триггера 8. Выходы регистра 12 отключены (3-е состо ние) от входов ЦАП 13, так как на управл ющем входе регистра 12 присутствует нулевой по513744
тенциал с инверсного вькода триггера 8.
В соответствии с кодом , поступающим на входы ЦАП 13, на его выходе и , на выходной шине 14 формируетс первый уровень аналоговой последовательности с соответствующей амплитудой и пол рностью. Длительность первого уровн аналоговой последовательности ю равна длительности первого импульса импульсной последовательности. Импульс переноса с выхода счетчика 6, формирующий начало паузы между первым и BTopbiM импульсами импульсной после- 5 довательности, также поступает на вход записи регистра 12, на входы которого с выходов второй части блока 5 поступает записанный во второй строке второй части блока 5 код, соответст- 20 вувлдий амплитуде и пол рности второго уровн аналоговой последовательности. Этот код.по заднему фронту импульса переноса записываетс в регистр 12 и проходит на его выходы и, соответ- 25 ственно, на входы ЦАП 13, так как на управл ющем входе регистра 12 присутствует единичный потенциал с инверсного выхода триггера 8. Выходы регистра 11 отключены (3-е состо ние) зо от входов ЦАП, так как на управл к цем входе регистра 11 присутствует нулевой потенциал с пр мого выхода триг- гера 8.
В соответствии с кодом, посту-паю- щим на вход ЦАП 13, на его выходе и на выходной шине 14 формируетс вто35
0 5 о
5
126
рой уровень аналоговой последовательности с соответствующей амплитудой и пол рностью. Длительность второго уровн аналоговой последовательности равна длительности паузы между первым и вторым импульсами импульсной последовательности. Процесс формировани остальных уровней аналоговой последовательности продолжаетс в соответствии с описанным.
Claims (1)
- Формула изобретениУстройство дл формировани импульсных последовательностей по авт. св. № 1221716, отличающее- с тем, что, с целью расширени функциональных возможностей, в него введены два регистра и цифроаналого- вый преобразователь, причем дополнительна группа выходов первого блока пам ти соединена с информационнь1ми входами первого регистра, вход записи которого подключен к входу записи первого счетчика импульсов, а вход разрешени подключен к пр мому выходу триггера, инверсный выход которого соединен с входом разрешени второго регистра, информационные входы которого соединены с дополнительной группой выходов второго блока пам ти, вход записи соединен с входом записи второго счетчика импульсов, а выходы второго регистра соединены с выходами первого регистра и входами цифро- аналогового преобразовател .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864084207A SU1374412A2 (ru) | 1986-07-07 | 1986-07-07 | Устройство дл формировани импульсных последовательностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864084207A SU1374412A2 (ru) | 1986-07-07 | 1986-07-07 | Устройство дл формировани импульсных последовательностей |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1221716A Addition SU250906A1 (ru) | Способ получения диалкилфторфосфатов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1374412A2 true SU1374412A2 (ru) | 1988-02-15 |
Family
ID=21243895
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864084207A SU1374412A2 (ru) | 1986-07-07 | 1986-07-07 | Устройство дл формировани импульсных последовательностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1374412A2 (ru) |
-
1986
- 1986-07-07 SU SU864084207A patent/SU1374412A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1221716, кл. Н 03 К 3/64, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1374412A2 (ru) | Устройство дл формировани импульсных последовательностей | |
ATE20996T1 (de) | Datenuebertragungsanordnung. | |
SU1496004A1 (ru) | Устройство дл преобразовани дополнительного двоичного кода в знакоразр дный | |
SU1046932A1 (ru) | Пороговый элемент | |
SU652736A1 (ru) | Селектор импульсов по длительности | |
SU1208582A1 (ru) | Устройство дл записи информации в оперативную пам ть | |
SU1182640A1 (ru) | Генератор импульсного процесса дл управлени электродинамическим ударным стендом | |
SU1580563A1 (ru) | Устройство дл контрол равновесного кода | |
SU1453437A1 (ru) | Имитатор радиосигналов | |
SU826393A1 (ru) | Устройство для имитации сигналов точечных объектов 1 | |
RU94001388A (ru) | Генератор n-значной псевдослучайной последовательности | |
SU1716620A2 (ru) | Устройство дл формировани видеосигнала изображени | |
SU1543401A1 (ru) | Цифровой функциональный преобразователь | |
SU442477A1 (ru) | Устройство дл вычислени и обработки характеристик случайных процессов | |
SU748406A1 (ru) | Преобразователь пр мого кода в дополнительный | |
SU1487155A1 (ru) | Генератор случайного потока импульсов | |
SU1672437A1 (ru) | Устройство дл преобразовани уровней напр жени | |
SU840819A1 (ru) | Многоканальное устройство дл до-пуСКОВОгО КОНТРОл пАРАМЕТРОВ | |
SU898427A1 (ru) | Управл емый преобразователь законов распределени веро тностей | |
SU1585810A1 (ru) | Устройство дл моделировани мотонейронов | |
SU1285455A1 (ru) | Многоканальное устройство дл ввода информации | |
SU832565A1 (ru) | Устройство дл испытани логичес-КиХ блОКОВ | |
SU1124274A1 (ru) | Устройство дл ввода информации | |
SU1399736A1 (ru) | Устройство дл суммировани временных интервалов | |
SU842716A1 (ru) | Устройство дл программного управлени шАгОВыМи дВигАТЕл Ми |