SU1374216A1 - Четырехвходовый одноразр дный сумматор - Google Patents

Четырехвходовый одноразр дный сумматор Download PDF

Info

Publication number
SU1374216A1
SU1374216A1 SU864098636A SU4098636A SU1374216A1 SU 1374216 A1 SU1374216 A1 SU 1374216A1 SU 864098636 A SU864098636 A SU 864098636A SU 4098636 A SU4098636 A SU 4098636A SU 1374216 A1 SU1374216 A1 SU 1374216A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
input
output
inputs
modulo
Prior art date
Application number
SU864098636A
Other languages
English (en)
Inventor
Леонид Болеславович Авгуль
Юрий Иванович Дубовик
Валерий Павлович Супрун
Виктор Павлович Якуш
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Белорусский государственный университет им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны, Белорусский государственный университет им.В.И.Ленина filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU864098636A priority Critical patent/SU1374216A1/ru
Application granted granted Critical
Publication of SU1374216A1 publication Critical patent/SU1374216A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и предназначено дл  построени  многооперандных быстродействующих арифметических устройств . Цель изобретени  - упрощение сумматора. В состав устройства вход т три элемента сложени  по модулю два 1,2,3, два элемента И 4,5, один элемент РАВНОЗНАЧНОСТЬ 7, один элемент НЕ 6, четьфе входа 8-11, выход 12 суммы и два выхода 13, 14 переноса. При подаче на информационные входы двоичных сигналов на выходе устройства реализуютс  логические функции, соответствующие сигналам суммы и переноса в старшие разр ды. 1 ил., 1 табл.

Description

с
со м ьо
. 113
Изобретение относитс  к вычислительной технике.и предназначено дл  построени  многооперандных быстродействующих арифметических устройств,
Цель лзобретени  - упрощение четы- рехвходового одноразр дного сумматора .
На чертеже представлена функциональна  схема четырехвходового одно- разр дного сумматора.
Сумматор содержит элементы 1-3 сложени  по модулю два, элементы И 4, 5, элемент НЕ 6, элемент РАВНОЗНАЧНОСТЬ 7, входы 8-11, выход 12 сум- мы, выходы 13 и 14 старщего и младшего переносов.
Сумматор работает следующим образом .
На входы 8-11 подаютс  двоичные
переменные х
На выходе 12
реализуетс  логическа  функци 
X.
X.
3
на выч 3 4 Соответствующа  сигналу суммы,
ходе 13 - логическа  функци 
ц
соответствующа  сигналу старшего переноса; на выходе 14 - логическа  функци 
© R(X2,X j,X4)®(x,. (x,j®Xj® ©X,)),
соответствующа  сигналу младшего переноса .
Здесь RGci,Xj,x) V ,х функци  равнозначности.
Значени  указанных логических функций представлены в таблице.
О О
1 1
Продолжение таблицы
5
0
5
0
5
0
5

Claims (1)

  1. Формула изобретени 
    Четырехвходовый одноразр дный сумматор , содержащий первый и второй элементы И, элемент НЕ, первый элемент сложени  по модулю два, первый, второй, третий и четвертый входы первого элемента -И соединены соответственно с первым, вторым, третьим и четвертым входами сумматора, а выход соединен с выходом старщего переноса сумматора, первый вход сумматора соединен с первым входом второго элемента И, а второй, третий и четвертый входы сумматора соединены соответственно с первым, вторым и третьим входами первого элемента сложени  по модулю два, второй вход сумматора подключен к входу элемента НЕ, отличающийс , тем, что, с целью упрощени , сумматор содержит второй и третий элементы сложени  по модулю два и элемент РАВНОЗНАЧНОСТЬ , входы которого подключены к выходу элеме нта НЕ и третьему и четвертому входам сумматора, цходы второго элемента сложени  по модулю два соединены с выходами элемента РАВНОЗНАЧНОСТЬ второго элемента И и вторым входом сумматора, а выход соединен с выходом мпадшего переноса сумматора , первьш вход которого подключен к первому входу третьего элемента сложени  по модулю два, второй вход которого соединен с выходом первого элемента сложени  по модулю два и вторым входом второго элемента И, а выход - с выходом суммы сумматора.
    iL 11
    /4
SU864098636A 1986-07-30 1986-07-30 Четырехвходовый одноразр дный сумматор SU1374216A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864098636A SU1374216A1 (ru) 1986-07-30 1986-07-30 Четырехвходовый одноразр дный сумматор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864098636A SU1374216A1 (ru) 1986-07-30 1986-07-30 Четырехвходовый одноразр дный сумматор

Publications (1)

Publication Number Publication Date
SU1374216A1 true SU1374216A1 (ru) 1988-02-15

Family

ID=21249403

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864098636A SU1374216A1 (ru) 1986-07-30 1986-07-30 Четырехвходовый одноразр дный сумматор

Country Status (1)

Country Link
SU (1) SU1374216A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 450160, кл. G 06 F 7/50, 1972. Логическое проектирование.БИС/ /Под ред. В.А.Мищенко. М.: Радио и св зь, 1984, с.55-56, рис,4.3. *

Similar Documents

Publication Publication Date Title
US4761060A (en) Optical delay type flipflop and shift register using it
GB1272687A (en) Counters
SU1374216A1 (ru) Четырехвходовый одноразр дный сумматор
SU1417012A1 (ru) Четырехвходовый одноразр дный сумматор
SU1488787A1 (ru) Четырехвходовый одноразрядный сумматор
SU1575172A1 (ru) Четырехвходовый одноразр дный сумматор
SU1730620A1 (ru) Многовходовой одноразр дный сумматор
SU1658145A1 (ru) Четырехвходовый одноразр дный сумматор
SU1730621A1 (ru) Устройство дл подсчета числа единиц
SU1767495A1 (ru) Устройство дл вычислени симметрических булевых функций
SU1478208A1 (ru) Устройство дл вычислени симметрических булевых функций
RU2090925C1 (ru) Устройство для сложения
SU1479928A1 (ru) Четырехвходовый одноразр дный сумматор
SU1654812A1 (ru) Сумматор по модулю три
SU1552170A1 (ru) Мультиплексор
SU1397898A1 (ru) Арифметико-логический модуль
SU1196852A1 (ru) Блок формировани сквозного переноса в сумматоре
RU2018922C1 (ru) Многофункциональный логический модуль
SU1587489A1 (ru) Устройство дл вычислени симметрических булевых функций
SU1179314A1 (ru) Устройство дл вычислени симметричных булевых функций
SU1277085A1 (ru) Многофункциональный логический модуль
RU2018926C1 (ru) СУММАТОР ПО МОДУЛЮ 2n+1
SU1136146A1 (ru) Логический модуль
RU2020555C1 (ru) Многофункциональный логический модуль
SU1270769A2 (ru) Устройство дл возведени в квадрат @ -разр дных двоичных чисел