SU1367016A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1367016A1
SU1367016A1 SU853978651A SU3978651A SU1367016A1 SU 1367016 A1 SU1367016 A1 SU 1367016A1 SU 853978651 A SU853978651 A SU 853978651A SU 3978651 A SU3978651 A SU 3978651A SU 1367016 A1 SU1367016 A1 SU 1367016A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
inputs
analyzer
elements
Prior art date
Application number
SU853978651A
Other languages
English (en)
Inventor
Виктор Иванович Борщевич
Геннадий Константинович Бодян
Владимир Дмитриевич Жданов
Вячеслав Васильевич Сидоренко
Original Assignee
Кишиневский политехнический институт им.С.Лазо
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Кишиневский политехнический институт им.С.Лазо filed Critical Кишиневский политехнический институт им.С.Лазо
Priority to SU853978651A priority Critical patent/SU1367016A1/ru
Application granted granted Critical
Publication of SU1367016A1 publication Critical patent/SU1367016A1/ru

Links

Landscapes

  • Collating Specific Patterns (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике. Цель изобретени  - расширение функцнональ- возможностей за счет обеспечени  дифференцированного контрол  последовательностей многоразр дных векторов. Устройство содержит формирователь 3 временных сигналов, элементы И 4, 14, формирователь 5 сигнатур, блок 6 индикации ,- формирователь 8 временных интервалов, группу регистров сдвига .11, группу злементов ИСКЛЮЧАЮВЩЕ ИЛИ 12, группу злементов №-НЕ 13, два бу ферных регистра J5, J6. Устройство позвол ет дифференцировать ошибки формировани  последовательностей горазр дных векторов. 2 ил.

Description

с
Ш fffU--- 7ff фие.1
00 Од 4
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  дискретных объектов.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  дифференцированного конрол  последовательностей многоразр ных векторов,.
На фиг,1 представлена структурна схема сигнатурного анализатора; на фиг.2 - пример построени  формировател  временных интервалов.
Устройство содержит управл ющий вход 1 окна измерени , синхровход 2 формирователь 3 временных сигналов, первый элемент 4 И, формирователь 5 сигнатур, блок 6 индикации, группу 7 информационных входов, формирователь 8 временных интервалов, вход 9 управлени  записью числа анализируемых векторов, группу 10 входов задани  числа анализируемых векторов, группу 1 регистров сдвига, группу
12элементов ИСКЛЮЧАЮВдаЕ ИЛИ, группу
13элементов И-НЕ, второй элемент 14 И, два буферных регистр 15 и 16 соответственно , вход 17 управлени  записью эталонной последовательности, группу 18 информационных входов эталонной последовательности, вход. 19 управлени  записью маски и группу 20 информационных входов маски анализатора .
Формировател) 3 временных сигналов , первый элемент 4 И, формирователь 5 сигнатур и блок 6 индикации представл ют собой известные устройства .
Формирователь 8 временных интервалов представл ет, собой устройство, отсчитывающее число тактов, за которое должна происходить запись двоич- ньпс последовательностей в группу 11 регистров.
На фиг.2 приведен пример формировател  8 временнь х интервалов, который содержит элемент 21 И-НЕ, реверсивный счетчик 22 и триггер 23, второй вход которого соединен с первым входом элемента 21 И-НЕ, выход которого соединен с счетным входом счетчика 22, информационные входы которого  вл ютс  группой информационньпс входов параллельной записи формировател  8 временных интервалов, управл ющий вход - входом стробировани  параллельной записи формировател  8
временных интервалов и соединен с вторым входом триггера 23, первый вход которого соединен свыходом счетчика.
22, а выход  вл етс  выходом формировател  8 временных интервалов,причем второй и третий входы элемента 21 И-НЕ  вл ютс  соответственно входом разрешени  работы и синхровходом формировател  8 временных интервалов .
Все остальные блоки предлагаемого устройства  вл ютс  стандартными и легко реализуютс  на интегральных схемах-, например серии К155, чем разр дность регистров группы 51 и буферных регистров 15 и 16 соответственно выбираетс  в соответствий с числом провер емых выходов дискрет ного объекта.
Сигнатурньй анализатор работает следующим образом.
В исходном состо нии анализатор подключаетс  к провер емому объекту
не показан) следующим образом: управл ющий вход 1 - к источнику сигнала; Старт . (Стоп), синхровход 2 - к источнику главного синхросигнала провер емого объекта, каждый из информа ционных входов группы 7 - к соответ ствзпощим разр дам источника анализируемых последовательностей векторов (например, к разр дам шины провер емого микропроцессора)о Управл ющие
входы 9, 17, 19 и группы входов 10, 18, 20 также могут быть подключены к соответствующим выходам провер емого объекта, либр к интерфейсным выходам управл ющей электронно-вычислитель-
ной машины, в состав которой может быть включен анализатор, либо к лерному наборному регистру при автономном использовании анализатора с ручным управлением. В счетчик 22 форг
мировател  8 временных интервалов через группу 10 входов записываетс  пр мой двоичный код длины анализируе мой последовательности запрещени  формировани  сигнатуры фop шpoвaтe- лем 5 сигнатур. При этом триггер 23 устанавливаетс  в О сигналом записи в счетчик 22, поступающим на вход установки в О триггера 23. В регистр 15 записываетс  двоична  эталонна , последовательность, значение первых М разр дов которой соответствуют М тактам анализируемой последовательности , поступающей на вход группы 7 информационных входов. Каж
дые очередные М разр дов соответст вуют М тактам анализируемой последе вательности, поступающей на очеред ные входы 7 группы,
В бу ферный регистр 16 записываетс  маска эталонной последовательности , значени  первых М разр дов которой соответствуют М тактам анализи-
руемой последовательности, поступаю- 10 мент 4 И на синхровход формировател 
щей на первый информационный вход группы 7, а каждые очередные последующие М разр дов - первым М тактам входной двоичной последовательности, поступающей иа соответствующие очередные входы, причем единичное значение в 1-ом разр де (,К М маски разрешает использование результата сравнени  i-ой пары эталонный бит - анализируемый бит в формировании общего результата сравнени  эталонной и анализируемой последовательности . Информационные цепи начальной установки используютс  по пр мому назначению.
До поступлени  сигнала Старт на выходе формировател  3 временных сигналов установлен О - сигнал запрета счёта формирователем 8 временных интервалов и работы формировател  5 сигнатур, flajjee формирователь 3 временных сигналов анализирует внешний сигнал, поступающий на управл ющий вход 1 сигнатурного анализатора, и
5 сигнатур, по заднему фронту которого осуществл етс  формирование сигнатуры сигнала, поступающего с выхода элемента 14 И,
15 На первом такте измерительного интервала происходит сравнение последовательности двоичных векторов, записанной в группу 11 регистров, с эталонной, записанной в регистре 5,
20 Если анализируема  последовательность векторов совпадает по соответствующим разр дам с эталонной,; то на соответствующих выходах группы 12 элементов ИСКЛЮЧАЩЕЕ ИЛИ устанавлива етс  значение О, в противном случае , дл  несовпадающих i-x разр дов - значение 1, Эталон маски позвол ет выделить из всей последовательности интерес уемые разр ды двоичных век-
30 торов - соответствующие разр ды эталонной маски имеют значение 1, При
этом если анализируема  последовательность векторов совпала по соответствующим разр дам с эталоном, раз- .вырабатывает на выходе сигнал измери- 35 решенным маской дл  сравнени , то на тельного окна, начало которого соот всех выходах группы 13 элементов ветствует внешнему условию Старт, И-НЕ, вне зависимости от значений а юкончание - внешнему условию Стоп, остальных разр дов, устанавливаетс  Сигнал измерительного окна синхрони- значение 1 и в формирователь 5 сиг- зирован с синхросигналом, поступающим 40 натур записываетс  1 с выхода эле-
на синхровход 2 сигнатурного анализатора . Начало сигнала измерительного окна - выход формировател  3 временных сигналов установлен в I - разрешает поступление этого синхросигна- ла на счетный вход счетчика 22,
Формирователь 8 временных интервалов отсчитывает М тактов. При этом в группу 11 регистров записываетс  последовательность из М двоичных векто- ров, поступающих с провер емого объекта . Кроме того, сигнал О на пр мом выходе триггера 23 поступает на вход элемента 4 И и блокирует формирователь 5 сигнатур.
По окончании счета формирователем 8 временных интервалов) счетчик 22 вырабатывает на выходе отрицательный импульс, который устанавливает триг-
гер 23. При этом счетчик 22 блокируетс  сигналом О, поступающим с инверсного выхода триггера 23 через элемент 21 И-НЕ, а на пр мом выходе триггера 23 устанавливаетс  сигнал - начало временного интервала, который разрешает поступление М-го и последующих синхросигналов через сигнатур, по заднему фронту которого осуществл етс  формирование сигнатуры сигнала, поступающего с выхода элемента 14 И,
На первом такте измерительного интервала происходит сравнение последовательности двоичных векторов, записанной в группу 11 регистров, с эталонной, записанной в регистре 5,
Если анализируема  последовательность векторов совпадает по соответствующим разр дам с эталонной,; то на соответствующих выходах группы 12 элементов ИСКЛЮЧАЩЕЕ ИЛИ устанавливаетс  значение О, в противном случае , дл  несовпадающих i-x разр дов - значение 1, Эталон маски позвол ет выделить из всей последовательности интерес уемые разр ды двоичных век-
торов - соответствующие разр ды эталонной маски имеют значение 1, При
мента 14 И по заднему фронту синхросигнала , поступающего с выхода элемента 4 И; во всех остальных случа х - О,
Вьш1еописанный процесс повтор етс  до поступлени  на управл юшдй вход 1 анализатора внешнего сигнала Стоп, что соответствует концу измерительного окна и измерительного интервала.
Если на последующих тактах измерительного интервала анализируема  последовательность векторов совпадает с эталоном и с маской, то в фор- мирователь 5 сигнатур записываетс  очередна  1, в противном случае - О, При этом на блоке 6 индикации можно наблюдать значение соответствующей сигнатуры.
5J3
Таким образом, использование пред латаемого устройства позвол ет диф ференцировать ошибки формировани  последовательностей многоразр дных векторов, что существенно расшир ет функ1щональные возможности анализатора .

Claims (1)

  1. Формула изобретени 
    Сигнатурный анализатор, содержа формирователь сигнатур, формирователь временных сигналов, блок индикации и первый элемент И, причем управл ющий вход окна измерени  ана- лизатора соединен с входом формировател  временных сигналов, выход ко торого соединен с первым входом пер- вого элемента И, второй вход которого  вл етс  синхровходом анализатора выход первого элемента И подключен к синхровходу формировател  сигнатур группа выходов которого соединена с группой информационных входов блока индикации, отлича-ющийс  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  дифференищрованного контрол  последовательностей многоразр дных векторов, анализатор содержит допол- нительно формирователь временных интервалов , группу из К Ьразр дных регистров сдвига, где К - разр дност анализируемых векторов, а М - их максимальное количество, группу из КхМ элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, группу из КхМ элементов И-НЕ, второй элемент И и два буферных регистра разр дностью КхМ, причем вход разрешени  работы формировател  временных интервалов соединен с выходом формировател  временных сигналов, синхровход формировател  временных интервалов со
    5 0 0 5 0
    5
    166
    единен с синхровходами регистров сдвига группы и с синхровходом анализатора , вход стробировани  параллельной записи формировател  временных интервалов  вл етс  входом управлени  записью числа анализируемых векторов, группа информационных входов параллельной записи формировател  временных интервашов  вл етс  группой входов задани  числа анализируемых векторов анализатора, выход формировател  временных интервалов соединен с третьим входом первого элемента И, информационные входы последовательной записи регистроЁ сдвига группы образуют группу информационных входов, анализатора, разр дные выходы регистров сдвига группы соединены с первыми входами соответствую- шлх элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы, выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с первыми входами соответст- вукицих элементов И-НЕ группы, выходы первого и второго буферных регистров соединены соответственно с вторыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы и элементов И-НЕ группы, выходы последних соединены с входами второго элемента И, выход которого соединен с информационным входом формировател  сигнатур, входы стробировани  параллельной записи первого и второго буферных регистров  вл ютс  соответственно входом управлени  записью эталонной последовательности и входом управлени  записью маски анализатора , группы информационных входов первого и второго буферных регистров  вл ютс  соответственно группой информационньк входов эталонной последовательности и группой информационных входов маски анализатора.
    itse 1к0и
    ОтЗ От I
    21
    t
    От 10
    ОтЗ
    У Я
    2// Л2
    5 US
    22
    ЙП
    Л
    i-c
    23 Rl Г
    фиг. 2
SU853978651A 1985-11-20 1985-11-20 Сигнатурный анализатор SU1367016A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853978651A SU1367016A1 (ru) 1985-11-20 1985-11-20 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853978651A SU1367016A1 (ru) 1985-11-20 1985-11-20 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1367016A1 true SU1367016A1 (ru) 1988-01-15

Family

ID=21206024

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853978651A SU1367016A1 (ru) 1985-11-20 1985-11-20 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1367016A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Автоматика и вычислительна тех- никат 1982, № 6, с. 66-70. Патент US № 3976864, кл. G 06 F 11/00, опублик. 1976. *

Similar Documents

Publication Publication Date Title
SU1367016A1 (ru) Сигнатурный анализатор
SU1354194A1 (ru) Сигнатурный анализатор
SU1341651A2 (ru) Устройство дл формировани гистограммы
SU1245108A1 (ru) Магнитометр
SU1370754A1 (ru) Устройство дл контрол импульсов
SU1383463A1 (ru) Устройство дл формировани серии импульсов
SU1275531A1 (ru) Устройство дл цифровой магнитной записи
JPS589387Y2 (ja) パルス信号の周期識別回路
SU648938A1 (ru) Измеритель предельных значений временных интервалов
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1434419A1 (ru) Устройство дл ввода информации
SU1087984A1 (ru) Устройство дл сравнени чисел
SU1298768A1 (ru) Устройство дл формировани гистограммы
SU1290191A1 (ru) Измеритель частоты
SU1322222A1 (ru) Устройство дл измерени временных интервалов
SU1663771A1 (ru) Устройство дл детектировани ошибок
SU1481768A1 (ru) Сигнатурный анализатор
SU1238092A1 (ru) Устройство дл ввода информации
SU1674056A1 (ru) Многоканальный измеритель временных интервалов
SU728134A1 (ru) Устройство дл контрол логических схем
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU437226A1 (ru) Счетчик импульсов
SU1275547A1 (ru) Многоканальное запоминающее устройство
SU1041947A1 (ru) Электронно-счетный частотомер