SU1361550A1 - Микропрограммный автомат - Google Patents

Микропрограммный автомат Download PDF

Info

Publication number
SU1361550A1
SU1361550A1 SU853986889A SU3986889A SU1361550A1 SU 1361550 A1 SU1361550 A1 SU 1361550A1 SU 853986889 A SU853986889 A SU 853986889A SU 3986889 A SU3986889 A SU 3986889A SU 1361550 A1 SU1361550 A1 SU 1361550A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
output
inputs
address
synchronization
Prior art date
Application number
SU853986889A
Other languages
English (en)
Inventor
Николай Анатольевич Вислович
Original Assignee
Могилевский Машиностроительный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Могилевский Машиностроительный Институт filed Critical Могилевский Машиностроительный Институт
Priority to SU853986889A priority Critical patent/SU1361550A1/ru
Application granted granted Critical
Publication of SU1361550A1 publication Critical patent/SU1361550A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и микроэлектроники и предназначено дл  цифровой обработки информации. Цель изобретени  - повышение быстродействи  устройства . Автомат содержит регистр 1 адреса , блок 2 пам ти, регистр 3 и блок 4 синхронизации. Цель достигаетс  за счет изменени  структуры блока синхронизации. Эти изменени  позвол ют использовать в цикле работы автомата часть или всю вычислительную информацию из предыдущего цикла его работы. 3 ил. Вмды /V ВыАоды Г7С С СО СГ No-i. Сл сд

Description

Фиг. 1
Изобретение относитс  к вычислительной тех1шке и микроэлектронике и предназначено дл  цифровой обработки .информации.
Цель 11зобретени  - повьшение быст . родействи  устройства.
На фиг.1 изображена структурна  схема микропрограммного автомата; на фиг.2 - структурна  схема блока синхронизации; на фиг.З - временна  диаграмма изменени  выходного сигнала блока синхронизации.
Автомат (фиг.1) содержит регистр 1
адреса, блок 2 пам ти, регистр 3 и
. блок 4 синхронизации.
Блок синхронизации (фиг.2) содержит регистр 5, группу элементов ИСКГШЧАЮЩЕЕ ИЛИ 6,62,...6, m - число входных сигналов автомата, элемент ИЛИ 7 и генератор 8 синхроим .пульсОБ./
На временной диаграмме изменени  выходного сигнала блока синхронизации (фиг.З) обозначены: Т,, - врем  чтени  информации из блока пам ти; Т - минимальна  длительность синхроимпульса .
Автомат работает следующим образом .
.В начальный момент времени автомат находитс  в исходном положении. Регистр адреса и регистр автомата, а также регистр блока синхронизации установлены в нулевое состо ние. Выходной сигнал генератора синхроимпульсов имеет нулевое значение и разрешает прием информации в первую ступень триггеров регистра автомата. В следующий момент автомат запускаетс  и на выходе генератора .синхроимпульсов устанавливаетс  сигнал, соответствующий уровню логической единицы. Этот сигнал разрешает прием вектора входных сигналов на регистр адреса, который представл ет собой одноступе чатый регистр, а также прием век,тора входных сигналов в первую ступень регистра блока синхронизации. При этом на выходах регистра адреса присутствует вектор входных сигналов автомата , а на выходах регистра блока синхронизации - предшествующий ему вектор . Если эти векторы совпадают то действи , необходимые дп  обработки
вектора входных сигналов, автоматом уже выполнены и автомат находитс  в состо нии ожидани . В противном случае генератор синхроимпульсов запускаетс  и блокирует регистр автомата на врем  выполнени  указанных действий . Если изменение вектора входных сигналов произошло тогда, когда автомат находилс  в состо нии ожидани , то врем  реакции автомата равно нулю. Если же изменение произошло во врем  блокировки регистра автомата, то врем  реакции не превышает величи

Claims (1)

  1. Формула изобретени 
    Микропрограммный автомат, содержащий регистр адреса, блок пам ти, регистр и блок синхронизации, причем вход автомата соединен с информационным входом регистра адреса, выход которого соединен с входом старшей части адреса блока пам ти, вход младшей части адреса которого соединен с выходом регистра, информационный вход которого соединен с выходом кода адреса блока пам ти, выход кода микроопераций которого  вл етс  выходом автомата, выход блока синхронизации соединен с синхровходами регистра, и регистра адреса, отличающий с   TeMj что, с целью повьш1ени 
    быстродействи  устройства, выход регистра адреса с оединен с группой входов задани  режима блока синхронизации , причем .блок синхронизации содержит регистр, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и генератор синхроимпульсов, причем информационные входы регистра блока синхронизации -и первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы соединены с dooT- ветствующими входами группы входов за- 1ани  режима блока, вт орые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы соединены с выходами регистра блока синхронизации , выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы соединены с входами элемента ИЛИ, вход которого соединен с входом запуска генератора синхроимпульсов , выход которого соединен с выходом блока синхронизации и синхровходом регистра блока синхронизации .
    Редактор В.Бугренкова Заказ 6291/48
    Составитель В. Криворучко
    Техред А.Кравчук Корректор Н
    Тираж 67J Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий И3035, Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-попиграфическое предпри тие, г.Ужгород, у7.п7о117 17,1
    Фиг. 2
    Вых.вс
    Врем 
    Фиг.З
    Составитель В. Криворучко
    Техред А.Кравчук Корректор Н. Король
SU853986889A 1985-10-03 1985-10-03 Микропрограммный автомат SU1361550A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853986889A SU1361550A1 (ru) 1985-10-03 1985-10-03 Микропрограммный автомат

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853986889A SU1361550A1 (ru) 1985-10-03 1985-10-03 Микропрограммный автомат

Publications (1)

Publication Number Publication Date
SU1361550A1 true SU1361550A1 (ru) 1987-12-23

Family

ID=21208915

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853986889A SU1361550A1 (ru) 1985-10-03 1985-10-03 Микропрограммный автомат

Country Status (1)

Country Link
SU (1) SU1361550A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Титце У., Шенк К. Полупроводникова схемотехника,-М.:Мир, 1983, с.344, рис,20.1. Клингман Э. Проектирование микропроцессорных систем.-М.:Мир, 1980, с.63, рис,3.7. *

Similar Documents

Publication Publication Date Title
SU1361550A1 (ru) Микропрограммный автомат
SU1541678A1 (ru) Устройство дл тестового контрол блоков пам ти
SU1539782A2 (ru) Устройство дл тестового контрол цифровых блоков
AU643512B2 (en) A sequencer for generating binary output signals
SU1361708A1 (ru) Программируемый генератор импульсов
SU1352485A1 (ru) Микропрограммный автомат
SU675424A1 (ru) Устройство управлени
SU1698875A1 (ru) Устройство дл программного управлени
SU1352627A1 (ru) Многофазный тактовый генератор
SU1649531A1 (ru) Устройство поиска числа
SU1288697A1 (ru) Устройство дл отработки временных интервалов
SU1305625A2 (ru) Программное устройство
SU1246101A1 (ru) Устройство дл синхронизации записи информации
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1228106A1 (ru) Устройство дл контрол считываемой информации
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1635187A1 (ru) Формирователь тестов
SU1405041A1 (ru) Устройство дл выработки синхросигналов
JP2605275B2 (ja) マイクロコンピユータ
SU1501067A2 (ru) Устройство дл контрол хода микропрограмм
SU1513455A1 (ru) Устройство дл контрол правильности выполнени команд микропроцессорной системы
SU1416995A1 (ru) Устройство дл контрол цифровых блоков
SU1619330A1 (ru) Устройство дл контрол работы оператора
RU2047918C1 (ru) Устройство для программирования микросхем постоянной памяти
SU1269131A1 (ru) Устройство микропрограммного управлени