SU1343499A1 - Устройство дл управлени электростанцией - Google Patents

Устройство дл управлени электростанцией Download PDF

Info

Publication number
SU1343499A1
SU1343499A1 SU864038679A SU4038679A SU1343499A1 SU 1343499 A1 SU1343499 A1 SU 1343499A1 SU 864038679 A SU864038679 A SU 864038679A SU 4038679 A SU4038679 A SU 4038679A SU 1343499 A1 SU1343499 A1 SU 1343499A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
trigger
inputs
Prior art date
Application number
SU864038679A
Other languages
English (en)
Inventor
Сергей Анатольевич Михайлов
Александр Николаевич Пипченко
Сергей Анатольевич Полищук
Original Assignee
Mikhajlov Sergej A
Pipchenko Aleksandr N
Polishchuk Sergej A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mikhajlov Sergej A, Pipchenko Aleksandr N, Polishchuk Sergej A filed Critical Mikhajlov Sergej A
Priority to SU864038679A priority Critical patent/SU1343499A1/ru
Application granted granted Critical
Publication of SU1343499A1 publication Critical patent/SU1343499A1/ru

Links

Landscapes

  • Programmable Controllers (AREA)

Abstract

Изобретение относитс  к области автоматического управлени  многоагрегатными электрическими станци ми, например дизель-генераторными, а именно - к системам управлени  судовыми электростанци ми, и предназначено дл  управлени  генераторными агрегатами (ГА) в соответствии с заданной последовательностью запуска. Цель - повышение надежности работы устройства дл  управлени  электростанцией. В устройстве блокированы возможные аварийные режимы при задании ошибочных комбинаций последовательности включе- :ни  ГА, при неполностью указанной комбинации, при неуказанной последовательности , при указании одного ГА несколько раз в одной последователь ности и при совпадении двоичных наборов разных комбинаций последовательности включени  ГА в электростанции. 1 ил. i (Л 00 4: 00 ;о

Description

Изобретение относитс  к области автоматического управлени  многоагрегатными электрическими станци ми, например дизель-генераторными,, а именно к системам управлени  судовыми электростанци ми, и предназначено дл  управлени  генераторными агрегатами (ГА) в соответствии с заданной последовательностью запуска.
Целью изобретени   вл етс  повышение надежности работы устройства дл  управлени  электростанцией.
На чертеже приведена функциональна  схема устройства дл  управлени  электростанцией.
Устройство, состо щее, например, из четырех ТА 1-4, содержит блок 5 управлени  с цеп ми 6 и 7 пуска и останова , блок 8 программировани , блок 9 разрешени  работы. Блок 8 программировани  -содержит входы 10-13 программировани  последовательности запука ГА 1-4, входные триггеры 14-17, элементы И 18-21, шифратор 22, триггеры 23-26 входов регистра, каждый из которых имеет вход записи, три счетных входа и три соответствующих выхода, регистр 27, первьм - двенадцатый выходы 28-39 блока 8 программировани .
Блок 9 разрешени  работы содержит входы 40 и 41 сброса и записи программируемой последовательности запуска ГА -4, элемент ИЛИ 42, триггер 43, причем установочный вход, триггера 43 соединен с вькодом элемента ИЛИ 44 и вторым входом элемента ИЛИ 4 на выходе которого включен регистр 46, а к первому входу элемента ИЛИ 45 подключен установочный вход триггера 47 . На выходах блока 8 программировани  включены элемент И 48, элементы И-НЕ 49-52, инвертор 53, мультиплексор . 54 и дешифратор 55, подктао- 45 этой информации в регистр 27 произво- ченный соответственно своим первым дитс  после поступлени  через схему
входом 56 к двенадцатому выходу 39 блока 8 программировани , вторым входом 57 - к дев тому вьпсоду 36, .третьим входом 58 - к выходу элемента И-НЕ 52, четвертым входом 59 - к третьему, выходу 30 и п тым входом 60- к второму вькоду 29 блока 8 программировани  .
Устройство работает следующим образом .
В исходном состо нии на инверсных выходах триггеров 14-17 блока 8 прог- рам 1ировани  формируетс  сигнал логи1 и на выходах элементов И 18-21 - сигналы логического О. При подаче сигнала логической 1 на
вход 10 программировани  состо ние триггера 14 не измен етс , но на выходе элемента И 18 по вл етс  сигнал 1, который поступает на вход шифратора 22, на выходе которого при этом
формируетс  двоичный код 001. Нри дальнейшем сн тии сигнала логический 1 с входа 1 О программировани  триггер 14 перебрасываетс , блокирует элемент И 18 и дальнейшие изменени 
сигнала на входе 10 не внос т изменений в состо ние схемы. Затем сигнал с входов 11-13 поступает на блок 8 программировани  на триггеры 15-17 и элементы И 19-21, которые работают
аналогично.
Информационные входы параллельной записи регистра 46 соединены с сигналами О и 1 так, что в исходном состо нии на выходах регистра 46 формируетс  код 1000, разрешающий запись информации в триггер 23 и запрещающий запись в триггеры 24-26. При поступлении , а затем сн тии сигнала 1 на любом из входов 10-13 импульс через
схемы ИЛИ 44 и 45 поступает на тактовый вход регистра 46 и сдвигает записанную в нем информацию на один разр д . Теперь на выходах регистра 46 формируетс  двоичньш код 0100, разрешающий запись информации в триггер 24 и запрещающий запись в триггеры 23, 25 и 26. При последующих по влени х сигналов на входах 10-13 программировани  информаци  в регистре 46
сдвигаетс  дальше, разреша  последовательность запись в триггеры 25 и 26. Двоичные коды запрограммированной последовательности вк;почени  Г4 1-4 хран тс  в регистре 27. Запись
ИЛИ 42 и триггер 43 сигнала логической 1 на вход 41 Запись блока 9 разрешени  работы.
50 Приведение схемы в исходное состо ние осуществл етс  подачей сигнала логической 1 на вход 40 Сброс блока 9 разрешени  работы. При этом сбрасьшаютс  в исходное состо ние триггеры 14-17 и перебрасьгоаетс  триггер 47, на выходе которого формируетс  сигнал 1. Этот сигнал приложен к управл ющему входу регистра 46, переключает регистр 46 в режим запи55
си параллельной информации, набранной на входах регистра 46 (1000).При сн тии сигнала Сброс с входа 40 сигнал логической 1 с первого выхо да регистра 46 сбрасывает триггер 47 и схема вновь готова  к работе из исходного состо ни .
Дешифратор 55 преобразует двенадцатиразр дный двоичный код набранной комбинации последовательности запуска ГА 1-4 в логический сигнал на одном из своих выходов. ,Тл  блокировки записи возможных совпадающих наборов при разных комбинаци х включени  ГА 1-4 вход 58 третьего разр да дешифратора 53 соединен с выходом логической схемы на элементах И 48, И-НЕ 49-52, инверторе 53 и мультиплексоре 54, реализующей переключательную функ цию, исключающую зти совпадени .
Таким образом, предлагаемое техническое решение повьшает надежность работы устройства дл  управлени  электростанцией , поскольку в нем блокированы возможные аварийные режимы при задании ошибочных комбинаций, последовательности включени  генераторных агрегатов при неполностью указанной комбинации, при неуказанной последовательности , при указании одного ГА несколько раз в одной последовательности и при совпадении двоичных наборов разных комбинаций последовательности включени  ГА в электростанции .

Claims (1)

  1. Формула изобретени 
    Устройство дл  управлени  электро станцией, состо щей из п генераторных агрегатов, содержа.щее блок управ лени  с цеп ми пуска и останова гене раторных агрегатов, блок программировани , блок разрешени  работы, о т личающеес  тем, что, с целью повьш1ени  надежности работы устройства, в него, дополнительно введены мультиплексор, первый, второй , третий и четвертый элементы Н-НЕ, элемент И инвертор, дешифратор , причем выходы дешифратора соединены с входами блока управлени , а вход первого разр да дешифратора сов динен с двенадцатым выходом блока программировани , вход второго разр да дешифратора соединен с дев тым выходом блока программировани  и с четвертыми входами первого и третье
    5
    10
    15
    -20
    30
    40
    25
    ГО элементов И-НЕ, вход третьего разр да дешифратора соединен с выходом четвертого элемента И-НЕ, входы которого соединены с выходом второго элемента И-НЕ, выходом третьего элемента И-НЕ и с выходом мультиплексора, вход четвертого разр да дешифратора соединен с третьим выходом блока программировани , с третьим входом элемента И и с вторым входом первого и четвертым входом второго элементов И-НЕ, вход п того разр да дешифратора соединен с вторым выходом блока программировани  и с вторым входом второго элемента И-НЕ, первый выход блока программировани  соединен с первьм входом третьего элемента И-НЕ, четвертый выход блока программировани  соединен с первым входом первого элемента И-НЕ, шестой выход блока программировани  соединен с вторым входом элемента И и с третьим входом второго элемента И-НЕ, седьмой выход блока программировани  соединен с первым входом второго элемента И-НЕ, восьмой выход блока программировани  соединен с четвертым входом элемента И и с третьим входом третьего элемента И-НЕ, дес тый выход блока программировани  соединен с третьим входом первого элемента И-НЕ, п тьй выход блока программировани  соединен с первым входом элемента И, третьим 35 входом третьего элемента И-НЕ и первым адресным входом мультиплексора, второй адресный вход которого соединен с выходом элемента И, первый, четвертый информационные входы мультиплексора и через инвертор второй информационный вход соединены с выходом первого элемента И-НЕ, на третий информационный вход мультиплексора подан посто нньш сигнал логи- 45 ческой единицы, блок программировани  содержит входные триггеры. и триггеры входов регистра, элементы И, шифратор и регистр, выходы регистра  вл ютс  выходами блока программиро- gQ вани , а входы регистра соединены с выходами триггеров входов регистра, параллельные входы которых соединены поразр дно между собой и с выходами шифратора, второй вход шифратора сое- f-f- динен с выходом первого элемента И, третий вход шифратора соединен с выходом второго элемента И, четвертый вход шифратора соединен с выходом третьего элемента И, п тый вход шифратора соединен с выходом четвертого элемента И, на остальные входы шифратора поданы посто нные логические уровни нул , один вход каждого элемента И соединен с инверсным выходом соответствующего входного триггера, другой вход каждого элемента И соединен с входом установки соответствующего входного триггера и  вл етс  входом блока программировани , входы сброса входных триггеров, соединен между собой и с входом сброса блока разрешени  работы, содержащего триггер и элемент ИЛИ, один вход которого соединен с входом сброса, а другой вход с входом записи блока разрешени  работы, выход элемента ИЛИ соединен с входом сброса триггера, выход которого соединен с входом записи регистра блока программировани  введены регистр, триггер и два элемента ИЛИ, входы первого элемента Или соединены соответственно с выходами первого, второго, третьего и четвертого элементов И блока прог- раммирО)зани , выход первого элемента
    Составитель В.Сидоров Редактор Л.Гратилло Техред М.Ходанич Корректор А.Ильин
    Заказ 4833/54 Тираж 617Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035 , Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-полиграфическое предпри тие, г,Ужгород,ул.Проектна ,4
    ТШИ соединен с входом установки триггера блока разрешени  работы и с входом второго элемента ИЛИ, другой вход
    которого соединен с входом сброса блока разрешени  работы и с входом установки триггера, вход сброса триггера соединен с входом управлени  регистра , последовательный вход регистра соединен с выходом второго элемента ИЛИ, вход первого разр да регистра соединен с датчиком сигнала логической единицы, входы второго, третьего и четвертого разр дов регистра соединены с датчиком сигнала логического Нул , выход первого разр да регистра соединен с входом записи первого триггера входов регистра блока программировани , выход второго разр да
    регистра соединен с входом записи
    второго триггера входов регистра, выход третьего разр да регистра соединен с входом записи третьего триггера входов регистра и выход четвертого
    разр да регистра соединен с входом записи четвертого триггера входов регистра блока программировани .
SU864038679A 1986-02-12 1986-02-12 Устройство дл управлени электростанцией SU1343499A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864038679A SU1343499A1 (ru) 1986-02-12 1986-02-12 Устройство дл управлени электростанцией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864038679A SU1343499A1 (ru) 1986-02-12 1986-02-12 Устройство дл управлени электростанцией

Publications (1)

Publication Number Publication Date
SU1343499A1 true SU1343499A1 (ru) 1987-10-07

Family

ID=21226997

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864038679A SU1343499A1 (ru) 1986-02-12 1986-02-12 Устройство дл управлени электростанцией

Country Status (1)

Country Link
SU (1) SU1343499A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 658064, кл. Н 02 J 13/00, 1979. Авторское свидетельство СССР № 1107217, кл. Н 02 J 9/06, 1984. *

Similar Documents

Publication Publication Date Title
SU1343499A1 (ru) Устройство дл управлени электростанцией
SU1511843A1 (ru) Устройство дл обнаружени отказов в шаговом электроприводе
SU1228107A1 (ru) Устройство дл контрол схем сравнени
SU1566354A1 (ru) Устройство дл локализации ошибок в двоичной последовательности
RU2076455C1 (ru) Селектор импульсов заданной кодовой комбинации
SU1654826A1 (ru) Устройство дл контрол последовательностей сигналов
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU1483622A2 (ru) Коммутатор
SU1377915A1 (ru) Устройство дл стирани информации
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU1522409A1 (ru) Декодирующее устройство
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU766032A1 (ru) Устройство дл передачи и приема дискретных сигналов
SU1193727A1 (ru) Запоминающее устройство
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU1310792A1 (ru) Таймер
SU1010717A1 (ru) Генератор псевдослучайных последовательностей
SU1536440A1 (ru) Функциональный синхрогенератор дл доменной пам ти
SU1156233A1 (ru) Устройство дл управлени шаговым двигателем
SU1182526A1 (ru) Система дл контрол и испытаний блоков пам ти бортовых ЭВМ
SU1257688A2 (ru) Устройство дл передачи и приема информации
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU448592A1 (ru) Устройство дл генерировани кода посто нного веса
SU1096651A1 (ru) Устройство дл обнаружени ошибок в параллельном @ -разр дном коде
SU1396264A1 (ru) Селектор импульсов