SU1257688A2 - Устройство дл передачи и приема информации - Google Patents
Устройство дл передачи и приема информации Download PDFInfo
- Publication number
- SU1257688A2 SU1257688A2 SU853846096A SU3846096A SU1257688A2 SU 1257688 A2 SU1257688 A2 SU 1257688A2 SU 853846096 A SU853846096 A SU 853846096A SU 3846096 A SU3846096 A SU 3846096A SU 1257688 A2 SU1257688 A2 SU 1257688A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- additional
- input
- information
- cycle
- Prior art date
Links
Landscapes
- Selective Calling Equipment (AREA)
Abstract
Изобретение относитс к области телемеханики и может быть использовано в системах телеуправлени ,телесигнализации и телеконтрол и вл етс усовершенствованием изобретени по авт. св. № 1185365. Целью изобретени вл етс повышение достоверности устройства. На передающей стороне во втором такте работы передаетс в последовательном коде сигнал, соответствующий инверсной информации на входе устройства. Этот сигнал принимаетс на приемной стороне и записываетс в регистр. В третьем такте работы на передающей стороне формируетс сигнал, соответствующий пр мой информации на входе устройства. Этот сигнал записываетс в регистр на приемной стороне и, если кодова посыпка прин та без искажений, прин та информаци записываетс в блок пам ти. В случае приема искаженной информации формируетс сигнал, запрещающий запись прин то информации в блок пам ти. При приеме информации в третьем такте производитс также сравнение состо ни исполнительных элементов, в которое они перешли в предьщущем цикле работы. В случае же, когда состо ние исполнительных элементов не соответствует прин имае- мой информации на выходе устройства, по вл етс сигнал неисправности. . 1 ил. I С/)
Description
Изобретение относитс к телемеханике и может быть использовано в системах телеуправлени , телесигнализации и телеконтрол .
Цель изобретени - повышение достоверности устройства.
На чертеже изображена функциональна схема устройства.
Устройство содержит на передающей стороне генератор тактовых импульсов 1, блок 2 управлени коммутатором , коммутатор 3, элемент ИС- КЛЮЧАЩЕЕ ИЛИ 4, элемент НЕ 5, первый 6 и второй 7 шифраторы и выход- ной согласующий блок 8, на приемной стороне входной согласующий блок 9, первый 10 и второй 11 дешифраторы, элемент ИЛИ 12, формирователь ТЗ тактовых импульсов, регистр 14, блок 15 пам ти, элемент ИСКЛЮЧАЩЕЕ ИЛИ 16, элемент НЕ 17, элемент И 18, элемент И-НЕ 19, распределитель 20 импульсов , переключающий триггер 21, генератор 22 импульсов, счетчик 23 импульсов, исполнительные элементы 24, коммутатор 25, дополнительный элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 26 и дополнительный элемент НЕ 27, дополнитель ньй триггер 28, дополнительный счетчик 29, дополнительные элементы ИЗО, зо отношению к информации, записанной
31 и 32. Передающа сторона соединена с приемной стороной каналом 33 св зи.
Устройство работает циклически,.
Каждый цикл разбит на три такта. Первый такт подготовительный. Во врем этого такта работы на передающей стороне на третьем выходе блока 2 управлени коммутатором по вл етс уровень логического нул , который запре щает работу шифраторов 6 (кбда нулей ) и 7 (кода единиц),
На приемной стороне в начале первого такта на выходах дешифраторов 10 (кода нулей) и 11 (кода единиц ) , элемента ИЛИ 12 и формировател 13 тактовых импульсов устанавливаютс уровни логического нул , причем сигнал с уровнем логического нул поступает на первый вход счетчика 23 импульсов, устанавливает его в ноль и разрешает подсчет импульсов, поступающих на его второй вход с выхода генератора 22 импульсов. По истечении определенной выдержки времени на выходе счетчика 23 импульсов по вл етс сигнал с уровнем логической единицы, который поступает на
-
первый вход распределител 20 импульсов , запрещает работу и устанавливает на его выходах уровень логического нул сигналы с которых, в свою
очередь, запрещают работу триггеров 21 и 28 и элемента И 18,
В конце первого такта работы устройства на втором и третьем выходах блока 2 управлени коммутатором по вл ютс уровни логической единицы. По вление уровн логической единицы на третьем выходе блока 2 разрешает работу шифраторов 6 и 7.
Во врем второго такта работы устройства по сигналам с первых выходов блока 2 управлени коммутатором коммутатор 3 последовательно во вре мени подключает выход к одному из своих информационных входов, каждый
из которых подключен к соответствующему входу устройства. Сигналы те - леинформации, записанные на входах устройства, последовательно во времени поступают на первый вход элемента ИСКЛЮЧАЩЕЕ ИЛИ 4. Поскольку на втором входе этого элемента существует уровень логической единицы , то на его выходе по вл етс комбинаци сигналов, инверсна по.
на входах устройства. Эта комбинаци поступает на информационный вход шифратора 7 (кода единиц) и через элемент НЕ 5 на информационный вход ,г шифраторов 6 (кода нулей), где определенным образом кодируетс и через выходной согласующий блок 8 поступает в канал- 33 св зи.
Через входной согласующий блок 9 40 информационна посылка поступает на входы дешифраторов 10 (кода нулей) и 11 (кода единиц).
На выходе второго дешифратора 11 уровень логической единицы по вл ет- с при приходе из канала 33 св зи сигнала с кодовым признаком единицы и сохран етс уровень логического нул при поступлении сигнала с
кодовым признаком нул . На выходе первого дешифратора 10 уровень логической единицы по вл етс при поступлении сигнала с кодовым признаком нул и сохран етс уровень логического нул при поступлении сиг- нала с кодовым признаком единицы. В результате при приеме сигналов телеинформации с кодовыми признаками единицы или нул на выходи элемента ИЛИ 12 по вл ютс импульсы. Эти импульсы поступают на вход формировател 13 тактовых импульсов и первый вход (вход установки в ноль счетчика 23 импульсов, устанавлива каждый раз счетчик 23 в исходное, нулевое состо ние.
Наличие уровн логического нул на выходе счетчика 23 импульсов разрешает работу распределител 20 им- пульсов и запрещает работу элемента И 18.
Формирователь 13 тактовых импульсов формирует импульсы определенной длительности, с помощью которых осу ществл етс запись и сдвиг информации (сигналов с кодовым признаком единицы), поступающей на информационный вход приемного регистра 14 с выхода второго дешифратора 11 единиц.
Одновременно с этим на управл ющих выходах распределител 20 импульсов по вл ютс сигналы, под действием которых коммутатор 25 осу- ществл ет поочередное подключение выхода к одному из своих информационных входов, в элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 16 и 26 происходит побитное сравнение сигналов, поступающих с выхода второго дешифратора 11, с сигналами, поступающими на второй вход первого элемента ИСКЛЮЧАЩЕЕ ИЛИ 16 через элемент НЕ 17 с последнего выхода приемного регистра 14 и поступающими на первый вход второго элемента ИСКЛЮЧАЩЕЕ ИЛИ 26 с выход коммутатора 25. При совпадении сигналов уровни логического нул на выходе элементов 16 и 26 сохран ют- с , а при несовпадении - потенциал измен етс на противоположный, т.е. приобретает значение уровн логической единицы.
Элемент И-НЕ,19 формирует из сиг налов с уровнем логической единицы, поступающих на его второй вход с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 16, импульсы с уровнем логического нул
Элемент И 30 формирует из сигна- лов с уровнем логической единицы, поступающих на его первый вход с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 26, импульсы с уровнем логической единицы . .
Сигналы с выходов элементов И-НЕ 19 и И 30 поступают соответственно на первые входы переключающего триггера 21 и триггера 28. Однако в первом такте работы устройства на вторые входы переключающих триггеров 28 и 21 с первого выхода распределител 20 импульсов поступает сигнал с уровнем логического нул , запрещающий их работу.
В конце второго такта работы устройства на выходах приемного регистра 14 устанавливаютс сигналы, инверсные по отношению к сигналам на информационных входах коммутатора 3 На первом выходе распределител 20 импульсов по вл етс уровень логической единицы, который разрешает работу триггеров 21 и 28 в третьем такте работы устройства.
В начале третьего такта работы устройства на втором выходе блока 2 управлени коммутатором устанавливаетс уровень логического нул , а на первых выходах этого блока по вл ютс управл ющие сигналы, под действием которых коммутатор 3 последовательно во времени подключает выход к одному из своих информационных входов-. Сигналы телеинформации последовательно во времени поступают на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4, на второй вход которого с второго выхода блока 2 управлени коммутатором поступает сигнал с уровнем логического нул . Поэтому на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 по вл етс комбинаци сигналов пр ма по отношению к информации, записанной на входах устройства.
В дальнейшем работа устройства аналогична его работе во втором такте.
Если помехи в канале 33 св зи отсутствуют , то информаци принимаетс без искажений, т.е. сигналы с уровнем логического нул на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 16 и уровнем логической единицы на выходе переключающего триггера 21 в третьем такте работы сохран ютс , После окончани приема всей кодовой комбинации на выходах приемного регистра 14 оказываетс записанной информаци , пр ма по отношению к информации на входах передающей части устройства, а на втором выходе распределител 20 импульсов по вл етс уровень логической единицы, т.е. разрешающий дл работы элемента И 18. Поскольку кодова посылка прин та без искаже5
НИИ на выходе первого элемента И 18 по вл етс импульс с уровнем логической единицы, разрешающий перезапись информации с выходов приемного регистра 14 в блок 15 пам ти.
Если же при передаче на канал 33 св зи воздействуют помехи или имеютс отказы входных или выходных элементов , то информаци принимаетс искаженной и сигналы, поступающие на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 16, не совпадают. Поэтому потенциал на выходе этого элемента измен етс . Измен етс , следовательно и потенциал на выходе элемента И-НЕ 19, что приводит в третьем такте работы устройства к по влению уровн логического нул на выходе переключающего триггера 21, фиксирующего прием искаженной информации. Уровень логического нул на выходе переключающего триггера 21 запрещает работу элемента И 18, и, следовательно , перезапись искаженной информации с выходов приемного регистра 14 в блок 15 пам ти. Кр оме того, уровень логического нул на выходе элемента И 18 запрещает работу третьего и четвертого элементов И 31 и 32.
При приеме информации в третьем такте работы устройства производитс также сравнение состо ни исполнительных элементов 24, в которое эти элементы перешли в предыдущем цикле работы устройства, с информацией , принимаемой в данном цикле. Сравнение осуществл етс с помощью элемента ИСКЛЮЧАКЩЕЕ ИЛИ 26 так, как описано во втором такте работы устройства .
Если состо ние исполнительных элементов 24 соответствует информации , принимаемой в третьем такте работы, то потенциал на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 26 не измен ет с , т.е. сохран етс на уровне логического нул . Не измен етс , следовательно , и потенциал с уровнем логического нул на выходе триггера 28. На выходе элемента И 32 уровень логического нул сохран етс . Если в третьем такте работы информаци прин та без искажений, то на выходе элемента И 31 по вл етс импульс с уровнем логической единицы, устанавливающий счетчик 29 в исходное единичное состо ние. Сигнал Неисправность на выходе счетчика 29 не по
576886
вл етс , так как уровень логической единицы на его выходе сохран етс .
Если в третьем такте работы устройства информаци прин та с искаже- 5 ни ми, то элементы И 31 и 32 оказываютс закрытыми уровнем логического нул , который поступает на их первые входы с выхода элемента И 18. В случае, если состо ние исполни10 тельных элементов 24 не соответствует принимаемой информации, на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 26 по вл етс уровень логической единицы. В результате триггер 28 измен ет свое
15 состо ние и на его выходе устанавливаетс уровень логической единицы. Если в третьем такте работы информаци прин та без искажений, то на выходе элемента И 32 по вл етс в
20 конце этого такта импульс с уровнем логической единицы, измен ющий состо ние счетчика 29 на один. При устойчивости подобных несоответствий в состо нии исполнительных эле25 ментов 24 с принимаемой информацией счетчик 29 заполн етс и на его выходе по вл етс уровень логического нул , что свидетельствует о неисправности в тракте блока 15 пам ти 30 исполнительные элементы 24. Устройство вьщает сигнал Неисправность.
На этом работа в данном цикле за- канчиваетс и начинаетс новый цикл.
Таким образом, введение в предлагаемое устройство новых элементов позвол ет произвести контроль выполнени исполнительными элементами 24 принимаемых команд, т.е. осуществить проверку исправности блока 15 пам ти и исполнительных элементов 24, что повышает достоверность устройства .
35
40
45
Claims (1)
- Формула изобретениУстройство дл передачи и приема информации по авт. св. № 1185365, отличающеес тем, что, с целью повышени достоверности устройства , в него на приемной стороне введены коммутатор, дополнительный элемент ИСКЛЮЧАЩЕЕ ИЛИ, дополнительный элемент НЕ, дополнительный триггер, дополнительный счетчик им- пульсов, первый второй и третий дополнительные элементы И, сигнальные выходы исполнительных элементов подключены к информа1даонным входамкоммутатора, выход которого соединен с первым входом дополнительного элемента ИСКЛЮЧАЩЕЕ ИЛИ, выход которого подключен к первому входу первого дополнительного элемента И, выход которого соединен с первым входом дополнительного триггера, выходы второго дешифратора и формировател тактовых импульсов подключены к вторым входам соответственно дополнительного элемента ИСКЛЮЧАЩЕЕ ИЛИ и первого дополнительного элемента И, третий и первьй выходы распределител импульсов соединены соответственно с управл ющими входами коммутатора и с вторым входом дополнительного триггера, выход элементаИ подключен к первым входам второго и третьего Дополнительных элементов И, выход дополнительного триггера соединен с вторым входом третьего дополнительного элемента И, выход которого подключен к первому входу дополнительного счетчика импульсов и к входу дополнительного ЭJIeмeнтa НЕ, выход которого соединен с вто- рьм входом второго дополнительного элемента И, выход которого подключен к второму входу дополнительного счетчика импульсов, выход которого соединен с третьими входами второго и третьего дополнительных элементов И и вл етс выходом сигнала Неисправность устройства.Составитель М.Артамонов Редактор Е.Копча . Техред Л.Олейник Корректор Г.РешетникЗаказ 4962/50 Тираж 515ПодписноеВНИИШ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853846096A SU1257688A2 (ru) | 1985-01-23 | 1985-01-23 | Устройство дл передачи и приема информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853846096A SU1257688A2 (ru) | 1985-01-23 | 1985-01-23 | Устройство дл передачи и приема информации |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1185365 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1257688A2 true SU1257688A2 (ru) | 1986-09-15 |
Family
ID=21159420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853846096A SU1257688A2 (ru) | 1985-01-23 | 1985-01-23 | Устройство дл передачи и приема информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1257688A2 (ru) |
-
1985
- 1985-01-23 SU SU853846096A patent/SU1257688A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1185365, кл. G 08 С 19/28. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4027301A (en) | System for serially transmitting parallel digital data | |
GB1071692A (en) | Digital signal processing system | |
SU1257688A2 (ru) | Устройство дл передачи и приема информации | |
US3088098A (en) | Digital telemetering system | |
SU1185365A1 (ru) | Устройство дл передачи и приема информации | |
SU1104572A1 (ru) | Устройство дл приема информации | |
SU428436A1 (ru) | Устройство для передачи информации | |
SU1462320A1 (ru) | Устройство дл фиксации сбоев | |
SU1749097A1 (ru) | Устройство диспетчерской централизации | |
SU1264321A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1325545A1 (ru) | Устройство дл приема и передачи информации | |
SU1709368A1 (ru) | Устройство сжати аналоговой информации | |
SU1140144A1 (ru) | Устройство дл приема и передачи информации | |
SU1336254A1 (ru) | Система дл исправлени ошибок при передаче N-разр дных кодовых слов | |
SU1077050A1 (ru) | Устройство дл мажоритарного декодировани двоичных кодов | |
SU1354232A1 (ru) | Устройство дл приема последовательного кода | |
SU478346A1 (ru) | Система дл телесигнализации с временным разделением сигналов | |
SU847509A1 (ru) | Декодер | |
SU1325727A1 (ru) | Устройство дл мажоритарного включени резервируемых логических блоков | |
SU1195462A2 (ru) | Устройство дл передачи дискретной информации | |
SU1262574A2 (ru) | Запоминающее устройство с контролем информации при записи | |
SU1444787A1 (ru) | Устройство дл сопр жени канала передачи данных с магистралью | |
SU1688438A1 (ru) | Устройство дл приема и передачи данных | |
SU1322344A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU490268A1 (ru) | Телеграфное устройство дл исключени обнаруженных ошибок |