SU1339722A1 - Устройство дл защиты и автоматического отключени потребител - Google Patents

Устройство дл защиты и автоматического отключени потребител Download PDF

Info

Publication number
SU1339722A1
SU1339722A1 SU853964267A SU3964267A SU1339722A1 SU 1339722 A1 SU1339722 A1 SU 1339722A1 SU 853964267 A SU853964267 A SU 853964267A SU 3964267 A SU3964267 A SU 3964267A SU 1339722 A1 SU1339722 A1 SU 1339722A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
elements
output
bus
Prior art date
Application number
SU853964267A
Other languages
English (en)
Inventor
Виктор Иванович Редченко
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU853964267A priority Critical patent/SU1339722A1/ru
Application granted granted Critical
Publication of SU1339722A1 publication Critical patent/SU1339722A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к электротехнике и автоматике, в частности к устройствам дл  защиты потребителей , и может быть использовано в системах и приборах автоматического контрол  и регулировани . Цель изобретени  - повышение надежности и расet 2Т S1 (/)

Description

1
ширение области применени  дл  п каналов. Устройство в каждом канале содержит формирователи импульсов 1, триггеры пам ти 2, буферные триггеры 3, буферные элементы И 4, элементы И 5 записи, информационные триггеры 6, блоки анализа информации 7, формирователи перепадов импульсов 8, элементы И 9 запрета, а также общие дл  устройства первьш 10, второй 11, третий 12 и четвертый 13 элементы И передачи, первый 14, вторые 15, 16 и третий I7 элементы ИЛИ, блок управ
339722
лени  18, триггер формировани  перепадов 19, элемент 20, генератор импульсов 21. Кроме того, устройство содержит абоненты 22, ключевые элементы 23, коммутаторы 24. Новым в устройстве  вл етс  введение в него в каждом канале блоков анализа, формирователей переп-адов импульсов, информационных триггеров, триггеров пам ти, буферных триггеров, элементов И записи, запрета , передачи, а также общих блока управлени  и триггера формировани  перепадов. 3 з.п. ф-лы, 4 ил.
1
Изобретение относитс  к электротехнике , в частности к устройствам дл  защиты и автоматического отключени  потребителей, и может быть использовано в системах и приборах автоматического контрол  и регулировани .
Целью изобретени   вл етс  повышение надежности и расширение области применени  устройства дл  п каналов.
На фиг. представлена функциональна  схема устройства; на фиг.2 - функциональна  схема формировател  импульсов; на фиг.З - функциональна  схема блока анализа информации; на фиг.4 - функциональна  схема блока управлени .
Устройство в каждом канале содержит формирователи 1 импульсов, триггеры 2 пам ти, буферные триггеры 3, буферные элементы И 4, элементы И 5 записи, информационные триггеры 6, блоки У анализа информации, формирователи 8 перепадов импульсов, элементы И 9 запрета, а также общие дл  устройства первый 10, второй 11, третий 12 и четвертый 13 элементы И передачи , первый 14, вторые 15, 16 и третий 17 элементы ИЛИ, блок 18 упралени , триггер 19 формировани  перепадов , элемент И 20, и генератор 21 импульсов. Кроме того, устройство содержит абоненты 22, ключевые элементы 23 и коммутаторы 24.
Входы устройства в каждом канале подключены к единичным входам триггеров 2 пам ти, выходы которых через
буферные элементы И 4 соединены с еди-, ничными входами буферных триггеров 3, соединенных своими выходами соответственно через элементы И 9 запрета с нулевыми входами триггеров 2 пам ти и через элементы И 5 записи с единичными входами информационных триггеров 6, выходы которых соединены с соответствующими входами формирователей I импульсов и через соответствующие формирователи 8 перепадов импульсов с входами абонентов 22 и блоков 7 анализа информации. Единичные входы триггеров 2 пам ти через первый
10 и второй 11 элементы И и через первый элемент ИЛИ 14 соединены со стробирующим входом триггера 19 формировани  перепадов, а выходы последнего и элемента И 25 формировани 
-перепадов через третий элемент ИЛИ 17 и формирователь 8 перепадов подключены соответственно к первому входу блока 18 управлени  и к третьим входам формирователей 1 импульсов, первые входы которых соединены с единичными выходами информационных триггеров 6, а вторые входы - с соответствующим входом блока 18 управлени  и выходом генератора 21 импульсов . Первые выходы формирователей 1 импульсов подключены к стробирующему входу информационных триггеров 6, вторые выходы - к соответствующим входам элементов И 10-13 передачи и
элементов И 9 запрета, третьи выходы- к соответствующим входам блоков 7 анализа информации, выходы которых
через ключевые элементы 23 и коммутторы 24 соединены с соответствующим входами 25 абонентов, а вторые входы - с входами устройства, причем выходы блока 18 управлени  подключены соответственно к вторым входам буферных элементов И 4, элементов И 5 записи, третьим входам элементов И 9 запрета, нулевым входам буг ферных триггеров 3 и вторым в.ходам элемента И 20 и одного элемента ИЛИ 15.
Формирователь 1 импульсов (фиг.2) содержит счетчик 26 с индикатором 27 переполнени , например триггером, дешифратор 28, первый 29 и второй 30 элементы И, элемент РШИ 31 и инвертор 32, вход которого соединен с первым входом 33 формировател  , а выход - с вторым входом 34 и через второй элемент И 30 и элемент ИЛИ 31 с установочным входом счетчика 26, выходы которого через дешифратор 28 соединены с первым выходом 33 формировател  1, а выход - с вторым выходом 35 формировател  1 и через первый элемент И 29 со счетным входом указанного счетчика, причем второй 34 и третий 36 входы формировател  1 соединены соответственно с входами первого 29 и второго 30 элементов И.
Блок 7 анализа информации (фиг.З) содержит счетчик 37, дешифратор 38, RS-триггер 39 со стробирующим входом , первый 40 и второй 41 инверторы входной элемент И 42, кодовые элементы И 43, и 44, и элементы ИЛИ 45 и 46, входы последнего соединены с соответствующими входами блока 7 анализа, а выход через кодовые элементы И 43 и. 44 - с входами установки счетчика 37, выходы которых через дешифратор 38 и элемент ИЛИ 46 соединен с входом установки в 1 RS- триггера 39 и через инвертор 40 с входом установки в О, Входные шины 47 и 48 блока 7 анализа соединены через входной элемент И 42 со счетным входом счетчика 37 и далее через инвертор 41 со стробирующим входом триггера 39.
Блок 18 управлени  (фиг.4) содержит распределитель 49 импульсов, 1К-триггер 50 и элемент И 51. Выходы распределител . 49 импульсов (который может быть любого известного ти- па)  вл ютс  выходами блока, первый вход которого подключен к входу уста5
0
5
0
5
новки в О 1К-триггера 50, второй вход через элемент И 51 - к входу распределител  49 импульсов, а выход 52 соединен со стробирующим входом 1К-триггера 50, подключенного своим выходом к второму входу элемента И 51 .
Шина 52 подключена к соответствующим входам формирователей 1 импульсов , блоков 7 анализа информации, блока 18 управлени  и входу установки в О информационного триггера 6, входы I и К которого совместно с аналогичными шинами триггера 9 формировани  перепадов подключены соответственно к шинам устройства.
Устройство работает следующим образом.
Перед началом работы сигналом начала обмена устройство устанавливаетс  в исходное состо ние. В этом случае все элементы пам ти, кроме триггеров 2 пам ти и буферных триггеров 3, устанавливаютс  в нулевое состо ние , а в счетчик 37 блока 7 анализа информации записываетс  код начальных условий. При поступлении на вход устройства с линии св зи (например, 0 интерфейса) сигналов, характеризующих начало работы, эти сигналы запоминаютс  триггерами 2 пам ти. Передний фронт входного сигнала, в зависимости от места поступлени , проходит через первый 10 и второй 11 элементы И передачи и через первый элемент ИЛИ 14 устанавливает в состо ние I триггер 19 формировани  перепадов, на нулевом выходе которого вырабатываетс  перепад уровн , который, проход  через третий элемент ИЛИ 17, формирует импульс на выходе соответствующего формировател  8 перепадов, запускающий блок 18 управлени . Первый им- 5 пульс 53 управлени , формируемый указанным блоком, переписывает информацию с, триггеров 2 пам ти через буферные элементы И 4 в буферные триггеры 3, а второй импульс 54 передним 0 фронтом с буферных триггеров 3 через элементы И 5 записи - в информационные триггеры 6, которые при наличии посыпки информации на данном входе устанавливаютс  в состо ние I. Перепад уровн  на выходе указанного триггера формирует при помощи соответствующего ему формировател  8 перепадов выходной импульс, поступающий на абонент 22 и на блок 7 анали5
0
5
за информации, подтвержда  его исходное состо ние. Установка в состо ние 1 триггера 6 импульсом 54 позвол ет установить импульсом 53 также и соответствующий формирователь импульсов, т.е. счетчик 26 формировател  1 импульсов через элемент И 29 который открыт сигналом с инвертора 32, и элемент ИЛИ 30 установитс  импульсом 53 следующим образом: во всех разр дах счетчика 26 и индикаторе 27 переполнени  подтверждаетс  состо ние О.
Сигнал с шины 56 открывает первый элемент И 29, через который на вход счетчика начинают поступать импульсы с генератора 21. Длитепьность формируемого импульса обычно равна период входного сигнала, счетчик 26 отсчитал необходимое количество импульсов , дешифратор 28 срабатывает и устанавливает информационные триггеры 6, прекраща  поступление импульсов с генератора 21 на счетчик 26 через первый элемент И 29. Второй тактовый импульс 54 через элементы И 9 запрета устанавливает в О триггеры 2 пам ти, причем установка в О происходит только дл  тех триггеров 2, в соответствующих буферных триггерах 3 которых была записана 1 и запущен формирователь импульсов.
Далее третий тактовый импульс 55 устанавливает в состо ние О буферные триггеры 3. Четвертый тактовый импульс 52 открывает третий 12 и четвертый 13 элементы И передачи, и в случае, если за промежуток времени работы блока 18 управлени  на любой из входов 52 устройства поступает входной сигнал, то через второй элемент ИЛИ 15 и элемент И 20 формировани  перепадов происходит запуск блока 18 управлени , с выхода которого поступают сигналы 53-56 на соответствующие элементы И, затем следует запуск соответствующего формировател  импульсов. На запущенные формирователи 1 импульсов данный сигнал не воздействует, так как в них второй элемент И 30 закрыт уровнем с выхода инвертора 32 и сигнала 54 на работающие формирователи 1 импульсов не проходит. Поскльку частота поступлени  информации на входы 57 устройства f(; 10 f ru J то потер  информации полностью исключаетс  (fju. - частота тактовых импульсов). После
0
0
запуска блока 18 управлени  схема работает аналогично. Сигналы с выходов соответствующих информационных триггеров 6, поступа  на щину 57 блока 7 анализа информации, открывают входной элемент И 42, через который разрешаетс  прохождение информа- ции с входных .шин 57 устройства. Данна  информаци  считаетс  счетчиком 37, в который через кодовые элементы 43 и 44 записываетс  сигналами 52 (код). Начальна  вставка (код) определ ет допустимое количество по влени  сигналов или помех на входе устройства за врем  работы формировател  импульсов. В случае, если число помех на входе меньше допустимого , на выходе счетчика 37 не вырабатываетс  код, необходимый дл  срабатывани  дешифратора 38, т.е. сигнала отключени  на .выходе блока
7анализа информации нет. В случае, когда число помех или.по влений не5 нормированной информации на входах устройства больше допустимого, на выходах дешифратора 38 вырабатываетс  сигнал, который, стробиру сь перепадом напр жени  с выхода инвертора 41 при сбросе информационного триггера 6, устанавливает в состо ние 1 триггер 39 со стробирующим входом. Далее происходит отключение через ключевые элементы 23 и коммутатор 24 абонента 22,
Формирователь 1 импульсов, сформировав при помощи счетчика 26 необходимую .длительность, при помощи дешифратора 28 вырабатывает на своем выходе 58 сигнал, устанавливающий в состо ние О информационный триггер 6. .
Люба  следующа  посылка входной информации воспринимаетс  любым кана- 4g лом устройства с выхода формировател 
8перепада импульсов, устанавливает в состо ние 1 RS-триггер 39, вследствие чего импульсы с генератора 21 поступают на распределитель 49 импульсов любого типа. Последний импульс
54 задним фронтом устанавливает триггер 50 в О, прекраща  формирование импульсов.
Аналогично схема работает при одно- ,- временном поступлении информации на несколько входов 58,
В случае, если частота входной информации больше допустимой, устройство работает следующим образом.
0
35
0
50
Вставка в счетчик 37 блока 7 анализа информации записываетс  обычно в до- полнйтедьном коде, от ее значени  зависит какое количество помех может пройти на вход устройства, не вызвав его отключени . При увеличении входной частоты на величину, превышающую допустимую, формирователь 1 импульроиства .

Claims (4)

1.Устройство дл  защиты и автоматического отключени  потребител , содержащее формирователь импульсов, ключевой элемент, выход которого через коммутатор подключен к абоненту, элементы И, ИЛИ, отличающее с   . тем, что, с целью повьшгени  надежности и расширени  области применени  дл  п каналов, оно дополнительно содержит в каждом канале блоки 25 анализа, формирователи перепадов импульсов , информационные триггеры, триггеры пам ти, буферные триггеры, элементы И записи, буферные элементы И, элементы И, элементы И запрета, элементы И передачи, а также общие дл  устройства блок управлени  и триггер формировани  перепадов, нулевой выход которого через третий элемент ИЛИ и соответствующий формирователь перепадов импульсов соединен с первой входной шиной блока управлени , входы К и I данного триггера - соответственно с шинами логического нул  и логической едини- 40 цы а стробирующий вход - с выходом первого элемента ИЛИ, причем в каждом канале управлени  входные шины устройства подключены к единичным входам триггеров пам ти, выходы кото- 45 рых через буферные элементы И соединены с единичными входами буферных триггеров, соединенных своими единичными выходами через элементы И записи с входом информационных триггеров, единичные выходы которых подключены к первой шине формировател  импульсов буферные триггеры через элементы И запрета соединены с нулевыми входами триггеров пам ти, информационные f-f- триггеры через формирователи перепадов импульсов - с входом блока анализа информации и входом соответствующего абонента, выход которого через коммутатор соединен с ключевым элеменпереполнени , сигнал с которого поступает на шину 59 блока 7 анализа информации и по окончании длительноти импульса на шине 47 триггер 39 устанавливаетс  в состо ние 1, т.е. происходит отключение абонента 22. Схема устройства работоспособна при любой синфазности поступлени  входных сигналов: одновременно или разнесенных по времени. Состо ни  отказов индицируютс  на клеммах 60, по сигналам которых оператор или ЦВМ может следить за состо нием системы . .
Работоспособность предлагаемого устройства обеспечиваетс  при любом изменении частоты входных сигналов, при любом сочетании длительности импульсов и параметров элементов, при прохождении помех на входе устройства , что повьш1ает надежность. Устройство исключает потерю информации при работе в многоканальных комплексах с любым пор дком следовани  входной информации, что расшир ет область его применени . Оно работоспособно при работе в дистанционных системах с длинными лини ми св зи , где возможно по вление некоторого числа помех или случайных процессов . Это также увеличивает надежность
роиства.
и расшир
Формула изобретени 
и расшир ет область применени  уст-
15
0
JQ и расшир ет область применени  уст-
о
5
1.Устройство дл  защиты и автоматического отключени  потребител , содержащее формирователь импульсов, ключевой элемент, выход которого через коммутатор подключен к абоненту, элементы И, ИЛИ, отличающее- с   . тем, что, с целью повьшгени  надежности и расширени  области применени  дл  п каналов, оно дополнительно содержит в каждом канале блоки 25 анализа, формирователи перепадов импульсов , информационные триггеры, триггеры пам ти, буферные триггеры, элементы И записи, буферные элементы И, элементы И, элементы И запрета, элементы И передачи, а также общие дл  устройства блок управлени  и триггер формировани  перепадов, нулевой выход которого через третий элемент ИЛИ и соответствующий формирователь перепадов импульсов соединен с первой входной шиной блока управлени , входы К и I данного триггера - соответственно с шинами логического нул  и логической едини- 0 цы а стробирующий вход - с выходом первого элемента ИЛИ, причем в каждом канале управлени  входные шины устройства подключены к единичным входам триггеров пам ти, выходы кото- 5 рых через буферные элементы И соединены с единичными входами буферных триггеров, соединенных своими единичными выходами через элементы И записи с входом информационных триггеров, единичные выходы которых подключены к первой шине формировател  импульсов, буферные триггеры через элементы И запрета соединены с нулевыми входами триггеров пам ти, информационные f- триггеры через формирователи перепадов импульсов - с входом блока анализа информации и входом соответствующего абонента, выход которого через коммутатор соединен с ключевым элемен0
том, причем выход блока анализа ин- формгщии соединен с входом ключевого элемента и выходной шиной, при этом входные шины через элементы И передачи подключены к входам первого элемента ИЛИ, нулевой установочный вход триггера формировани  перепадов соединен с выходом второго элемента ИЛИ а выходы триггеров пам ти через третий и четвертый элементы И передачи, один из вторых элементов ИЛИ и элемент И формировани  перепадов - с вторым входом третьего элемента ИЛИ, выход генератора импульсов подключен к второй входной шине формировател  импульсов и блока управлени  , общего дл  всех каналов,, а выходы блока управлени  соединены соответственно первый с вторыми входами буферных элементов И, второй - с третьими входами элементов И запрета, вторыми входами элементов И записи и третьей входной шиной формирователей импульсов , третий выход блока управлени  - с нулевыми входами буферных триггеров , четвертый - с вторыми входами элемента И формировани  перепадов и второго элемента ИЛИ, первый вход которого совместно с- соответствуюш;ими щинами формировател  импульсов, блока анализа информации, блока управлени  и нулевым входом информационного триггера соединен с шиной начала обмена, при этом второй.вход формирователей импульсов с первого по п-1 каналов соединены с вторыми входами первого и третьего элементов И передачи , второй выход формировател  им- . пульсов п-го входа соединен с вторыми входами второго и четвертого элементов И передачи, а третий выход формирователей импульсов - с третьей шиной блока анализа информации, втора  шина которого подключена к соответствующим входам устройства, вхоцы блока анализа информации соединены с выходами формировател  импульсов и вторыми входами элемента И запрета.
2.Устройство по п.1, о т л и - чающее с  тем, что формирователь импульсов содержит счетчик с индикатором переполнени , дешифратор первый и второй элементы И, элемент ИЛИ и инвертор, вход которого соединен с первой входной шиной формировател  и первым входом первого элеме та И, а его выход соединен с входом . счетчика, выходы разр дов которого
подключены через дешифратор к первой выходной шине, а выход переполнени  соединен с единичным установочным
входом индикатора переполнени , соединенного своим единичным выходом с третьей выходной шиной, а нулевой - с шиной начала обмена, котора  через второй вход -элемента ИЛИ подключена к установочным входам счетчика, а выход инвертора соединен с второй выходной шиной и первым входом второго элемента И, вход которого подключен к третьей шине, выход которого подключен к первому входу элемента ИЛИ, а второй вход первого элемента И соединен с второй входной шиной формировател .
3.Устройство по п.I, о т л и чающеес  тем, что блок анали- за информации содержит счетчик, дешифратор , RS-триггер со стробируюш м входом, первый и второй инверторы, входной элемент И, кодовые элементы
И, элементы ИЛИ, причем перва  входна  шина через первый вход входного элемента И со(динена с входом счетчика , выходы которого через дешифратор и второй элемент ИЛИ подключены к
единичному установочному входу RSтриггера , а через инвертор - к нулевому установочному входу данного RS- триггера, выход которого  вл етс  выходом блока анализа, входы начала
обмена и треть , входна  шина через третий и второй входы первого элемента ИЛИ и кодовые первые и вторые входы соответственного первого и второго элементов И соединены с установочными входами счетчика, вторые входы кодовых элементов И - с входами Код блока, втора  входна  шина подключена к второму входу входного элемента И, а перва  через второй инвертор - к стробирующему входу триг- . гера, при этом четверта  входна  шина блока соединена с вторым входом второго элемента ИЛИ.
4.Устройство по л. 1, о т л и-чающеес  тем, что блок управлени  содержит распределитель импульсов , 1К-триггер и элемент И, выход которого соединен с распределителем импульсов, выходы которого  вл ютс 
выходами блока управлени , причем входна  шина блока подключена к единичному входу 1К-триггера, шина начала обмена - к нулевому, а втора  входна  шина - к второму входу элемента
11
и, при этом шины логических нул  и единицы соединены соответственно с входами триггера, а стробирующий
о 33
JVC
29
35
i
W
52
1339722
12
вход - с четвертым входом распределител  импульсов, выход 1К-триггера соединен с первым входом элемента И.
58
.odZ
26
27
Puz.Z
НО
S3
ьмдг
Редактор И.Николайчук
Составитель Л.Корнеева
Техред М.Дицык Корректор М.Шаропш
Заказ 4867Тираж 617 . Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
&мд
Фи.-2
Код
je 52
РигМ
SU853964267A 1985-10-16 1985-10-16 Устройство дл защиты и автоматического отключени потребител SU1339722A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853964267A SU1339722A1 (ru) 1985-10-16 1985-10-16 Устройство дл защиты и автоматического отключени потребител

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853964267A SU1339722A1 (ru) 1985-10-16 1985-10-16 Устройство дл защиты и автоматического отключени потребител

Publications (1)

Publication Number Publication Date
SU1339722A1 true SU1339722A1 (ru) 1987-09-23

Family

ID=21201055

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853964267A SU1339722A1 (ru) 1985-10-16 1985-10-16 Устройство дл защиты и автоматического отключени потребител

Country Status (1)

Country Link
SU (1) SU1339722A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1012379, кл. Н 02 Н 3/00, 1982. Авторское свидетельство СССР № 748622,, кл. Н 02 Н 3/00, 1978. *

Similar Documents

Publication Publication Date Title
GB1163981A (en) Improvements in or relating to Time Division Communication Systems
SU1339722A1 (ru) Устройство дл защиты и автоматического отключени потребител
US3946380A (en) Remote supervision and control system
US4314109A (en) Synchronization system for key telephone system
JPS60199247A (ja) フレ−ムの同期方式
US3808373A (en) Pulse detector
SU1423982A1 (ru) Устройство дл программного управлени технологическим оборудованием
SU663058A1 (ru) Устройство дл управлени шаговым двигателем
SU1295369A1 (ru) Устройство дл управлени процессом передачи сигналов управлени в иерархической автоматизированной системе управлени
US4374305A (en) Arrangement for regenerating start-stop signals and dial pulses
SU1254499A1 (ru) Устройство дл подключени абонентов к магистрали передачи данных
RU1838894C (ru) Приемник многочастотных сигналов
JP2949945B2 (ja) 伝送路切替回路
SU1564623A1 (ru) Многоканальное устройство тестового контрол логических узлов
SU1300526A1 (ru) Устройство дл приема телесигналов
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1095434A1 (ru) Устройство дл выделени маркера кадровой синхронизации
SU1709548A1 (ru) Устройство дл передачи дискретной информации
SU1524191A2 (ru) Устройство программного опроса телеметрических каналов
SU1054930A1 (ru) Резервированный генератор импульсов
SU1256195A1 (ru) Счетное устройство
SU1153337A2 (ru) Устройство дл многоканального контрол
SU1317441A1 (ru) Устройство дл контрол и восстановлени микропроцессорной системы
SU959123A1 (ru) Устройство дл передачи и приема информации
SU1226471A1 (ru) Устройство дл контрол логических блоков