SU1254499A1 - Устройство дл подключени абонентов к магистрали передачи данных - Google Patents

Устройство дл подключени абонентов к магистрали передачи данных Download PDF

Info

Publication number
SU1254499A1
SU1254499A1 SU843774374A SU3774374A SU1254499A1 SU 1254499 A1 SU1254499 A1 SU 1254499A1 SU 843774374 A SU843774374 A SU 843774374A SU 3774374 A SU3774374 A SU 3774374A SU 1254499 A1 SU1254499 A1 SU 1254499A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
discriminator
trigger
information
Prior art date
Application number
SU843774374A
Other languages
English (en)
Inventor
Василий Васильевич Зленков
Original Assignee
Вильнюсский Завод Радиоизмерительных Приборов Им.60-Летия Октября
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вильнюсский Завод Радиоизмерительных Приборов Им.60-Летия Октября filed Critical Вильнюсский Завод Радиоизмерительных Приборов Им.60-Летия Октября
Priority to SU843774374A priority Critical patent/SU1254499A1/ru
Application granted granted Critical
Publication of SU1254499A1 publication Critical patent/SU1254499A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано , в многомашинных вычислительных комплексах повьшенной надежности , построел ых на базе локальной маг гистрали передачи данных, например, кольцевого типа. Целью изобретени   вл етс  расширение класса решаемых задач за счет обеспечени  возможности обнаружени  неисправных устройств и отключени  их от магистрали передачи данных. Поставленна  цель достигаетс  TeMj что в устройство, содержащее коммутатор и блок анализа состо ни  линии, включающий триггер состо ни , два элемента гальванической разв зки, два элемента И, два элемента ИЛИ, в блок анализа состо ни  линии введены дискриминатор приёма байта, дискриминатор нарушений, три формировател  импульсов, три элемента НЕ, регистр управлени  коммутацией и узел временной задержки. 2 з.п. ф-лы, 11 ил. (Л

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  построени  высоконадежных вычислительных систем, построенных на базе локальной магистрали с последовательной передачей данных.
Цель изобретени  - расширение класса решаемых задач устройства путем обеспечени  возможности обцару- жени  и отключени  неисправных устройств в магистрали передачи данньк.
На фиг. 1 представлен пример вычислительной системы построенной на базе локальной магистрали передачи данных; на фиг. 2 - блок-схема устройства; на фиг. 3 и А - функциональные схемы дискриминатора приема байта и триггера состо ни  и времен ные диаграммы их работы; на фиг. 5 - функциональна  схема узла временной задержки; на фиг. 6, 7 - функциональна  схема дискриминатора нарушений и временные диаграммы его работы; на
На фиг. 2 обозначены также приве30
35
фиг. 8-11 - функциональные схемы фор- 5 денные дл  примера блоки устройства 3 мирователей импульсов регистра управ- . приемник 73, синхронизатор 74, лени  коммутацией, блока реле коммутатора и элементов разв зки.
Вычислительна  схема (фиг. 1) содержит группу последовательно соединенных устройств, каждое из которых состоит из блока t анализа состо ни  линии и коммутатора 2, х которым подключено устройство 3 св зи (УС) абонента (ЭВМ).
Каждый блок 1 анализа состо ни  линии содержит (фиг. 2) TpHrrjep 4 состо ни , элемент И 5, элемент НЕ 6, переключатель 7 режима, третий элемент НЕ 8, вторые элементы И 9, ИЛИ 10, второй и первый элементы 11 и 12 гальванической разв зки, дискриминатор 13 нарушений, узел 14 временной задержки, регистр 15 управлени  коммутацией , первый формирователь 16 импульсов , второй элемент НЕ 17, второй и третий формирователи 18 и 19 импульсов, первый элемент ИЛИ 20 и дискриминатор 21 приема байта. Коммутатор 2 содержит блок 22 реле и
св зи: приемник
формирователь 75 сигнала разрешени 
передачи и передатчик 76. I
Устройство работает следующим образом .
В исходном состо нии контакты 24- 30 включены так, что блок 1 и абонент (устройство 3) отключены от линий св зи и сигналы в лини х магистf
рали транзитом проход т через ком- мутатор 2 (фиг. 1 и 2). Переключением переключател  7 в положение Вкл. (фиг. 2) коммутатор 2 переводитс  в состо ние подключени  линий св зи
управлени  (кроме линии Разрешение передачи) на входы-выходы блока t, а информационные линии св зи и указанна  лини  - на входы-выходы устройства 3. После этого ЭВМ через уст45 ррйство 3 может обмениватьс  информацией через канал св зи. Передача информации из ЭВМ 1, например, в ЭВМ 3 производитс  с передатчика 76 УС-1 через коммутатор 2, , который может
контакты 23 - 30 переключателей реле. 50 быть подключен на пр мую с коммутатоДискриминатор 21 приема байта содержит (фиг. 3) первые счетчик 31 и элемент И-НЕ 32, элемент НЕ-ИЛИЗЗ, триггер 34, счетчик 3i5 и элемент И-НЕ 36, элемент НЕ 37. Триггер 4 состо ни  построен на триггерах 38 и 39 и элементе НЕ 40. Узел 14 временной задержки содержит (фиг.5)
триггер 41, конденсатор 42, транзистор 43 и резисторы 44-46. Дискриминатор 3 нарушений содержит (фиг. 6) триггер 47 и элемент И-ИЛИ-НЕ, образованный элементами И-НЕ 48 и 49, НЕ-ИЛИ 50 и НЕ 51. Формирователи 16, 18 и 19 импульса содержат (фиг. 8) диод 52, конденсатор 53 и элементы И- НЕ 54 и 55.
Регистр 15 управлени  коммутацией (фиг. 9) состоит из элемента И 56 и триггеров 57 и 58.
Блок 22 реле коммутатора содержит (фиг. 10) элементы И-НЕ 59-61, усилители 62-64 и обмотки 65-67 реле, причем обмотки 65 управл ют контактами 29 и 30, обмотки 66 - контактами 25 и 26, а обмотки 67 - контактами 27, 28, 23 и 24.
Элементы 11 и 12 гальванической разв зки состо т из оптрона 68, резистора 69, диода 70, усилител  71 и элементов НЕ 72.
На фиг. 2 обозначены также приведенные дл  примера блоки устройства 3 . приемник 73, синхронизатор 74,
денные дл  примера блоки устройства 3 . приемник 73, синхронизатор 74,
св зи: приемник
формирователь 75 сигнала разрешени 
передачи и передатчик 76. I
Устройство работает следующим образом .
В исходном состо нии контакты 24- 30 включены так, что блок 1 и абонент (устройство 3) отключены от линий св зи и сигналы в лини х магистf
рали транзитом проход т через ком- мутатор 2 (фиг. 1 и 2). Переключением переключател  7 в положение Вкл. (фиг. 2) коммутатор 2 переводитс  в состо ние подключени  линий св зи
управлени  (кроме линии Разрешение передачи) на входы-выходы блока t, а информационные линии св зи и указанна  лини  - на входы-выходы устройства 3. После этого ЭВМ через устррйство 3 может обмениватьс  информацией через канал св зи. Передача информации из ЭВМ 1, например, в ЭВМ 3 производитс  с передатчика 76 УС-1 через коммутатор 2, , который может
55
ром 2j (если коммутатор 2 находитс  в исходном состо нии) или с приемником 73 УС-2 (если коммутатор 2 пе- реведен в рабочее состо ние);
Информаци  из ЭВМ 1 может поступать в ЭВМ 3 двум  пут ми: с выхода передатчика 76 УС-1, через коммутаторы 2, 2}, 2j на вход приемника 73
УС-3 и далее - в ЭВМ 3 (коммутатор 2 в этом случае включен в обход УС-2); или с выхода передатчика -76 УС 1 через коммутаторы 2 , 2,j через приемник 73 УС-2, ЭВМ 2, передатчик УС-2, коммутаторы 2, 2, на вход приемника 73 УС-3 и далее в ЭВМ 3. Передача информации из ЭВМ 1 в ЭВМ 3 производитс  только при поступлении сигнала готовности к приему информации (в первом случае - приемника 73 УС-3, во втором случае - приемника 73 УС-2), поступающего на вход формиро- 1вателл 75 сигнала разрешени  передачи УС-1 (фиг, 2).
Устройство 3, принимающее сигналы информации, разр д за разр дом с частотой синхронизатора подает их в блок 1, в котором анализируетс  состо ние информационных линий св зи по объему принимаемой информации, котора  ограничиваетс  стартовыми и стоповыми посьшками. При этом уровни сигналов этих посылок выбраны таким образом, чтобы при выходе из .стро  элементов приемника 73 и передатчика 76, на дискриминатор 21 блока 1 поступал уровень стартовой посылки. Тогда, после приема двой- ;Ной порции нулевой информации без разграничени  порций стоповой посьш- кой, блок 1 вырабатывает сигнал наруше- 1и  и вьщает его в линию .следующему за ним по Ходу информации устройству (в блок 1), например, в блок t , ко- торый пропускает этот сигнал дальше (если и им было обнаружено нарушение) или переключает информационные линии в обход себ . Этим нормальньп уровень стоповой посьшки с передатчика 76 « предыдущего устройства 3 поступает на вход приемника 76 того устройства 3, блок 1 которого обнаружил нарушение .
Если через определенное врем  этот4 блок 1 не снимет сигнал Нарушение, то из блока 1, ему поступит команда Отключить линии, так как нарушение в линии возникло в его цеп х приема. В противном случае блок If сам вы- 5 ключает линии св зи в обход себ , так как нарушение в линии возникло в его цеп х передачи. На все врем  процедуры отключени  (с момента об
наружени  и до момента отключени  не- 55 элемент И 32 и открывает счетчик 35
исправного устройства) в управл ющей линии св зи действует сигнал, запрещающий передачу информации по всей
так, что выходной импульс счетчика 31 записываетс  в счетчик 35 ;(фиг. 4). После установлени  триг
s 0
цепи, что необходимо дл  предотвращени  утери текущих разр дов информацииВ исходном положении, пока переключатель 25 в логическом устоойст- ве 1 отключен и с выхода элемента НЕ 24 подаетс  логический О на вход блока 22, в котором элементы И 38, 60, 61 закрывают усилители 62-64, в результате чего обмотки реле 65-67 отключены и контакты 24-30 замкнуты так, что информационные и управл кнцие линии св зи подключены в обход блока 1. После установлени  переключател  25 в поло- 5 жение Включено на выходе элемента НЕ 8 по вл етс  логическа  1, котора  поступает на вход блока 8 реле и на формирователь выхода которого сформированный импульс устанавливает в единичные состо ни  триггеры 57 и 58. Выходные сигналы элементов И 58, 60, 61 включают через усилители 62 - 64, обмотки 65-67 реле, контакты которых подключают информационные и управл ющие линии к блоку 1 и информаци  поступает через устройство 3 в ЭВМ.
Принимаема  информаци  поступает на дискриминатор 21 и триггер 4 (фиг. 3) в виде байта (восьмиразр дного последовательного кода), ограниченного в начале битом Старт и в конце - двум  битами Стоп (фиг.4). После поступлени  бита Старт счетчик 31 начинает считать импульсы синхронизатора 74 и на выходе элемента И 32 по вл етс  1, котора  поступает на вход элемента НЕ-ИЛИ 33, на другие входы которого тоже поступают l. На выходе элемента НЕ 37
по вл етс  сигнал , который подготавливает триггер 34 к работе.
В исходном .состо нии триггер 34 установлен в состо ние 1, логическим О с выхода элемента НЕ 37. После того, как счетчик 31 просчитает восемь импульсов синхронизатора , что соответствует середине битового интервала, с вьпсода 8 счетчика 31 по вл етс  сигнал 1, который устанавливает триггер 34 в нулевое состо ние, после чего сигнал логического О с его пр мого выхода готовит к сбросу счетчик 31, запирает
так, что выходной импульс счетчика 31 записываетс  в счетчик 35 ;(фиг. 4). После установлени  триггера ЗА в нулевое состо ние люба  информаци , поступающа  на вход дискриминатора 21, воспринимаетс  как полезна .
По биту Старт триггеры 38 и 39 подготавливаютс  к работе. В исходном состо нии битом Стоп триггеры 38 и 39 были установлены в единичное состо ние. Сигнал 1
1254499«
информации; после того, как информаци  передана. Сигнал в информацион- ньпс лини х при нарушении соответст- 0 (уровню бита
с инверсНовует логическому Старт).
В первом случае счетчик 31 не закрываетс  по входу разрешени  после приема дев ти битов к продолжает считать импульсы синхронизатора 74. го выхода триггера 34 сбрасывает ч ю Дискриминатор 21 будет работать ана- триггер 38. Поступление 1 в любом логичным образом, а триггер 38 - бите входной информации устанавливает триггер 38 в единичное состо ние. В этом случае с выхода триггера 39 поступает 1 на вход элемен-15 в поступившей информации были только та И 5, ас инверсного выхода - на нулевые биты, элемент НЕ 6, на выходе которого выв состо нии 1, если в поступившей информации был хот  бы один единичный бит, или в состо нии о, если
Если триггер 38 находитс  в единичном состо нии, то после установлени  в нулевое состо ние триггера 34,
рабатываетс  логическа  1, соответствующа  сигналу отсутстви  наруше25
устанавливает триггер 38 в состо ние О, а дискриминатор 21 будет считать стартовые биты до дев ти как информационные. Если триггер 38 находитс  в нулевом состо нии, то п сигналу с инверсного выхода триггера 34 сигнал О с выхода триггени , который через контакты 26 посту-2о сигнал 1 с его инверсного вьрсода пает на вход предыдущего устройства и на входы элементов И 9 и ИЛИ 10 блока последующего устройства, запреща  прохо сдение сигнала Отключить линию с элемента 12 через эле мент И 9 и разреша  прохождение через элемент ИЛИ 10 сигнала Разрешение передачи с выхода формировател  75 последующего ycTpoitcTBa 3, на вход которого поступает сигнал с линии аналогичного устройства 3, через контакты 27 логическим О. Выходной сигнал формировател -75 устройства 3 разрешает работу синхронизатора 74 устройства 3j|. Этот сигнал через такты 28, как сигнал Разрешение пе- редачи, поступает на устройство 3, . После того, как счетчик 35 сосчитает количество принимаемых битов до дев - tH, на входы элемента И-НЕ 36 поступают логические .1 (фиг. 4), с выхо- да которого О поступает на элемент НЕ-ИПИ 33. На выходе элемента НЕ 37 по вл етс  О, по которому триггер 34 устанавливаетс  в состо ние 1, после чего сигналом с пр мо- го выхода триггера 34 сбрасываютс  счетчики 35, закрываетс  счетчик 31 и открываетс  по первому входу элемент И-НЕ 32 (фиг. 4). После подсчета последних импульсов синхронизато- ра 74 (что соответствует второй половине битового интервала), в информационном сигнале должны по витьс  два бита Стоп, первый из которых сбрасывает счетчик 31 и устанавливает 55 в единичное состо ние триггеры 38 и 39. Нарушени  в линии могут ВОЗНИКНУТЬ в двух случа х: при передаче
ра 38 переписываетс  в триггер 39, с выхода.которого будут поступать 30 сигналы Нарушение соответствующих уровней. Сигнал с пр мого выхода тр гера 4 закрывает элемент И 5, а сиг кал с инверсного выхода через элемент НЕ 6 и контакт 26 аналогично поступает в блок 1 как сигнал Нар шение, а также на входы элементов И 9 и ИЛИ 10 блока 1,, открывае элемент И 9 дл  прохождени  сигнала с элемента 12. Через элемент ИЛИ 10 пройдет сигнал логической 1, sanp щаюций работу синхронизатора 74 и ч рез контакт 28 поступающий в линию как сигнал отсутстви  разрешени  пе редачи в блок 1| . Анализ сигнала Н рушение происходит в блоке 1, . Есл триггер 4 блока 1, также обнаружил нарушение, то его дальнейша  работа по анализу поступившего сигнала На рушение с линии через контакт 25 в элемент 11 не производитс , так как элемент И 5 сигналом от триггера 4 закрыт
Если триггер 4 блока 1, не форми рует состо ние Нарушение, то сиг С выхода элемента t1 через открытый элемент И 5 поступает на вход форми ровател  16 и на вход дискриминато . ра 13. Сигнал от блока 1j Разреше50
В первом случае счетчик 31 не закрываетс  по входу разрешени  после приема дев ти битов к продолжает считать импульсы синхронизатора 74. Дискриминатор 21 будет работать ана- логичным образом, а триггер 38 - в поступившей информации были только нулевые биты,
в состо нии 1, если в поступившей информации был хот  бы один единичный бит, или в состо нии о, если
В первом случае счетчик 31 не зарываетс  по входу разрешени  после риема дев ти битов к продолжает считать импульсы синхронизатора 74. искриминатор 21 будет работать ана- логичным образом, а триггер 38 - в поступившей информации были только нулевые биты,
Если триггер 38 находитс  в единичном состо нии, то после установлени  в нулевое состо ние триггера 34,
устанавливает триггер 38 в состо ние О, а дискриминатор 21 будет считать стартовые биты до дев ти как информационные. Если триггер 38 находитс  в нулевом состо нии, то по сигналу с инверсного выхода триггера 34 сигнал О с выхода триггесигнал 1 с его инверсного вьрсода
сигнал 1 с его инверсного вьрсода
ра 38 переписываетс  в триггер 39, с выхода.которого будут поступать сигналы Нарушение соответствующих уровней. Сигнал с пр мого выхода триггера 4 закрывает элемент И 5, а сиг- кал с инверсного выхода через элемент НЕ 6 и контакт 26 аналогично поступает в блок 1 как сигнал Нарушение , а также на входы элементов И 9 и ИЛИ 10 блока 1,, открывает элемент И 9 дл  прохождени  сигнала с элемента 12. Через элемент ИЛИ 10 пройдет сигнал логической 1, sanpe-i щаюций работу синхронизатора 74 и через контакт 28 поступающий в линию как сигнал отсутстви  разрешени  передачи в блок 1| . Анализ сигнала Нарушение происходит в блоке 1, . Если триггер 4 блока 1, также обнаружил, нарушение, то его дальнейша  работа по анализу поступившего сигнала Нарушение с линии через контакт 25 в элемент 11 не производитс , так как элемент И 5 сигналом от триггера 4 закрыт
Если триггер 4 блока 1, не формирует состо ние Нарушение, то сигнал С выхода элемента t1 через открытый элемент И 5 поступает на вход формировател  16 и на вход дискриминато- .ра 13. Сигнал от блока 1j Разреше
ние передачи через контакт 27 и формирователь 75 поступает на вход элемента ИЛИ 10 блока 1, сигналом логической 1 и с его выхода - на синхронизатор 74, запреща  выработку синхроимпульсов, и через контакт 28 - в линию, распростран  сь в цепи в сторону, противоположную передаче информации.
С выхода формировател  16 блока 1| импульс сигнала Нарушение поступает на вход регистра 15, в котором через элемент И 56 устанавливает в О триггер 57, выходной сигнал которого закрывает усилитель 62 блока 8. Обмотка 65 обесточиваетс  и замыкает контакты переключателей 29 и 30. Кроме того, импульс с формировател  16 запускает узел 14, в котором триггер 41 устанавливаетс  в единичное состо ние и начинаетс  зар д конденсатора 42, врем  зар да которого определ ет выдержку узла. При этом, с выхода узла 14 на входы злемен
Во втором случае, если неисправен передатчик 76 устройства 3, то биты
тов и 48 и 50 и триггера А7 дискрими-гз Стоп через приемник 73 устройства 3,
А1lj lt
натора 13 поступают логические О, 1 и О соответственно. В это же врем  на входы дискриминатора 13 поступает 1 с выхода элемента 11 и 1 с выхода элемента И 5. Сигналы на входах дискриминатора 13 подготавливают триггер 47 к срабатыванию, а на элементах 48-51 вырабатывают сигнал логического О. С пр мого выхода триггера 47 подаетс  логический О (фиг. 6), который через элемент НЕ 17 поступает в линию через контакт 24 сигналом логической 1, запрещающим отключение линии, а также на регистр 15. После переключени  контактов 29 и 30 биты Стоп в обход блока 1, поступают на контакты 29 коммутатора 2, и через приемник 73 - на входы дискриминатора 21 и триггера А. После этого возможны- два случа . Первый - Нарушение зафик- сировано из-за неисправности прием30
35
40
45
поступают на информационный вход триггера 4 блока Ц и через элемент НЕ 40 устанавливают триггеры 38 и 39 в единичное состо ние. В линию через элемент НЕ 6 и контакт 26 передаетс  сигнал, соответствующий отсутствию нарушени , который через контакт 25 поступает на элемент 11 блока 1,, с выхода которого формируетс  логический О, запирак ций элемент И 5 и поступающий на вход дискриминатора 13. По логическому О на этом входе дискриминатора 13 на его втором выходе по вл етс  сигнал 1, который через формирователь 19 и элемент И 20 поступает на вход регистра 15, где устанавливаетс  сигнал Отключить линии (триггер 58 в нулевом состо нии), обмотки 66 и 67 реле обесточиваютс  и замыкают контакты 23, 24, 25, 24, 28, 27, подключив линии управлени  в обход уст ройстника 73 устройства второй - из-за ва 3j , классифицированного как не- неисправности передатчика 76 устройства 3 .
В первом случае биты Стоп не измен ют состо ни  приемника 73,
устройства 3, а следовательно, не устанавливают триггеры 38 и 39 в состо ние 1 и сигнал Нарушение, при- н тьй через контакт 26 коммутато- 55 ра 2.(, не исчезает. После зар да конденсатора 42 в узле 14 блока 1,, г триггер 41 устанавливаетс  в нулевое
исправное.
И в первом и во втором случа х, после сн ти  сигнала в линии Нарушение в линии Разрешение передачи по вл етс  соответствующий сигнал, который черрз формирователь 75 устройства 3, элементы ИЛИ 10 блоков 1 неотключенных устройств- 3, разрешает продолжать работу синхрониза торов 74 .
j
o
состо ние, на выходах узла 14 по вл ютс  сигналы обратной пол рности, которые, поступа  на входы дискриминатора 13, устанавливает триггер 47 в. состо ние 1, что дл  блока 1 означает отключить линии, а На регистре 15 блока 1j устанавливаетс  сигнал Подключить информационные линии . Последний поступает на синхро- вход триггера 57, который устанавливаетс  в единичное состо ние, включает обмотки 64 реле. Сигнал Отключить линии поступает на вход блока 1д через контакт 23, элемент 21, 5 открытый элемент И 9, элемент ИЛИ 20, на вход регистра 15 и сбрасывает трйг- геры 57 и 58 в нулевое состо ние, тем самым отключа  обмотки 65-67 реле. Таким образом, устройство 3 исключаетс  из последовательной цепи св зи как неисправное.
Во втором случае, если неисправен передатчик 76 устройства 3, то биты
0
з Стоп через приемник 73 устройства 3,
0
5
0
5
поступают на информационный вход триггера 4 блока Ц и через элемент НЕ 40 устанавливают триггеры 38 и 39 в единичное состо ние. В линию через элемент НЕ 6 и контакт 26 передаетс  сигнал, соответствующий отсутствию нарушени , который через контакт 25 поступает на элемент 11 блока 1,, с выхода которого формируетс  логический О, запирак ций элемент И 5 и поступающий на вход дискриминатора 13. По логическому О на этом входе дискриминатора 13 на его втором выходе по вл етс  сигнал 1, который через формирователь 19 и элемент И 20 поступает на вход регистра 15, где устанавливаетс  сигнал Отключить линии (триггер 58 в нулевом состо нии), обмотки 66 и 67 реле обесточиваютс  и замыкают контакты 23, 24, 25, 24, 28, 27, подключив линии управлени  в обход уст ройства 3j , классифицированного как не-
исправное.
И в первом и во втором случа х, после сн ти  сигнала в линии Нарушение в линии Разрешение передачи по вл етс  соответствующий сигнал, который черрз формирователь 75 устройства 3, элементы ИЛИ 10 блоков 1 неотключенных устройств- 3, разрешает продолжать работу синхронизаторов 74 .

Claims (3)

  1. Формула изобретени 
    1 . Устройство дл  подключени  абонентов к магистрали передачи данных , содержащее коммутатор, первые и вторые информационные входы и выхо- ды которого подключены к управл ющим шинам магистрали передачи данных, и блок анализа состо ни  линии, вклю
    чающий два элемента гальванической разв зки, триггер состо ни , два элемента И и два элемента ИЛИ, причем входы первого и второго элементов галъваничейкой разв зки соединены соответственно с третьим и четвертым информационными выходами коммутатора, пр мой выход триггера состо ни .соединен с первым входом первого элемента И, первый вход и выход второго элемента И подключены соответственно к выходу первого элемента гальванической разв зки и первому входу пер вого элемента ИЛИ, первый вход второго элемента ИЛИ соединен с выходом блокировки работы абонента, отличающеес  тем, что, с целью расширени  класса решаемых задач, устройства , в блок анализа состо ни  линии введены дискриминатор приема байта , дискриминатор нарушений, узел временной задержки, регистр управлени  коммутацией, три элемента НЕ, три формировател  импульсов и переключатель режима, причем Вокод регистра управлени  коммутацией подключен к адресному входу коммутатора , первый вход сброса - к выходу первого формировател  импульсов и входу узла временной задержки, группа выходов которого соединена с группой входов дискриминатора нарушений, информационный вход триггера состо ни  подключен к первому информационному выходу абонента и информационному входу дискриминатора приема байта , синхронизирующий вход которого соединен с выходом синхроимпульсов абонента, а выход - с синхровходом триггера состойни , инверсным входом подключенного к вторым входам вторых элементов И и ИЛИ и через первый эле мент НЕ - к третьему информационному входу коммутатора, четвертый информационный вход которого соединен с выходом второго элемента ИЛИ и вхо дом запрета синхроимпульсов абонента а п тые информационные вход и выход Соответственно с выходом второго элемента НЕ и входом готовности приема
    10
    15
    25
    0 45 50 55
    449910
    абонента, вход третьего элемента НЕ через переключатель режима соединен с шиной логического нул , а выход - с входом разрешени  коммутатора и через второй формирователь импульсов - с установочным входом регистра управлени  коммутацией, син- хровход которого подключен к первому выходу дискриминатора нарушений и входу второго элемента НЕ, а второй вход сброса - к выходу первого элемента ИЛИ, вторым входом соединенного через третий формирователь импульсов с вторым выходом дискриминатора нарушений, первый вход которого соединен с выходом второго элемента гальванической разв зки и вторым входом первого элемента И, а второй вход - с выходом первого элемента И 20 и входом первого формировател  импульсов , шестые информационные вход и выход коммутатора соединены соответственно с вторым информационным выходом и информационным входом абонента , а седьмые и восьмые информационные входы и выходы - соответственно с управл ющими и информационными шинами магистрали.
  2. 2.Устройство по п. 1, о т л и- чающеес  тем, что.дискриминатор нарушений содержит триггер, информационный вход которого подключен к шине логической единицы, а пр мой выход  вл етс  первым выходом дискриминатора , и элемент И-ИЛИ-НЕ, первый вход и выход которого  вл ютс  соответственно вторым входом и вторым выходом дискриминатора, второй вход соединен с инверсным выходом триггера , вход сброса которого  вл етс  первым входом дискриминатора, третий и четвертый входы элемента И-ШШ-НЕ
    и сикхровход триггера подключены к группе входов дискриминатора.
  3. 3.Устройство по п. 1, отличающеес  тем, что дискриминатор приема байта содержит два счетчика , триггер, инвё рсный выход которого  вл етс  выходом дискриминатора,
    а информационный вход соединен с шиной логического нул , два элемента И- НЕ, элемент НЕ-ШШ и элемент НЕ, причем выход первого счетчика соединен с первым синхровходом первого счетчика , второй синхровход  вл етс  синхронизирующим входом дискриминатора, разрешающий вход первого счетчика соединен с информационным входом дис11
    криминатора и первым входом первого элемента И-НЕ, второй вход которого подключен к пр мому выходу триггера и входам сброса первого и второго счетчиков, первый синхровход второго счетчика объединен с выходом первого разр да и соединен с первым входом второго элемента И-НЕ, а второй синхровход соединен с синхровходом тригЪ2г
    4499
    12
    гера и выходом последнего разр да первого счетчика, выход последнего разр да второго счетчика подключен к второму входу второго элемента И-НЕ, выход которого и выход пс-рвого элемента И-НЕ подключены соответственно к первому и второму входам элемента НЕ- -ИЛИ,выходом подсоединенного через эле- ,мент НЕ к установочному входу триггера.
    2i
    Ннфоог оционные линии сВ зи
    SnpaSjiamutue линии с1 зи
    Входна  инфорн. бблок 1
    СтортО 1 f)OJ 1 О О стоп
    Выход „8 СГЗГ
    ffUHX,
    ВьигодО трае. j«
    Вшодйо fnpuz.3f
    Вы ход „J CT3S
    Выход п 2 СТ35
    Вылодп
    СГ35
    Выход б
    СТ35
    Выхода траб,38
    Bb/xoffS три е. 39
    Выход QS трцг.ЗЭ
    Фт. t
    Составитель В.Вертлиб Редактор И.Касарда Техред И.Попович Корректор Л.Пилипенко
    4722/53
    Тираж 671 . Подписное ВНИППИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
SU843774374A 1984-07-27 1984-07-27 Устройство дл подключени абонентов к магистрали передачи данных SU1254499A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843774374A SU1254499A1 (ru) 1984-07-27 1984-07-27 Устройство дл подключени абонентов к магистрали передачи данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843774374A SU1254499A1 (ru) 1984-07-27 1984-07-27 Устройство дл подключени абонентов к магистрали передачи данных

Publications (1)

Publication Number Publication Date
SU1254499A1 true SU1254499A1 (ru) 1986-08-30

Family

ID=21132171

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843774374A SU1254499A1 (ru) 1984-07-27 1984-07-27 Устройство дл подключени абонентов к магистрали передачи данных

Country Status (1)

Country Link
SU (1) SU1254499A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1076895, кл.С 0.6 F 3/04, 1982. Авторское свидетельство СССР 1104497, кл. G 06 F 3/04. t983. *

Similar Documents

Publication Publication Date Title
US4293948A (en) Data transmission system
US6963944B1 (en) Method and device for the serial transmission of data
SU1254499A1 (ru) Устройство дл подключени абонентов к магистрали передачи данных
US4855998A (en) Stand-alone transmission controller
US5099474A (en) Digital exchange and its control method
SU1117243A1 (ru) Устройство синхронизации циклической синхронной с временным разделением каналов системы телемеханики
RU1837301C (ru) Устройство дл сопр жени цифровой вычислительной машины с каналом св зи
JP2679506B2 (ja) クロック切替方式
SU1564623A1 (ru) Многоканальное устройство тестового контрол логических узлов
SU1663785A1 (ru) Устройство коммутации дискретных каналов с временным разделением
JPH03154539A (ja) スーパバイザ通信方式
SU1388878A1 (ru) Устройство дл сопр жени абонента с каналом св зи
JPH0425743B2 (ru)
SU1339722A1 (ru) Устройство дл защиты и автоматического отключени потребител
SU1062759A1 (ru) Система дл передачи и приема телесигналов
SU1765827A1 (ru) Устройство приоритетного прерывани
SU1078421A2 (ru) Устройство дл обмена данными
SU1238259A1 (ru) Устройство дл приема дискретной информации
RU1798793C (ru) Устройство дл сопр жени двух ЭВМ
SU1420670A1 (ru) Система дл асинхронного сопр жени импульсных потоков
RU2092894C1 (ru) Устройство для управления доступом терминала к шине данных
SU1757108A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1325492A1 (ru) Устройство дл сопр жени ЭВМ с линией св зи
SU1610532A1 (ru) Устройство дл автоматического отключени потребителей
SU1509916A1 (ru) Устройство дл сопр жени абонента с ЭВМ