SU1338034A1 - Устройство дл контрол импульсных последовательностей - Google Patents

Устройство дл контрол импульсных последовательностей Download PDF

Info

Publication number
SU1338034A1
SU1338034A1 SU864005222A SU4005222A SU1338034A1 SU 1338034 A1 SU1338034 A1 SU 1338034A1 SU 864005222 A SU864005222 A SU 864005222A SU 4005222 A SU4005222 A SU 4005222A SU 1338034 A1 SU1338034 A1 SU 1338034A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
pulse
Prior art date
Application number
SU864005222A
Other languages
English (en)
Inventor
Евгений Александрович Евсеев
Владимир Анатольевич Ойкин
Юрий Викторович Гладков
Всеволод Сергеевич Овсянников
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU864005222A priority Critical patent/SU1338034A1/ru
Application granted granted Critical
Publication of SU1338034A1 publication Critical patent/SU1338034A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение может быть использовано в устройствах дл  контрол , обработки и передачи информации. Цель изобретени  - расширение функциональных возможностей, достигаетс  путем обеспечени  контрол  пачек импульсов, а также контрол  импульсных последовательностей с неравномерным периодом и повьппение помехоустойчивости. Устройство выполнено на логических элементах и микросхемах и позвол ет осуществить контроль импульсных последовательностей при наличии неравномерности периода следовани  импульсов при нестабильности частоты. Это обеспечиваетс  тем, что сигнал разрешени  формируетс  каждый раз через врем  Т - Т от момента поступлени  предьщущего входного импульса и снимаетс  с приходом очередного входного импульса или в момент времени Т + L в случае пропадани  импульсов контролируемой последовательности при формировании импульса замены, восстанавливающего входную последовательность . Величины Т -1 и Т Г  вл ютс  соответственно минимально и максимально возможными значени ми периода следовани  импульсов контролируемой последовательности за счет нестабильности частоты. 8 ил. с (Л оэ со сх о со 4

Description

1
Изобретение относитс  к импул},с- ной технике и может быт.. использовл- но в устройствах дл  контрол , обработки и передачи информации.
Цель Изобретени  - расширение функциональных возможностей за счет обеспечени  контрол  пачек импульсов а также контрол  импульсных последовательностей с неравномерным периодом и повышение помехоустойчивости.
На фиг.1 представлена функционалг на  схема устройства дл  контрол  импульсных последопательпостей; на фи .2-6 - функнлон льные схем|,1 блока синхронизации, блока управлени , блока коммутации, блока шифраторов и блока дешифраторов соответственно; на фиг, 7,8 - диаграммы, гю сн ккцис работу устройства.
Устройство содержит г енератор 1 тактовых импульсов, блок 2 синхронизации , блок 3 управлени , счетчик -А импул.ьсов, три реверсивных счетчика 5-7 импульсов, блок 8 коммутации, блок 9 шифраторов, блок 10 дешифраторов , четыре триггера 11-14, восемь элементов 11 13-22, формирователь 23 импульсов сброса, дев ть элементов ИЛИ , формирователь 33 заднего фронта импульса, (1)ормиро- ватель ЗА переднего фронта импульса, входную шину 35, выходную miniy 36, шину 37 сброса.
Блок 2 синхронизации содержит триггер 38, элемен1ы И 39 и 40, входы 41-45, выход 46.
Блок 3 управле {и  содержит четыре триггера 47-50, п ть элементов И 51- 55, элемент НЕ 56, входы 57-59, вь:хо ды 60 и 61, входы т2-64, выходы 65-70.
Блок 8 кoм ryтaцпи содержит триг-- гер 71, три элемента И 72-7, элемент ИЛИ 75, nx(. 76-82, выходы 83 и 84.
Блок 9 шифраторов содержит шифраторы 85 и 86, элементы И 87 и 88, входы 89-92.
Блок 10 дешифраторов содержит дешифраторы 93 и 94, триггер 95, элементы ИЛИ 96 и 97, элементы И 98 и 99,выходы 100 и 101, входы 102-108, выход 109.
Входна  шина 3S подключена к первому входу первого элемента ИЛИ 24, второй вход которого соединен с выходом первого элемента И 15, первьи вход которого подключен к иннерсрюму
НП-)42
выходу первого триггера II. Первьш вход триггера I1 соединен через второй элемент ИЛИ 25 с выходом формировател  импульсов 23 и с первым входом третьего элемента Ш1И 26, выход которого соединен с установочным входом счетчика импульсов 4 и с первым входом второго триггера 12, пр мой 10 выход которого соединен с первыми
входами второго элемента И I6 и третьего элемента И 17. Выход элемента И.Ш1 24 подключеп к первому входу 41 блока 2 сир{хронизации, к первому вхо- 1 г, ду 57 блока 3 управлени , к первому входу четвертого элемента И 18 и к первому входу п того элемента И 19, второй вход которого соединен с пр мым выходом третьего триггера 13. 5г11ход элемента И 18 соединен с пер- входом четвертого элемента ИЛИ 27, с первым входом 102 блока 10 дешифратора и с первым входом 76 блока 8 коммутации, второй вход 77 которо- ; (, го соединен с пр мым выходом генератора 1, с вторым входом 42 блока 2, с вторым входс)М 58 Г)л ка 3 и с вторым входом элемента И 16. Выход элемента И 16 подключен к входу счетчи- 30 ка 4, выход которого подключен к первому входу четвертого триггера 14, инверснып выход которого соединен с первым входом uiecToro элемента И 20, выход которого соединен со вторым .;, входом элемента ИЛИ 25. Инверсный В1.1ХОД генератора 1 тактовых импульсов соединен с третьим входом 78 блока 8 и с третьим вхолдом 43 блока 2, четверть) вход 44 которого соединен ,ц) t HbixojioM  того элеме та ИЛИ 28, пер- вход которо о подключен к первому в |ходу 60 блока 3, второй выход 61 Koi oporo одключеп к вторым входам :1леме1 ов ИЛИ 28 и И 18. Третий и чет- ,jr верть Bb xo;ui 65 и 66 блока 3 управ- одкл очены соответственно к входам CJ oжeни  и вычитани  первого реверсив ого счетчика 5. П тый и шес- то 67 и 68 блока 3 подключе- № соответствеи о к входам сложени  и в,читани  второго реверсивного счет- 6, а седьмо и восьмой выходы 69,70 - соответстве 1 О к первому и BTopoN y BxoziaM 89,90 блока шифраторов ,;(j 9, к первым BXiv taM восьмого и седьмого элеме 1тов И 22 и 21 и к второму 103 и третьеьгу 104 входам блока дешифраторов 10. Вь1ход 46 блока 2 син- хро 1изации одк.г юче1- к третьему входу 59 блока 3 и к второму входу элемента ИЛИ 26, выход которого подключен к третьему входу 91 блока 9, ко вторым входам элементов И 21,22, к п тому входу А5 блока 2 и к четвертому входу 62 блока 3, п тый вход 63 которого соединен со вторым входом элемента И 20 и с инверсным выходом триггера 12. Пр мой выход триггера 12 соединен с четвертым 105 входом блока дешифраторов 10, с третьим .входом элемента ИЛИ 28 и с вторым входом элемента ИЛИ 27, выход которого соединен с первым входом триггера 13, второй вход которого соединен с выходом шестого элемента ИЛИ 29, с вторым входом триггера 14 и с четвертым входом 79 блока 8 коммутации, п тый вход 80 которого подключен к пр мому выхо- ду триггера II, к второму входу элемента И 17, к третьим входам элементов И 21 и 22 и к п тому входу 106 блока дешифраторов 10, шестой вход 107 которого подключен к инверсному выходу триггера 13. Пр мой выход триггера 13 соединен с третьим входом элемента И 20, четвертый вход которого подключен к выходу формировател  33 импульсов и к первому входу эле- мента ИЛИ 29, второй вход которого соединен с вторым входом триггера 11 и с выходом третьего реверсивного счетчика 7, входы сложени  и вычитани  которого подключены соответственно к первому 83 и второму 84 выходам блока 8 коммутации. Шестой вход 81 блока 8 соединен с выходом элемента И 19, с входом формировател  33 и с выходной шиной 36 устройства, а седь- мой вход 82 - с пр мым выходом триггера 14, с вторым входом элемента И 15, с третьим входом элемента И 17 и с четвертым входом 92 блока 9, первые поразр дные выходы которого под- соединены к входам младших разр дов реверсивного счетчика 5. Поразр дные выходы счетчика 5 соединены соответственно с первой группой входов блока дешифраторов 10. Вторые поразр д- ные выходы блока 9 подсоединены к входам младших разр дов реверсивного счетчика 6, поразр дные выходы которого соединены соответственно с второй группой входов блока 10. Выходы счетчиков 5 и 6 подключены соответственно к первому и второму входам седьмого элемента ИЛИ 30, третий и четвертый входы которого подключены
5 0 5 о о 5 Q g
5
соответственно к первому и второму выходам 100 и 101 блока 10. Выход элемента ИЛИ 30 соединен с вторым входом триггера 12. Выход формировател  23 соединен с первыми входами сброса счетчиков 5 и 6, с шестым входом 64 блока 3, с входом сброса счетчика 7, с третьим входом элемента ИЛИ 29 и с седьмым входом 108 дешифраторов 10. Третий выход 109 блока 10 соединен с входом формировател  34 импульсов, выход которого подключен к первому входу восьмого элемента ИЛИ 31, второй вход которого соединен с выходом элемента И 22, а выход подключен к второму входу сброса счетчика 5. Выход элемента И 21 подключен к второму входу сброса счетчика 6. Вход формировател  23 соединен с выходом дев того элемента ИЛИ 32, один вход которого подключен к выходу элемента И 17, а другой вход - к шине 37 сброса устройства.
В блоке 2 синхронизации первые входы элементов И 39 и 40 соединены с входами 42 и 43 блока соответственно . Вторые входы элементов И 39 и 40 объединены и подключены к входу 41, третьи входы объединены и под- ключены к входу 44 блока. Выход элемента И 40 подключен к выходу 46 блока, а четвертый вход - к выходу триггера 38, первый вход которого соединен с выходом элемента И 39, а второй вход - с входом 45 блока.
В блоке 3 управлени  вход 58 соединен с первыми входами элементов И 51-53. Вход 59 подключен к счетному входу триггера 47, пр мой выход которого соединен с вторым входом элемента И 51, с первым входом триггера 48 и с выходом 69 блока. Инверсный выход триггера 47 соединен с вторым входом элемента И 52, с первым входом элемента И 54 и с выходом 70 блока. Второй вход элемента И 53 соединен с выходом элемента И 51 и с выходом 65 блока. Выход элемента И 52 соединен с выходами 66 и 67 блока, выход элемента И 53 соединен с выходом 68 блока. Третьи входы элементов И 51-53 объединены и подключены к входу 63 блока. Четвертые входы элементов И 52 и 53 объединены и подключены к пр мому выходу триггера 49, инверсный выход которого соединен с первым входом элемента И 55. Вторые входы элементов И 54 и 55 объединены
и подключе; ы к пр мому выходу тригтс ра 48, инверсный выход которого сое- динен с выходом 60 блока. Третий вход элемента И 55 подключен через элемен НЕ 56 к входу 57 блока, а выход - к первому входу триггера 50, второй вход которого соединен с входом 62 блока, а выход - с выходом 61 блока. Вторые входы триггеров 47- t9 объединены и подключены к входу 64 блока. Выход элемента И 53 соединен с выходом 68 блока.
В блоке 8 коммутации вход 76 блока соединен с первым входом триггера 71 , вход 77 блока соединен с первыми входами элементов И 72 и 73. Вход 78 соединен с первым входом элемента И 74. Вход 79 соединен с вторым нхо- дом триггера 71, выход которого подключен к второму входу элеметгта И 72 выход которог о соединен с первым входом элемента ИЛИ 75. Второй и третий входы элемента И 73 соединены соот- ветстве}ию с входами 80 и 81 блока, а выход элемента И 73 соединен с вторым входом элемента ИЛИ 75, ылход которого coexyiiien с пыходом 83 Г)лока. Второй вход и ныход элемента И 74 подключены соответственно к входу 82 и выходу 84 блока.
В блоке 9 111И|1)раторов входы 89 и 90 блока соединены соответстве1гно с первыми входами элементов И 87 и 88, вторые входы которых объединены и подключены к входу 91 блока, третьи входы также объединены и подключены к входу 92 блока. Выход элемента И 87 соединен с управл юиц1м входом шифратора 85, выходы которого соединены соответственно с первыми поразр дными выходами блока, подключаемыми к младшим разр дам счетчика импульсов 5. Выход элемента И 88 соединен с управл ющим входом шифратора 86, выходы которого соединены соотнетствен- но с вторыми поразр дными выходами блока, подключаемыми к младшим разр дам счетчика импульсов 6.
В блоке 0 дешифраторов вход 106 соединен с первыми входами элементов И 98 и 99, вторые входы которых объе ди)1ены и подключепы к входу 107 блока . Третьи входы элементов И 98 и 99 соединены с входами 104 и 103 блока соответственно. Выход элемента И 98 соедиг ен с первым входом эпемента ЯТИ 96, второй вход которого подклю
0
346
чен к пр мому выходу триггера 95, парный вход которого соединен с входом 102 блока, а второй вход - с выходом элемента ИЛИ 97. Один вход элемента 97 соединен с входом 105 блока, другой вход - с входом 108 блока. Инверсный выход триггера 95 подключен к выходу 109 блока. Выход элемента ЯЧИ 96 подключен к управл ющему входу дешифратора 93, выход которого подключен к выходу 100 блока, а входы - к первой группе входов блока, подключаемых к поразр дным В1)1ходам счетчика 5. Выход элемента И 99 подключен к управл ющему входу дешифратора 94, выход которого подключен к выходу 101 блока, а входы - к второй группе входов блока, подключаемых к поразр дным выходам счетчика 6.
YcTpoiicTBo работает следующим образом .
В исходном состо нии на шину 37 сброса устройства подаетс  импульс сброса , которьпТ постугтает на второй вход элемеь1та ИЛИ 32 , ас его выхода - на вход формировател  23 импульсов . При этом на выходе формировател  23 импульсов формируетс  импульс сброса, который поступает на первые входы сброса реверсивных счетчиков 5 и 6 и устанавливает их в нулевое состо ние, на вход сброса реверсивного счетчика 7, устанавлива  его в нулевое состо ние, на вход элемента Я1И 29, а с его выхода - на вторые входы триггеров 13 и 14, устанавлива  их в нулевое состо ние, на вход 79 блока 8 и соответственно на вто рой вход триггера 71, который уста- Р1авлигк1етс  в нулевое состо ние. Кроме того, импульс сброса с выхода формировател  23 поступает на вход 108 блока 10 и соответственно на вход элемента ИЛИ 97 этого блока, а с его выхода - на второй вход триггера 95, устанавлива  его в нулевое состо ние, импульс сброса также поступает на перньш вход элемента -ШИ 26, на вход 64 блока 3 и соответственно на вторые входы триггеров 47-49, устанавлива  их в нулевое состо ние. С выхода элемента ИЛИ 26 импульс сброса поступает на первьп вход триггера 12, устанавлива  его в нулевое состо ние, на установочный вход счетчика 4, устанавлива  его в исходное состо ние, на вход 45 блока 2 и соответственно
на второй вход триггера 38, устанавлива  его в нулевое состо ние, а также на вход 62 блока 3 и соответственно на второй вход триггера 50, устанавлива  его в нулевое состо ние Импульс сброса с выхода формировател  23 поступает также через элемент ИЛИ 25 на первый вход триггера 1I, устанавлива  его в нулевое состо ние
При этом ушзким потенциалом пр мого выхода триггера 11 будут закрыты по второму входу элемент И 17, по третьим входам элементы И 21 и 22, по первым входам элементы И 98 и 99 блока 10,по второму входу элемента И 73 блока 8. Элемент И 73 закрыт также по третьему входу низким потенциалом выхода элемента И 19. Низким потенциалом пр мого выхода триггера 12 закрыты по первому входу элементы И 16,17, ИЛИ 27, по третьему входу элемент ИЛИ 28, а по первому входу элемент ИЛИ 97 блока iU. Низким потенциалом пр мого выхода триггера 13 закрыты по второму входу элемент И 19, по третьему входу элемент И 20. Низким потенциалом пр мого выхода триггера 14 закрыты по вторым входам элементы И 17 и 15 и элемент И 74 блока 8, по первым входам элементы И 87 и 88 блока 9, на вторых входах которых низкий потенциал с выхода элемента ИЛИ 26, который также закрывает по вторым входам элементы И 21 и 22. Элементы И 39 и 40 блока 2 закрыты по вторым входам низким потенциалом выхода элемента ИЛИ 24.
Элемент И 40 закрыт также по четвертому входу низким потенциалом пр мого выхода триггера 38.
В блоке 3 элемент И 51 закрыт по второму входу низким потенциалом пр мого выхода триггера 47, элемент И 53 закрыт по второму входу низким выходным потенциалом элемента И 51 и по четвертому входу низким потенциалом пр мого выхода триггера 49. Низким выходным потенциалом пр мого выхода триггера 48 закрыты по вторым входам элементы И 54 и 55. Элемент И 52 закрыт по четвертому входу низким потенциалом пр мого выхода триггера 49. По третьим входам элементы И 51-53 открыты высоким потенциалом с входа 63, подключенного к инверсному выходу триггера 12.
48
Рассмотрим работу устройства дл  случа  поступле)ш  на входную шину 35 серии и тульсов, состо щей, например , из трех импульсов, следующих с периодом Т. Высокий потенциал (сигнал разрешени ) с инверсного выхода триггера 48 блока 3 поступает в исходном состо нии на выход 60 блока
и на первьш вход элемента ИЛИ 28, а с его выхода - на вход 44 блока синхронизации 2 и на третьи входы элементов И 39 и 40 блока 2, подготавлива  их к приходу первого импульса
контролируемой последовательности. Первый входной положительный импульс с шины 35 поступает на вход элемента ИЛИ 24, ас его выхода - на вход 41 блока 2 синхронизации и соответствен-
но на вторые входы элементов И 39 и 40, после чего очередной тактовьт импульс с пр мого выхода генератора 1 открывает элемент И 39 и переключает (по переднему фронту импульса) в единичное состо ние триггер 38. Высокий потенциал выхода триггера 38 поступает на четвертый вход элемента И 40, после чего тактовый импульс с инверсного выхода генератора 1 открывает
элемент И 40 и с его выхода поступает на вход 59 и на счетный вход триггера 47 блока 3 управлени  и переключает триггера (по переднему фронту импульса) в единичное состо ние. Импульс с выхода элемента И 40 поступает также через элемент ИЛИ 26 на первый вход триггера 12, на установочный вход счетчика 4, подтвержда  их исходные состо ни , на вход 45 блока
2 и соответственно на второй вход триггера 38, который переключаетс  в нулевое состо ние по окончании (по заднему фронту) импульса и закрьгаает элемент И 40, а также на вход 62 блока 3 и соответственно на второй вход триггера 50, подтвержда  его нулевое состо ние. При переключении в единичное состо ние триггера 47 высоким потенциалом его пр мого выхода открываетс  элемент И 51 и переключаетс  в единичное состо ние триггер 48, при этом на его пр мом выходе по вл етс  высокий потенциал, открывающий по вторым входам элементы И 54 и 55, а
на инверсном выходе - низкий потенциал , который закрывает элемент ИЛИ 28,в результате чего снимае сс сигнал разрешени  с входа 44 блока 2, закрьша-| ютс  по третьим входам элементы И 39 и 40.
Таким образом, при поступлении на вход первого импульса контролируемой последовательности на выходе 46 блока 2 синхронизации выдел етс  один тактовый импульс (с инверсного выхода генератора 1).
При открывании элемента И 51 блоки 3 тактовые импульсы, поступаюицче на его первый вход, начинают проходить на выход 65 блока 3 и поступают на вход сложени  реверсивного счетчика 5, который начинает подсчет тактовых импульсов (см. диаграмму U35, U2/46, N5 на фиг,7).
По окончании первого импульса контролируемой серии импульсов на выходе элемента ИЛИ 24 и на входе 37 блока 3 по вл етс  низкий потенциал, а на выходе элемента НЕ 56 - высокий потенциал, который открывает элемент И 55, выходной сигнал которого переключает в единичное состо ние триггер 50. При этом на выходе триггера 50, на выходе 61 блока 3 по вл етс  высокий потенциал (сигнал разрешени ), которьй поступает на второй вход элемента И 18 и на второй вход элемента ИЛИ 28, ас его выхода - снова на вход 44 разрешени  блока 2 и на третьи входы элементов И 39, подготавлива  их к приходу второго импульса контролируемой серии импульсов . К моменту прихода через врем  Т второго входного импульсов. К моменту прихода через врем  Т второго входного импульса счетчик 5 подсчитает количество тактовых импульсов, соответствующее длительности измерительного периода Т.
Второй входной импульс с шины 35 снова поступает на вход элемента ШШ 24, а с его выхода - на вход 41 блока 2, на первый вход элемента И 18 и открывает его. Выходной сигнал элемента И I8 поступает на вход 76 блока 8, на вход 102 блока 10 и через элемент ИЛИ 27 на первьш вход триггера 13, переключа  его (по переднему фронту) в единичное состо ние . При этом высоким потенциалом пр мого выхода триггера 13 открываетс  по второму 13ХОДУ элемент И 19, после чего входной импульс с выхода элемента ИЛИ 24 проходит на выход элемента И 19 и на выходную шику 36 устройства (см. диаграмму U35, U13. U19 на фиг.7).
Входной импульс с входа 41 блока 2 поступает на вторые входы элементов И 39 и 40, после чего очередной импульс с пр мого выхода генератора 1 открывает элемент И 39 и снова переключает в единичное состо ние три1- гер 38, а импульс с инверсного выхода генератора I открывает элемент
И 40, поступает на выходе 46 блока 2, на вход 59 блока 3, на счетный вход триггера 47 и переключает его в нулевое состо ние. При этом закрываетс  элемент И 51 и прекращаетс  поступление тактовых импульсов на вход сложени  счетчика 5, открываютс  элементы И 52, 54. Сигнал с выхода элемента И 54 переключает триггер 49 в единичное состо ние. Низкий потенциал инверсного выхода триггера 49 закрывает по первому входу элемент И 55, высоким потенциалом пр мого выхода триггера 49 открываетс  по четвертому входу, элемент И 52, после чего импульсы с пр мого выхода генератора 1 начинают поступать через элемент И 52 на выходы 66 и 67 блока 3 и соответственно на вход вычитани  реверсивного счетчика 5 и на вход
сложени  реверсивного счетчика 6 (см. диаграмму U35, U2/46, U47, N5, N6 на фиг.7).
Импульс с выхода 46 блока 2 проходит также через элемент ИЛИ 26 и
подтверждает нулевое состо ние триггера 12, исходное состо ние счетчика 4 и поступает на вход 45 блока 2, где по заднему фронту блока 3 импульса переключаетс  в нулевое состо ние триггер 38, и на вход 62 блока 3, где по заднему фронту импульса также переключаетс  в нулевое состо ние триггер 50. На выходе триггера 50, на выходе 61 блока 3, на втором
входе элемента И 18 и на втором входе элемента ИЛИ 28 по вл ютс  низкие потенциалы , в результате чего снимаетс  сигнал разрешени  на входе 44 блока 2 и на третьих входах элементов
И 39 и 40.
5
Таким образом, при вход второго импульса последовательности на ка 2 снова выдел етс  импульс (с инверсного тора 1).
Состо ние триггеров ничное), 50 (нулевое)
поступлении на контролируемой выходе 46 бло- один тактовый выхода генера48 и 49 (еди- блока 3 сохран етс  до окончани  прохождени  контролируемой серии.
При поступлении импульса с выхода элемента И 18 на вход 76 блока 8 переключаетс  в единичное состо ние триггер 71, высокий выходной потенциал которого открывает элемент И 72 после чего тактовые импульсы с пр мого выхода генератора 1, поступающие на вход 77 блока 8, начинают проходить через элементы И 72, ИЛИ 75 на выход 83 и на вход сложени  реверсивного счетчика. 7. Счетчик 7 начинает подсчет импульсов. К моменту окончани  второго импульса контролируемой серии сЧетчик 7 подсчитает количество тактовых импульсов, равное К, соответствующее длительности входного импульса.
По Окончании второго входного импульса закрываетс  элемент И 19 и прекрап1аетс  импульс на его выходе и на выходной шине 36 устройства. При этом на выходе формировател  33 формируетс  импульс, который поступает на вход элемента ИЛИ 29, а с его выхода - на вход 79 блока 8 и на второй вход триггера 71, переключа  его (по переднему фронту) в нулевое состо ние, после чего закрываетс  элемент И 72 и прекращаетс  поступление тактовых импульсов на вход сложени  счетчика 7 (см. диаграмму U35, U13, N7, иЗЗ, U19 на фиг.7). Кроме того, выходной импульс элемента ИЛИ 29 поступает на второй вход триггера 14 и подтверждает нулевое состо ни е триггера и на второй вход триггера
13, который по заднему фронту импуль- 40 28 и с его выхода сигнал разрешени  .са переключаетс  в нулевое состо ние. Импульс с выхода формировател  33 открывает также элемент И 20 и с его
проходит на вход 44 блока 2 и третьи входы элементов И 39 и 40, подготавлива  их к приходу третьего входного импульса. Высокий потенциал пр мого выхода триггера 12 поступает также через элемент ИЛИ 27 на первый вход триггера 13 и переключает его в единичное состо ние (см диаграмму N5, N6, U13 на фиг.7). При переключении триггера 13 в единичное состо ние открываетс  по второму входу выходной элемент И 19, высокий потенциал пр мого выхода триггера 12 поступает также на вход 105 блока 10, на вход gg элемента ИЛИ 97, ас его выхода - на второй вход триггера 95 и переключает его в нулевое состо ние. При этом на управл ющем входе дешифратора 93 и на его выходе, на выходе 100 блока
выхода поступает через элемент ИЛИ 25 на первый вход триггера 11, подтвержда  его нулевое состо ние.
Таким образом, с по влением на входной шине 35 второго импульса контролируемой последовательности последний проходит на выходе устройства , счетчик 7 начинает подсчет тактовых импульсов (в течение длительности входного импульса), счетчик 6 начинает работать в режиме сложени , а счетчик 5 переключаетс  на режим вычитани  тактовых импульсов.
Как отмечено выше, с приходом второго импульса контролируемой последовательности импульс с выхбда элемен
5
0
5
0
5
та И 18 поступает на вход блока lOT дешифраторов 10. С входа 102 импульс поступает на первый вход триггера 95, переключа  его в единичное состо ние.
При этом высокий потенциал пр мого выхода триггера поступает через элемент ИЛИ 96 на управл ющий вход дешифратора 93, входы которого подключены к первой группе входов блока и затем к поразр дным выходам счетчика 5. Поэтому в момент времени, когда количество тактовых импульсов, подсчитываемых счетчиком 5, достигаетс  величины п1, на выходе дешифратора 93 по витс  положительный сигнал, который поступает с выхода 100 блока 10 на третий вход элемента ИЛИ 30, а с его выхода - на второй вход триггера 12, переключа  его (по переднему фронту) в единичное состо ние (см. диаграмму U30, U12 на фиг.7). Число п1 соответствует интервалу времени С , на величину которого может измен тьс  (в одну или другую сторону от номинального значени ) период следовани  контролируемых импульсов за счет нестабильности частоты.
При переключении триггера 12 в единичное состо ние низкий потенциал инверсного выхода триггера поступает на вход 63 блока 3, при этом закрываетс  элемент И 52 и прекращаетс  поступление тактовых импульсов с выходов 66 и 67 блока на входы вычитани  и сложени  реверсивных счетчиков 5 и 6 соответственно. Высокий потенциал пр мого выхода триггера 12 поступает на третий вход элемента ИЛИ
28 и с его выхода сигнал разрешени 
проходит на вход 44 блока 2 и третьи входы элементов И 39 и 40, подготавлива  их к приходу третьего входного импульса. Высокий потенциал пр мого выхода триггера 12 поступает также через элемент ИЛИ 27 на первый вход триггера 13 и переключает его в единичное состо ние (см диаграмму N5, N6, U13 на фиг.7). При переключении триггера 13 в единичное состо ние открываетс  по второму входу выходной элемент И 19, высокий потенциал пр мого выхода триггера 12 поступает также на вход 105 блока 10, на вход элемента ИЛИ 97, ас его выхода - на второй вход триггера 95 и переключает его в нулевое состо ние. При этом на управл ющем входе дешифратора 93 и на его выходе, на выходе 100 блока
13
IО и на выходе элемента ИЛИ 30 по вл етс  низкий потенциал.
При переключении триггера 95 в нулевое состо ние высокий потенциал его инверсного выхода поступает на выход 109 блока 10 и на вход формиро вател  34, на выходе которого формируетс  (по переднему фронту) импульс поступа 01ций через элемент ИЛИ 31 на второй вход сброса счетчика 5, в результате чего счетчик 5 устанавливаетс  в нулевое состо ние.
Таким образом, к моменту по влени  на шине 35 третьего импульса контролируемой серии счетчик 5 будет находитьс  в нулевом состо нии, а в счетчике 6 будет записано число п - п1, соответствующее минимально возможному значению периода Т - Т . При установке триггера 12 в еди1гичное состо ние высокий потенциал его пр мого выхода открывает элемент И 16 и тактовые импульсы с его выхода начинают поступать Ж1 вход счетчика 4 Врем  переполнени  счетчика 4 с учетом предварительной установки его в исходное состо ние (по установочному входу) выбираетс  равным величине 2т, т.е. ранным интервалу, в преде- лах которого может измен тьс  период следовани  входных импул сов за счет нестабильности частоты.
С приходом на шипу 35 третьего (последнего) импульса контролируемой серии на выходе 46 блока 2 синхронизации по вл етс  третшЧ тактовый импульс (с ипверспого выхода генератора 1). Одновременно входной импульс через элемент {ПИ 24 поступает на вход И 19 и с его выхода - на выход1гую шину 36 устройства. Тактовый импульс с выхода 46 блока 2 поступает через элемент ИЛИ 26 на первый вход триггера 12, который пере- ключаетс  по зацне -гу фронту импульса в нулевое состо ние и сигналом с инверсного выхода открывает по третьим входам элементы 1 51-53 блока 3. Им- йульс с выхода элемента РШИ 26 посту пает также на установочный вход счетчика 4, возвраща  его в исходное состо ние , на вход 62 блока 3, подтвержда  нулевое состо ние триггера 50, на вход 45 блока 2, где возвращает (по заднему фронту импульса) в исходное состо ние триггер 38. Низким потенциалом пр мого выхода триггера 12 закрываетс  элемент И 16 и прекраща
5 i) Ь о
() ,: 0 5
5
14
етс  прохождение тактовых импульсов на вход счетчика 4, а также закрываетс  элемент ИИИ 28 и снимаетс  си1- нал разрешени  с входа 44 блока 2.
Одновреме1П1о импульс с выхода 46 блока 2 поступает на вход 59 блока 3 и на счетный вход триггера 47, кото- рьй переключаетс  в единичное состо щее . При этом открываетс  элемент И 51 и тактовые импульсы (с пр мого выхода генератора 1) начинают проходить через элемент И 51 на выход 65 и вход сложени  счетчика 5 и с выхода элемента И 51 через элемент И 53- на выход 68 и вход вычитани  счетчика 6. Начинаетс  работа счетчика 6 в режиме сложени , а счетчика 6 в режиме вычитани  тактовых импульсов (см. диаграмму U35, U2/46, U47, N5, N6 на фиг.7).
По окончании Bxontioro импульса закрываетс  элемент И 19, прекращаетс  импульс на выходной шине 36, срабатывает формирователь 33, выходной импульс которого поступает через элемент ИЛИ 29 на второй вход триггера 13, возвраща  его (по заднему фронту) в нулевое состо ние, и поступает через элементы И 20, ИЛИ 25 на первый вход триггера 11, подтвержда  его нулевое состо ние.
Через врем  Т- С после прихода третьего входного импульса счетчик 6, работающий на вычитание, обнул етс  и импульс с его выхода через элемент ИЛИ 30 переключает в единичное состо ние триггер 12. Низким потенциалом инверсного выхода триггера 12 закрываютс  по третьим входам элементы И 51 и 53 и прекращаетс  поступле- HPte тактовых импульсов на входы счетчиков 5 и 6. Высоким потенциалом пр мого выхода триггера 12 открываетс  элемент И 16 и начинает подсчет тактовых импульсов счетчик 4. Одновременно сигнал с пр мого выхода триггера I2 поступает через элемент ИЛИ 28 на вход 44 разрешени  блока 2 и через элемент ИЛИ 27 на первый вход триггера 13, который переключаетс  в единичное состо ние, открыва  второму входу элемент И 19.
Через врем  2 переполн етс  счетчик 4, выходной импульс которого переключает в еди 1ичное состо ние триггер 14. Высокий потенциал пр мого выхода триггера 14 поступает на вход 92 блока 9 шифраторов, открыва  по
третьим входам элементы И 87 и 88 блока, проходит через элемент И 15 на второй вход элемента ИЛИ 24, а с его выхода - через элемент И 19 на выходную шину 36, формиру  передний фронт третьего импульса. Одновременно высокий потенциал пр мого выхода триггера 14 поступает на вход 82
блока 8 и открывает элемент И 74, пос-ю тель 33, выходной сигнал которого
ле чего тактовые импульсы с инверсного выхода генератора 1, поступающие на вход 78 блока 8, начинают поступать через элемент И 74 на выход 84 и соответственно на вход вычитани  счетчика 7 (см. диаграмму U30, N4, U14j N7 на фиг.7). После по влени  высокого потенциала на выходе элемента ИЛИ 24 и соответственно на входе 41 блока 2 очередной импульс с инверЬного выхода генератора 1 поступает на выход 46 блока 2, на вход 59 блока 3 и переключает в нулевое состо ние триггер 47, после чего высокий потенциал с инверсного выхода триггера поступает на выход 70 блока 3, на вход 90 блока 9, где открывает по .первому входу элемент И 88. Одновременно импульс с выхода 46 блока 2 поступает через элемент ИЛИ 26 на вход 91 блока 9, открывает элемент И 88 и с его выхода поступает на управл ю1ций вход дешифратора 86, выходы которого подключены к вторым поразр дным выходам блока и затем к входам младших разр дов счетчика 6. При этом в счетчик 6 записываетс  число п1, соответствующее интервалу времени 1 (см. диаграмму N6 на фиг.7)
Импульс с выхода элемента ИЛИ 26 поступает также на установочный вход счетчика 4 и возвращает его в исходное состо ние, на вход блока 2 и возвращает триггер 38 в нулевое состо ние , на первый вход триггера 12 и возвращает его по заднему фронту в нулевое состо ние. При этом высоким потенциалом инверсного выхода триггера 12, поступающего на вход 63 блока 3, открываетс  элемент И 52, после чего тактовые импульсы (с пр мого выхода генератора 1) поступают через элемент И 52 на вход сложени  счетчика 6 и вход вычитани  счетчика 5.
После вычитани  количества импульсов равного К счетчик 7 обнул етс  и импульс с его выхода поступает на второй вход триггера 11 и переключает его по переднему фронту в единичное состо ние. При этом закрываетс  элемент И 15, прекращаетс  сигнал на втором входе и на выходе элемента ИЛИ 24, закрываетс  элемент И 19, на выходной шине 36 формируетс  задний фронт третьего (последнего) импульса. Одновременно срабатывает формирова
поступает на первый вход элемента ИЛИ 29. По окончании (по заднему фронту) импульса на выходе элемента ИЖ 29 переключаютс  в нулевое состо ние триггера 13, 14 (см. диаграмму N7, иЗЗ, U13, U14, и19нафиг.7).
При переключении триггера 13 в нулевое состо ние закрываетс  по второму входу элемент И 19. Высокий потенциал инверсного выхода триггера 13 поступает на вход 107 блока 10 и соответственно на второй вход элемента И 98, на первом и третьем входах которого также высокие потенциалы, поступающие с пр мого выхода триггера 11 (вход 106 блока 10) и с выхода 70 блока 3 (вход 104 блока 10).
Элемент И 98 открываетс  и сигнал с его выхода поступает через элемент ИЛИ 96 на управл ющий вход дешифратора 93, входы которого подключены к первой группе входов блока и затем - к поразр дным выходам счетчика 5. Поэтому по достижении в счетчике 5, работающем в режиме вычитани , числа п1 на выходе дешифратора 93 по витс  сигнал, который поступает на выход 100 блока 10 и на третий вход элемента ИЛИ 30, а с его выхода - на второй вход триггера 12 и переключает его в единичное состо ние, при этом прекращаетс  поступление тактовых импульсов на вход сложени  счетчика 6 и вход вычитани  счетчика 5, открываетс  элемент И 16 и начинает подсчет тактовых импульсов счетчик 4, переключаетс  в единичное состо ние триггер 13. Низкий потенциал инверсного выхода триггера 13 поступает на вход 107 блока 10, закрываетс  элемент И 98, снимаетс  сигнал на управл ющем входе и соответственно на выходе дешифратора 93.
При переполненрш счетчика 4 устанавливаетс  в единичное состо ние триггер 14 и открывает по третьему входу элемент И 17, на других входах которого также высокие потенциалы. Сигнал с выхода элемента И I7 посту-1
171
пает через элемент ИЛИ 32 на вход формировател  23 импульсов сброса, на выходе которого формируетс  импульс сброса, устанавливающий все счетчики и триггеры устройства в исходное состо ние, после чего устройство готово к приему и контролю следующей импульсной последовательности (см. диаграмму N5, N6, N4, U30, U12, U13, U14, U23 на фиг.7).
Таким образом, при поступлении на вход контролируемой серии, состо ще из N импульсов, на выходной шине устройства формируетс  сери , состо ща  также из N импульсов, равных по длительности входным, и сдвинута  относительно входной на один период следовани  импульсов. Устройство реагирует на импульсы контролируемой последовательности , выдел   на выходе 46 блока 2 синхронизации один такто- пый импульс (с инверсного выхода генератора 1) по каждому входному импульсу последовательности. Выделение тактового импульса на выходе 46 блока 2 осуществл етс  при условии наличи  сигнала разрешени  на входе 44 блока, который формируетс  каждый раз к моменту поступлени  входного импульса и снимаетс  по окончании (по заднему фронту) тактового импульса с выхода 46 блока 2. Поэтому при по влении и fпyльcoв помех п интервалах между импульсами контролируемой последовательности устройство реагировать на их по вление не будет.
В исходном состо нии перед поступлением на шину 35 первого импульса контролируемой последовательности сигнал разрешени  поступает на вход 44 блока 2 с выхода 60 блока 3 и снимаетс  после прохождени  первого тактового импульса с выхода 46 блока 2, По окончании первог о входного импульса сигнал разрешени  поступает с выхода 61 блока 3 и снимаетс  после прохождени  (по заднему фронту) второго тактового импульса на выходе 46 блока 2. В дальнейшем сигналы разрешени  подаютс  с пр мого выхода триггера 12, переключаемого в единичное состо ние при обнулении счетчиков 5 или 6. Одновременно с формиро- сигнала разрешени  переключаетс  в единичное состо ние триггер 13, подготавл1 ва  элемент И 19 к пропусканию на выход входного импульса контролируемой последовательности
418
Снимаетс  сигнал разрешени  по окончании тактового импульса на выходе 46 блока 2, когда триггер 12 возвра-, щаетс  в нулевое состо ние. Поэтому на импульсы помех, по вл ющиес  на шине 35 в интервалах между контролируемыми импульсами (начина  со второго периода контролируемой последовательности ), устройство реагировать не будет. Импульсы помех не будут проходить на выход устройства.
При пропадании импульса в контролируемой последовательности устройство восстанавливает на выходе потер нный импульс путем формировани  импульса замены.
Рассмотрим работу устройства при пропадании, например, N-ro импульса
в контролируемой последовательности. Из диаграммы на фиг.8 видно, что с поступлением на шину 35 (N-l)-ro импульса последовательности на выходе 46 блока 2 по вл етс  (К-1)-й тактовый импульс, переключаютс  в нулевое состо ние триггер 47 блока 3, триггер 12, устанавливаетс  в исходное состо ние счетчик 4, начинают работать в режиме вычитани  счетчик 5
и в режиме сложени  счетчик 6. Входной (N-1)-и импульс контролируемой последовательности проходит на выход элемента И I9 и на шину 36 устройства . По окончании входного импульса
импульс с выхода формировател  33 возвращает триггер 13 в нулевое состо ние .
По истечении времени Т-Т (минимально возможное значение контролируемого периода) от момента прихода (N-1)- го входного импульса обнул етс  счетчик 5, выходной импульс которого поступает через элемент ИЛИ 30 на второй вход триггера 12 и переключает его в единичное состо ние. При этом подаетс  сигнал разрешени  на вход 44 блока 2, прекращаетс  поступление тактовых импульсов на входы счетчиков 5 и 6, переключаетс  в единичное состо ние триггер 13, открыва  по второму входу элемент И 19, открываетс  эле- мент И. 16 и тактовые импульсы с его выхода начинают поступать на вход счетчика 4. При отсутствии входного импульса по истечении времени, равного интервалу, в пределах которого может измен тьс  период следовани  контролируемых импульсов, переполн 
етс  счетчик 4, выходной импульс которого переключает в единичное состо ние (на диаграмме фиг.8 пропавший входной импульс показан пунктиром). Высокий потенциал пр мого выхода триггера 14 поступает на вход 92 бло ка 9 и открывает по третьему входу элемент И 87, поступает через элемент И 15 на вход элемента ИЛ 24, а с его выхода - на вход 41 блока 2 и на первьш вход элемента И 19,выходной сигнал которого поступает на выходную шину 36, формиру  передний фронт импульса замещени  и восстанав лива  тем самым импульсную последова тельность. Сигнал с пр мого выхода триггера 14 поступает также на вход 82 блока 8 и открывает элемент И 74, после чего тактовые импульсы (с инверсного выхода генератора I) начина ют поступать через элемент И 74 на вход вычитани  счетчика 7, который формирует длительность импульса заме щени .
Одновременно, при поступлении сиг нала на вход 41 блока 2 на его выходе 46 пр вл етс  N-й тактовый импульс , который переключает в единичное состо ние триггер 47 блока 3, сигнал с пр мого выхода которого пос тупает на первый вход элемента И 87 блока 9. Импульс с выхода 46 блока 2 поступает также через элемент ИЖ 26 на вход блока 9, открывает элемент И 87, после чего с выходом шифратора 85 в счетчик 5 заноситс  число 1, со стветствующее интервалу 1.
Выходной импульс элемента ИЛИ 26 устанавливает счетчик 4 в исходное состо ние, переключает в нулевое сое то ние триггер 12, после чего тактовые импульсы поступают на вход сложе ни  счетчика 5 и вход вычитани  счет чика 6.
При обнулении счетчика 7 импульс с его выхода переключает в единичное состо ние триггер 11, при этом закры Баютс  элементы И 15, ИЛИ 24, И 19, на шине 36 формируетс  задний фронт импульса замещени .
Формируемый на выходе формировате л  33 импульс поступает через элемент ИЛИ 29 на вторые входы триггеров 13 и 14 и возвращает их (по заднему фронту) в нулевое состо ние.
После переключени  триггера 11 в единичное, а триггера 13 в нулевое состо ние открываетс  элемент И 99
блока 10, выходной сигнал которого поступает на управл ющий вход дешифратора 94, Поэтому в момент времени, когда количество тактовых импульсов, подсчитываемых счетчиком 6, достигает величины п1, на выходе дешифратора 94 (выход 101 блока 10) по вл етс  положительный сигнал, который,
д пройд  через элемент ИЛИ 30, переключает в единичное состо ние триггер 1 2.
При этом прекращаетс  поступление тактовых импульсов на входы счетчи- 1г, ков 5 и 6, по вл етс  сигнал разрешени  на входе 44 блока 2, переключаетс  в единичное состо ние триггер 13, после чего открываетс  по второму входу элемент И 19 и закры2Q ваетс  элемент И 99 блока 10.
Открываетс  элемент И 16 и начинает подсчет тактовых импульсов счетчик 4.
С по влением на шине 35 (N+r)-ro
25 импульса контролируемой последовательности последний проходит через элементы ИЛИ 24, И 19 на выходную шину 36 устройства. На выходе 46 блока 2 по вл етс  (М+1)-й тактовьй
30 импульс, переключающий триггер 47 блока 3 в нулевое состо ние. Импульс с выхода 46 блока 2 открывает элемент И 21, выходной сигнал которого осуществл ет сброс счетчика 6. пульс с выхода 46 блока 2 устанавливает также счетчик 4 в исходное состо ние , возвращает в нулевое состо ние триггер 12, после чего снимаетс  разрешение с входа 44 блока 2, начидо нают поступать тактовые импульсы на вход вычитани  счетчика 5 и вход сложени  счетчика 6. При по влении сигнала на выходе элемента И 19 открываетс  элемент И 73 блока 8 и
g тактовые импульсы с его выхода начинают поступать через элемент ШШ 75 на выход 83 блока и на вход сложени  счетчика 7. По окончании (N+l)-ro входного импульса закрываетс  эле
gg мент И 19 и прекращаетс  поступление тактовых импульсов на вход сложени  счетчика 7, на выходе формировател  33 формируетс  импульс, который открывает элемент И 20 и с его выхода
проходит через элемент ИЛИ 25 на первый вход триггера 11. Выходной импульс формировател  33 поступает также через элемент ИЛИ 29 на второй вход триггера 13. По окончании выход21
ного импульса формировател  33 триггеры 11 и 13 снова переключаютс  в нулерое состо ние и т.д.
Таким образом, при пропадании им- 1гульса в контролируемой последовательности (начина  с 3-го входного импульса) устройство восстанавливает на выходе потер нньй импульс путем формировани  импульса замещени . Импульс на пр мом выходе триггера 14 сигнализирует о пропадании импульса во входной последовательности.
Устройство позвол ет осуществл ть контроль импульсных последовательное тей при наличии неравномерности периода следовани  импульсов за счет нестабильности частоты. Это обеспечиваетс  тем, что сигнал разрешени  (на пр мом выходе триггера 12) форми руетс  каждый раз через врем  Т - Т от момента поступлени  9 предыдущего входного импульса и снимаетс  с приходом очередного входного импульса или в момент времени Т +Т в случае пропадани  импульса контролируемой последовательности при формировании импульса замены, восстанавливающего входную последовательность. Величины Т - Г и Т + Г  вл ютс  соответственно минимально и максимально возможными значени ми периода следовани  импульсов контролируемой последовательности за счет нестабильности частоты .

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  импульсных последовательностей, содержащее генератор тактовых импульсов, счетчик импульсов, первый, второй и третий триггеры, первый и второй формирователи импульсов, первый, второй, третий и четвертый элементы И, первый , второй и третий элементы ИЛИ, входную шину, подключенную к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом Лервого элемента И, первый вход которого подключен к инверсному выходу первого триггера, первый вход которого через второй элемент ИЛИ соединен с выходом первого формировател  импульсов и с первым входом третьего элемента ИЛИ, выход которого соединен с установочным входом счетчика, пр мой выход второго триггера соединен с первыми входами второго и тре380
    тьего элементов И, отличающее с   тем, что, с целью расширени  функциональных возможностей и повьшени  помехоустойчивости, в него введены блок синхронизации, блок управлени , первый, второй и третий реверсивные счетчики импульсов, блок коммутации, блок шифраторов, блок де- 10 шифраторов, третий формирователь импульсов , четвертый триггер, п тый, шестой, седьмой и восьмой элементы И, четвертый, п тьй, шестой, седьмой, восьмой и дев тый элементы ИЛИ, при
    15 этом выход первого элемента ИЛИ подключен к первым входам блока синхронизации , блока управлени , к первому входу четвертого элемента И и к первому входу п того элемента И, второй
    20 вход которого соединен с пр мым выходом третьего триггера, выход четвертого элемента И соединен с первым входом четвертого элемента ИЛИ, с первым входом блока дешифраторов и с
    5 первым входом блока коммутации, второй вход которого соединен с пр мым выходом генератора тактовых импульсов , с вторыми входами блока синхронизации и блока управлени , с вторым
    30 входом второго элемента И, выход которого подключен к входу счетчика импульсов, выход которого подключен к первому входу четвертого триггера, инверсный выход которого соединен с первым входом шестого элемента И выход которого соединен с вторым входом второго элемента ИЛИ, инверсный выход генератора тактовых импульсов соединен с третьими входами блока
    40 коммутации и блока синхронизации, четвертый вход которого соединен с выходом п того элемента ИЛИ, первый вход которого подключен к первому выходу блока управлени , второй выход
    45 которого подключен к вторым входам п того элемента ИЛИ и четвертого элемента И, третий и четвертый выходы блока управлени  подключены соответственно к входам сложени  и вычита50 ки  первого реверсивного счетчика, п тый и шестой выходы блока управлени  подключены соответственно к входам сложени  и вычитани  второго реверсивного счетчика, седьмой и вось5g мой выходы блока управлени  подключены соответственно к первому и второму входам блока шифраторов, к первым входам восьмого и седьмого элементов Ник второму и третьему
    .n
    входам блок,-) aciMHifipaTopoB, выход блока синхронизации ткжключен к третьему входу блока управлени  и к второму входу третьего элемента И.ПИ, выход которого подключен к пepвo fy входу второго триггера, к третьему входу блока шифраторов, к вторым входам седьмого и восьмого элементов И, к п тому входу блока синхронизации и к четвертому входу блока управлени , п тьй вход которого соединен с вторым входом шестого элемента И и с инверсным выходом второго триггера, пр мой выход которого с:оединен с четвертым входом блока дешифраторов, с третьим входом п того элемента ИЛИ и с вторым входом четвертого элемента ИЛИ, выход которого соединен с первым входом третьего триггера, второй вход которого соединен с выходом шестого элемента ИЛИ, с вторым входом четвертого триггера и с четвертым входом блока коммутации, п тый вход которого подключен к пр мому выходу первого триггера, к второму входу третьего элемента И, к третьим входам седьмого и восьмого элементов Инк п тому входу блока дешифраторов, шестой вход которого подключен к инверсному выходу третьего триггера, пр мой выход которого соединен с третьим входом шестого элемента И, четвертый вход которого подключен к выходу второго формировател  импульсов и к первому входу шестого элемента ИЛИ, второй вход которого соединен с вторым входом первого триггера и с выходом третьего реверсивного счетчика импульсов , входы сложени  и вычитани  которого подключены соответственно к первому и второму выходам блока коммутации, шестой вход которого соединен с выходом п того элемента И, с входом второго формировател  импульсов и с выходной шиной устройства, седьмой вход блока коммутации соединен с пр мым выходом четвертого триг38034
    24
    гера, с вторым входом первого элемента И, с третьим входом третьего элемента И, с четвертым входом блока шифраторов, первые поразр дные выходы которого подсоединены к входам младших разр дов первого реверсивного счетчика, поразр дные выходы которого соединены соответственно с первой группой входов блока дешифраторов , вторые поразр дные выходы блока шифраторов подсоединены к входам младших разр дов второго реверсивного счетчика, поразр дные выходы которого соединены соответственно с второй группой входов блока дешифраторов , выходы первого и второго реверсивных счетчиков подключены соответственно к первому и второму входам
    седьмого элемента ИЛИ, третий и четвертый входы которого подключены соответственно к первому и второму выходам блока дешифраторов, выход седьмого элемента ИЛИ соединен с вторым входом второго триггера, при
    этом выход первого формировател  импульсов соединен с первыми входами сброса первого и второго реверсивных счетчиков, с-шестым входом блока управлени , с входом сброса третьего реверсивного счетчика, с третьим входом шестого элемента ИЛИ и с седьмым входом блока дешифраторов, третий выход которого соединен с входом
    третьего формировател  импульсов, выход которого подключен к первому входу восьмого элемента ИЛИ, второй вход которого соединен с выходом восьмого элемента И, а выход подключен к второму входу сброса первого реверсивного счетчика, выход седьмого элемента И подключен к второму входу сброса второго реверсивиого счетчика, вход первого формировател 
    импульсов соединен с выходом дев того элемента ИЛИ, один вход которого подключен к выходу третьего элемента И, а другой вход-к шине сброса устройства.
    CSfloc
    фигЗ
    76
    77
    7J
    75
    8Ъ 64
    78
    79
    80 81 82
    74
    фигЛ
    XT ffxodoft . зр. CVS
    /Y ff)( /tif/ref u/. /Усгзр. t/e.S
    O/ f7aflff3
    ff /xoffoS) CVS
    O/rr/Topayi
    J
    ff xoffaff CV6
    Фиг 6
    an utg
    I I
    U35
    m
    HI
    иго
    Составитель В.Малныкин Редактор Н.Киштулинец Техред М.ДццыкКорректор С.Шекмар
    4143/54
    Тираж 901Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU864005222A 1986-01-03 1986-01-03 Устройство дл контрол импульсных последовательностей SU1338034A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864005222A SU1338034A1 (ru) 1986-01-03 1986-01-03 Устройство дл контрол импульсных последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864005222A SU1338034A1 (ru) 1986-01-03 1986-01-03 Устройство дл контрол импульсных последовательностей

Publications (1)

Publication Number Publication Date
SU1338034A1 true SU1338034A1 (ru) 1987-09-15

Family

ID=21215516

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864005222A SU1338034A1 (ru) 1986-01-03 1986-01-03 Устройство дл контрол импульсных последовательностей

Country Status (1)

Country Link
SU (1) SU1338034A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0392182A2 (de) * 1989-04-11 1990-10-17 Robert Bosch Gmbh Verfahren und Schaltung zur Auswertung von kontinuierlich auftretenden Zeitmarken

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 930609, кл. Н 03 К 5/19, 1980. Авторское свидетельство СССР № 1064447, кл. Н 03 К 5/19, 1982. t *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0392182A2 (de) * 1989-04-11 1990-10-17 Robert Bosch Gmbh Verfahren und Schaltung zur Auswertung von kontinuierlich auftretenden Zeitmarken
EP0392182B1 (de) * 1989-04-11 1995-11-15 Robert Bosch Gmbh Verfahren und Schaltung zur Auswertung von kontinuierlich auftretenden Zeitmarken

Similar Documents

Publication Publication Date Title
SU1338034A1 (ru) Устройство дл контрол импульсных последовательностей
GB1190099A (en) Improvements in or relating to Pulse Transmission Apparatus
GB1193603A (en) Time Multiplex Sawtooth Comparison Coder
EP0066265B1 (en) D-a converter
SU502385A1 (ru) Устройство дл счета продукции
SU1345341A1 (ru) Пересчетное устройство
SU1348883A1 (ru) Устройство дл передачи кодовых сообщений
SU911702A1 (ru) Расширитель длительности импульсов
SU1314456A1 (ru) Преобразователь временного интервала в код
SU1324020A1 (ru) Устройство дл синхронизации многомашинных комплексов
DE1424567C3 (de) Schaltungsanordnung zur Erzeugung von Schreibimpulsen für die magnetische Aufzeichnung von binären Informationssignalen unter Vermeidung von aufeinander folgenden Schreibimpulsen gleicher Polarität bei einer Folge von Informationssignalen gleicher binärer Bedeutung
GB1458994A (en) Demodulators for frequency shift keyed signals
SU1354232A1 (ru) Устройство дл приема последовательного кода
SU1225933A1 (ru) Устройство защиты гидропривода
SU1012261A1 (ru) Устройство дл контрол двоичного кода на нечетность
SU746182A1 (ru) Отсчетно-измерительное устройство
SU1064450A1 (ru) Селектор сигналов по длительности
SU1226620A1 (ru) Генератор импульсов
SU1160418A1 (ru) Устройство дл контрол последовательности импульсов
SU1010600A1 (ru) Устройство дл циклового программного управлени
SU1293832A1 (ru) Расширитель импульсов
SU945970A1 (ru) Многоканальное устройство задержки импульсных сигналов
SU375651A1 (ru) Частотно-импульсное множительно- делительное устройство-^
SU1644170A1 (ru) Устройство дл управлени электроприводом
SU1492455A1 (ru) Устройство дл формировани серий импульсов