SU1336006A1 - Signature analyzer - Google Patents

Signature analyzer Download PDF

Info

Publication number
SU1336006A1
SU1336006A1 SU853973239A SU3973239A SU1336006A1 SU 1336006 A1 SU1336006 A1 SU 1336006A1 SU 853973239 A SU853973239 A SU 853973239A SU 3973239 A SU3973239 A SU 3973239A SU 1336006 A1 SU1336006 A1 SU 1336006A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
switching elements
analyzer
output
Prior art date
Application number
SU853973239A
Other languages
Russian (ru)
Inventor
Михаил Александрович Иванов
Original Assignee
Московский Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Инженерно-Физический Институт filed Critical Московский Инженерно-Физический Институт
Priority to SU853973239A priority Critical patent/SU1336006A1/en
Application granted granted Critical
Publication of SU1336006A1 publication Critical patent/SU1336006A1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  в системах тестового диагностировани  дискретных объектов. Целью изобретени   вл етс  увеличение достоверности контрол . Сигнатурный анализатор содержит информационный вход 1, синхровход 2, установочный вход 3, управл ющий вход 4 фиксации изменени  входной последовательности, счетчик 5, группу 6 элементов коммутации, элемент И 7, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8, первый элемент И-НЕ 9, элемент НЕ 10, второй элемент И-НЕ 11, триггер 12 и блок 13 индикации. Сущность изобретени  заключаетс  в том, что с помощью генератора входных воздействий на вход объекта контрол  сначала подаютс  те воздействи , которые вызывают по вление на его выходе сигнала «Лог О, а затем те, которые вызывают по вление сигнала «Лог. 1 (или наоборот). Эти сигналы фиксируютс  за вленным анализатором. Это позвол ет обнаруживать все искажени  анали- g зируемой последовательности. 2 ил. 1 QI... dm оо со Oi о:The invention relates to computing and can be used in systems for test diagnostics of discrete objects. The aim of the invention is to increase the reliability of the control. The signature analyzer contains information input 1, synchronization input 2, setup input 3, control input 4 for recording changes in the input sequence, counter 5, a group of 6 switching elements, element AND 7, element EXCLUSIVE OR 8, first element IS-NOT 9, element 10 , the second element AND-NOT 11, the trigger 12 and the block 13 of the display. The essence of the invention is that using the generator of input actions to the input of the control object, firstly, those actions are triggered which cause the appearance of the signal "Log O, and then those that cause the appearance of the signal" Log. 1 (or vice versa). These signals are captured by the analyzer. This makes it possible to detect all distortions of the sequence being analyzed. 2 Il. 1 QI ... dm oo with Oi about:

Description

Изобретение относитс  к вычнслитель- ной технике и может использоватьс  в системах тестового диагностировани  дискретных объектов.The invention relates to computing technology and can be used in test diagnostics systems for discrete objects.

Цель изобретени  - увеличение достоверности контрол .The purpose of the invention is to increase the reliability of the control.

На фиг. 1 приведена схема предлагаемого сигнатурного анализатора; на фиг. 2 - пример реализации генератора входных воздействий дл  контролируемого объекта заданной структуры.FIG. 1 shows the scheme of the proposed signature analyzer; in fig. 2 - an example of the implementation of the generator of input effects for a controlled object of a given structure.

Сигнатурный анализатор содержит информационный вход 1, синхровход 2, установочный вход 3, управл ющий вход 4 фиксации изменени  входной последовательности , счетчик 5, группу 6 элементов АС коммутации, элементы И 7 и ИСКЛЮЧАЮЩЕЕ ИЛИ 8, первый элемент И-НЕ 9, элемент НЕ 10, второй элемент И-НЕ 11, триггер 12 и блок 13 индикации. Блок индикации содержит триггер, элемент НЕ и индикатор .The signature analyzer contains information input 1, synchronization input 2, setup input 3, control input 4 for latching changes in the input sequence, counter 5, a group of 6 AC switching elements, elements AND 7, and EXCLUSIVE OR 8, first element IS-HE 9, element 10 , the second element AND-NOT 11, the trigger 12 and the block 13 of the display. The display unit contains a trigger, an item is NOT and an indicator.

Генератор 14 входных воздействий дл  контрол  вполне определенного цифрового объекта может быть выполнен, например, в виде генератора псевдослучайных последовательностей (ГПСП), включающего генератор 15 тактовых импульсов и собранного на триггерах 16.1 - 16.4 (дл  четырехвход- ного контролируемого блока) с обратными св з ми через элемент ИЛИ 17 и сумматор 18 по модулю два. Объект 19 контрол  в данном случае представл ет собой комбинационную схему, собранную на элементах НЕ 20 и 21 и И-НЕ 22-25.Input actions generator 14 for monitoring a well-defined digital object can be performed, for example, as a pseudo-random sequence generator (CSP), including a 15 clock pulse generator and assembled on triggers 16.1–16.4 (for a four-input controlled block) with feedback through the element OR 17 and the adder 18 modulo two. The control object 19 in this case is a combinational circuit assembled on the elements HE 20 and 21 and AND-NOT 22-25.

Анализатор работает следующим образом.The analyzer works as follows.

На входы объекта контрол  (ОК) с генератора 14 входных воздействий подаютс The inputs of the control object (OK) from the generator 14 input actions are supplied

Пока состо ние счетчика меньше кода, набранного на элементах коммутации, выход триггера 12 находитс  в состо нии логического «О, т.е. на входе блока 13, св зан- 5 ном с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8, также сигнал логического «О. Как только содержимое счетчика окажетс  равным коду, набранному на элементах коммутации , сигнал с выхода элемета И 7 устанавливает в «О триггер 12. Таким образом, 0 на соответствующем входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ логическа  «1. Теперь и на втором его входе логическа  «1, так как на ОК поступают «единичные тестовые наборы.As long as the state of the counter is less than the code dialed on the switching elements, the output of the trigger 12 is in the logical state, i.e. at the input of block 13, connected with the output of the EXCLUSIVE OR 8 element, also a logical signal “O. As soon as the contents of the counter are equal to the code dialed on the switching elements, the signal from the output of the AND 7 sets to “O trigger 11. Thus, 0 is at the corresponding input of the EXCLUSIVE OR logical“ 1. Now, at its second input, the logical “1, as well as“ single test suites arrive at the OK.

Таким образом, при правильной работе ОК на выходе элемента 8 присутствует сигнал логического «О и индикатор не загораетс . Если в каком-либо такте в анализируемой последовательности произошла ошибка, по вл ющийс  на выходе элемента 20 ИСКЛЮЧАЮЩЕЕ ИЛИ сигнал логической «1 в момент по влени  тактового импульса приводит к индикации сигнала ошибки в блоке 13.Thus, when OK is working properly, at the output of element 8 there is a logical signal "O and the indicator does not light up. If an error has occurred in any cycle in the analyzed sequence, the appearance at the output of element 20 EXCLUSIVE OR signal logical "1 at the moment of the appearance of the clock pulse leads to the indication of the error signal in block 13.

Разр дность счетчика 5 выбираетс  равной log2m/2 , число элементов коммутации равно разр дности счетчика.The width of the counter 5 is chosen equal to log2m / 2, the number of switching elements is equal to the counter width.

2525

30thirty

Аналогичным образом работает устройство и при низком потенциале на входе 4. Отличие состоит в том, что в начальном состо нии триггер 12 находитс  в «О. Пример. Заданы конституенты единицы функции f, реализуемой провер емой четы- рехвходовой комбинационной схемой (фиг. 2 2, 4, 5, 6, 9, 10, 11, 12, 13, 14, 15. Генератор 14 входных воздействий в данном случаеThe device works similarly at low potential at input 4. The difference is that in the initial state trigger 12 is located in the "O." Example. The constituents of the unit of the function f, implemented by the tested four-input combination circuit, are specified (Fig. 2 2, 4, 5, 6, 9, 10, 11, 12, 13, 14, 15. The generator 14 of the input actions in this case

тестовые наборы. Если число наборов, вызы- ,5 реализован на основе ГПСП, соответствую- вающих по вление на выходе ОК сигнала ло-щего примитивному многочлену Ф(Х) test kits. If the number of sets, call-, 5 is implemented on the basis of CSTs, corresponding to the appearance of the OK signal at the output of the OK signal, to the primitive polynomial F (X)

гического «О меньше, чем т/2, где ш - чис- Х -f 1 с начальным состо нием 0111. ло тестовых наборов поступающих на вхо- Так как 5 по П|, где По и ni - число вход- ды ОК, вначале на входы провер емогоных наборов, вызывающих по вление на выустройства подаютс  они, в противном случае сначала подаютс  наборы, вызываю- 40 щие по вление на выходе ОК сигнала логической «1. В первом случае на управл ющем входе 4 устанавливаетс  высокий потенциал, во втором - низкий.of the “O” is less than m / 2, where w is the number — X – f 1 with the initial state 0111. there are test sets arriving at the inlet, since 5 is by P |, where by and ni is the number of input OK, first, the inputs of the test sets causing the appearance of the devices are fed to them, otherwise the first sets of the appearance of the OK signal at the output of the logical signal "1. In the first case, a high potential is established at control input 4, in the second case - low.

В первом случае устройство работает следующим образом.In the first case, the device operates as follows.

Приход сигнала на вход 3 вызывает установку в «О счетчика и триггера блока 13 индикации. Триггер 12 устанавливаетс  в 1. На вход 1 подаетс  контролируема  последовательность - реакци  ОК на тестовые воздействи , на вход 2 - синхроимпульса . Так как вначале на входы ОК подаютс  наборы, вызывающие по вление на выходе ОК сигнала логического «О, на входе 1 - низкий потенциал. На элементах коммутации набран код количества «нулевых наборов (или «единичных, если на входе 4 низкий потенциал .The arrival of the signal at input 3 causes the installation in “About the counter and trigger of the display unit 13”. The trigger 12 is set to 1. At input 1, a controlled sequence is applied — an OK response to test actions, and an input 2, a clock pulse. Since first, the inputs OK are supplied with sets causing the output OK of the logical signal “O”, and input 1 is low potential. On the switching elements the code of the number of “zero sets (or“ single ones, if the input 4 is low potential) is dialed.

ходе провер емой схемы сигналов логических «О и «1 соответственно, на управл ющий 4 вход анализатора подаетс  сигнал логической «1, а на элементах коммутации набираетс  код 100.During the tested signal circuit, the logic "O and" 1, respectively, a logical signal "1" is sent to the control 4 input of the analyzer, and code 100 is dialed on the switching elements.

4545

5050

5555

Claims (1)

Формула изобретени Invention Formula Сигнатурный анализатор, содержащий счетчик, элемент И и блок индикации, причем синхровход и установочный вход анализатора подключены к одноименным входам счетчика и блока индикации, отличающийс  тем, что, с целью увеличени  достоверности контрол , он содержит триггер, два элемента И-НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент НЕ и группу элементов коммутации , замыкающие и размыкающие контакты которых подключены соответственно к пр мым и инверсным разр дным выходам счетчика, повышенные контакты элементов коммутации группы соединены с п-входамиA signature analyzer containing a counter, an And element and a display unit, wherein the synchronous input and the analyzer installation input are connected to the same inputs of the counter and the indicating unit, characterized in that it contains a trigger, two NAND elements, an EXCLUSIVE element to increase the reliability of the control OR, the element is NOT and the group of switching elements, the closing and opening contacts of which are connected respectively to the direct and inverse bit outputs of the counter, the increased contacts of the switching elements of the group are connected to the n-input ami С WITH Пока состо ние счетчика меньше кода, набранного на элементах коммутации, выход триггера 12 находитс  в состо нии логического «О, т.е. на входе блока 13, св зан- ном с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8, также сигнал логического «О. Как только содержимое счетчика окажетс  равным коду, набранному на элементах коммутации , сигнал с выхода элемета И 7 устанавливает в «О триггер 12. Таким образом, 0 на соответствующем входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ логическа  «1. Теперь и на втором его входе логическа  «1, так как на ОК поступают «единичные тестовые наборы.As long as the state of the counter is less than the code dialed on the switching elements, the output of the trigger 12 is in the logical state, i.e. at the input of block 13, associated with the output of the EXCLUSIVE OR 8 element, there is also a logical signal “O. As soon as the contents of the counter are equal to the code dialed on the switching elements, the signal from the output of the AND 7 sets to “O trigger 11. Thus, 0 is at the corresponding input of the EXCLUSIVE OR logical“ 1. Now, at its second input, the logical “1, as well as“ single test suites arrive at the OK. Таким образом, при правильной работе ОК на выходе элемента 8 присутствует сигнал логического «О и индикатор не загораетс . Если в каком-либо такте в анализируемой последовательности произошла ошибка, по вл ющийс  на выходе элемента 0 ИСКЛЮЧАЮЩЕЕ ИЛИ сигнал логической «1 в момент по влени  тактового импульса приводит к индикации сигнала ошибки в блоке 13.Thus, when OK is working properly, at the output of element 8 there is a logical signal "O and the indicator does not light up. If an error has occurred in any cycle in the analyzed sequence, the occurrence of the element 0, the EXCLUSIVE OR signal logical "1 at the moment of the appearance of the clock pulse, leads to an indication of the error signal in block 13. Разр дность счетчика 5 выбираетс  равной log2m/2 , число элементов коммутации равно разр дности счетчика.The width of the counter 5 is chosen equal to log2m / 2, the number of switching elements is equal to the counter width. 5five ходе провер емой схемы сигналов логических «О и «1 соответственно, на управл ющий 4 вход анализатора подаетс  сигнал логической «1, а на элементах коммутации набираетс  код 100.During the tested signal circuit, the logic "O and" 1, respectively, a logical signal "1" is sent to the control 4 input of the analyzer, and code 100 is dialed on the switching elements. Формула изобретени Invention Formula Сигнатурный анализатор, содержащий счетчик, элемент И и блок индикации, причем синхровход и установочный вход анализатора подключены к одноименным входам счетчика и блока индикации, отличающийс  тем, что, с целью увеличени  достоверности контрол , он содержит триггер, два элемента И-НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент НЕ и группу элементов коммутации , замыкающие и размыкающие контакты которых подключены соответственно к пр мым и инверсным разр дным выходам счетчика, повышенные контакты элементов коммутации группы соединены с п-входамиA signature analyzer containing a counter, an And element and a display unit, wherein the synchronous input and the analyzer installation input are connected to the same inputs of the counter and the indicating unit, characterized in that it contains a trigger, two NAND elements, an EXCLUSIVE element to increase the reliability of the control OR, the element is NOT and the group of switching elements, the closing and opening contacts of which are connected respectively to the direct and inverse bit outputs of the counter, the increased contacts of the switching elements of the group are connected to the n-input ami элемента И, («-разр дность счетчика), (л+1)-й вход которого соединен с синхро- входом анализатора, выход элемента И соединен со счетным входом триггера, инверсный выход которого соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с информационным входом анализатора, а выход - с информационным входом блока индикации , вход сброса блока индикации соединенAnd ((“-discharge counter)” element, (l + 1) -th input of which is connected to the sync input of the analyzer, the output of the AND element is connected to the counting input of a trigger, the inverse output of which is connected to the first input of the EXCLUSIVE OR element, the second input of which connected to the information input of the analyzer, and the output - to the information input of the display unit, the reset input of the display unit is connected с первыми входами элементов И-НЕ и с установочным входом анализатора, управл ющий вход фиксации изменени  входной последовательности контрол  соединен с вторым входом первого элемента И-НЕ и входом элемента НЕ, выход которого соединен с вторым входом второго элемента И-НЕ, выходы первого и второго элементов И-НЕ соединены соответственно с единичным и нулевым входами триггера.with the first inputs of the NAND elements and with the installation input of the analyzer, the control input for latching the change in the input control sequence is connected to the second input of the first NAND element and the input of the NOT element whose output is connected to the second input of the second NAND element, the outputs of the first and The second AND elements are NOT connected respectively to the single and zero inputs of the trigger. //// Фиг. гFIG. g
SU853973239A 1985-11-05 1985-11-05 Signature analyzer SU1336006A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853973239A SU1336006A1 (en) 1985-11-05 1985-11-05 Signature analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853973239A SU1336006A1 (en) 1985-11-05 1985-11-05 Signature analyzer

Publications (1)

Publication Number Publication Date
SU1336006A1 true SU1336006A1 (en) 1987-09-07

Family

ID=21204049

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853973239A SU1336006A1 (en) 1985-11-05 1985-11-05 Signature analyzer

Country Status (1)

Country Link
SU (1) SU1336006A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1116431, кл. G 06 F 11/12, 1983. Автоматика и вычислительна техника. 1982, № 6, с. 69. *

Similar Documents

Publication Publication Date Title
SU1336006A1 (en) Signature analyzer
SU1251335A1 (en) Device for detecting errors
SU1059576A1 (en) Device for checking digital units
SU1573545A1 (en) Device for detecting errors
SU1160416A1 (en) Multichannel signature analyzer
SU1256092A1 (en) Device for checking synchronism of reproduced signals
SU1264206A1 (en) Switching device for multichannel check and control systems
SU1193656A1 (en) Information input device
SU1010611A1 (en) Multi-computer complex synchronization device
RU2022455C1 (en) Time-slot train and intertrain space shaper
SU1262501A1 (en) Signature analyzer
SU1383370A1 (en) Device for checking logical blocks
SU1226661A1 (en) Counter operating in "2-out-of-n" code
SU1410037A1 (en) Device for inspecting logical units
SU1496014A1 (en) Selective call device
SU1019454A1 (en) Device for checking multioutput digital stations
SU1383359A1 (en) Multiport signature analyzer
SU1539981A1 (en) Device for revealing flaws in pulse sequence
SU1589279A1 (en) Device for shaping signatures
SU1646058A1 (en) Pulse-time codes decoder
SU1048579A1 (en) Device for checking counter
SU1247876A1 (en) Signature analyzer
SU1255970A1 (en) Discriminator of logic signals
SU1277117A1 (en) Device for holding non-stable failures
SU1649523A1 (en) Overflow controlled counter