SU1330754A1 - Счетчик с контролем - Google Patents

Счетчик с контролем Download PDF

Info

Publication number
SU1330754A1
SU1330754A1 SU864039768A SU4039768A SU1330754A1 SU 1330754 A1 SU1330754 A1 SU 1330754A1 SU 864039768 A SU864039768 A SU 864039768A SU 4039768 A SU4039768 A SU 4039768A SU 1330754 A1 SU1330754 A1 SU 1330754A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
group
counter
inputs
Prior art date
Application number
SU864039768A
Other languages
English (en)
Inventor
Анатолий Анатольевич Самчинский
Богдан Иванович Смертыга
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU864039768A priority Critical patent/SU1330754A1/ru
Application granted granted Critical
Publication of SU1330754A1 publication Critical patent/SU1330754A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к цифровой автоматике и контрольно-измерительной технике и может быть использовано дл  восстановлени  счетчика по сбою. Цель изобретени  - повышение надежности устройства-достигает- с  за счет введени  элемента 10 задержки и новых функциональных св зей между схемными элементами. Устройство также содержит счетчик 1, регистр 2, сумматор 3, блок 4 сравнени , группу 5 элементов НЕ, элементы И 6, 7 и 8, элемент НЕ 9, элементы ИЛИ 11, 12 и 20, элемент И-НЕ 21, группу 13 информационных входов устройства, выходные шины 14 и 15, входные шины 16,17 и 18, шину 19 установки, элемент И-НЕ 21. Регистр 2 предназначен дл  записи и хранени  информации, поступающей на вход счетчика 1, сумматор 3 - дл  суммировани  информации с выхода регистра 2, Работа устройства по сн етс  по временным диаграммам, приведенным в описании изобретени . 2 ил. (Л со 00 о ел

Description

1
Изобретение относитс  к цифровой автоматике и контрольно-измерительной технике и предназначено дл  восстановлени  счетчика по сбою.
Целью изобретени   вл етс  повышение надежности работы за счет введени  новых конструктивных признако
На фиг.1 представлена функциональна  схема устройства; на фиг.2 временные диаграммы, по сн ющие его работу.
Устройство содержит счетчик 1 , регистр 2, сумматор 3, блок 4 сравнени , группу 5 элементов НЕ, эле- менты И 6-8, элемент НЕ 9, элемент 10 задержки, элементы ИЛИ 11 и 12, группу 13 информационных выходов устройства, выходные шины 14 и 15, первую 16, вторую 17 и третью 18 входные шины, шину 19 установки, элемент ИЛИ 20, элемент И-НЕ 21.
Группа выходов разр дов счетчика 1  вл етс  группой 13 информационны выходов счетчика 1. Группа информа- ционных входов регистра 2 соединена с группой выходов разр дов счетчика 1 , первой группой входов блока 4 сравнени , входами элементов НЕ группы 5, выходы которых соединены с первой группой входов сумматора 3 втора  группа входов которого соединена с группой выходов регистра 2, второй группой входов блока 4 сравнени , группой информационных вхо- дов счетчика 1, установочный вход которого соединен с шиной 19. Перва шина 16 соединена с первым входом первого элемента И 7, выход которог соединен с первым входом первого эл элемента ИЛИ 1, второй вход которого соединен с входом первого элемента НЕ 9 и с второй шиной 17. Треть  входна  шина 18 соединена с первым входом второго элемента ИЛИ 12, вто рой вход которого соединен с выходо второго элемента И 8 и с входной шиной 14 дл  выдачи информации о сбое регистра 2. Выходна  шина 15 дл  выдачи информации о сбое счетчика 1 соединена с выходом третьего элемента И 6, вторым входом первого элемета И 7 , управл ющим входом счетчика 1, счетный вход которого соединен с выходом первого элемента ИЛИ 11. Вы ход первого элемента НЕ 9 соединен с первым входом третьего элемента И 6, второй вход которого соединен с выходом третьего элемента ИЛИ 20,
первый вход которого соединен с выходом первого разр да сумматора 3 группа выходов разр дов которого с второго по п-й соединена с группой входов элемента И-НЕ 21, выход которого соединен с вторым входом третьего элемента ИЛИ 20, выход второго элемента ИЛИ 12 соединен с синхровхо дом регистра, первый вход второго элемента И 8 соединен с выходом блока 4 сравнени . Вход элемента 10 задержки соединен с третьей входной шиной 18, а выход элемента 10 задержки - с вторым входом второго элемента И 8.
На фиг.2 приведены временные диаграммы 22-29 сигналов соответственно на шинах 16,17,18, выходе блока 4 сравнени , выходе элеменра 10 задержки , выходе элемента И 8, выходных элементов И 6 и 7.
Регистр 2 предназначен дл  записи и хр анени  информации, поступающей с выхода счетчика 1.
Сумматор 3 предназначен дл  суммировани  информации с выхода регистра 2 с инвертированной группой 5 элементов НЕ с информацией с выхода счетчика 1. При работе устройства в сумматоре 3 происходит суммирование пр мого кода предыдущего состо ни  счетчика 1 с обратным кодом последующего состо ни  счетчика 1. При отсутствии сбо  счетчика 1 при таком суммировании на выходе младшего разр да сумматора 3 всегда логический нуль, а на старших разр дах - единицы.
Блок 4 сравнени  предназначен дл  сравнени  информации на выходах счетчика 1 и регистра 2.
Выходна  шина 14 устройства предназначена дл  выдачи информации о сбое регистра 2.
Выходна  шина 15 устройства предназначена дл  выдачи информации о сбое счетчика 1.
На шине 16-18 поступают одни и те же синхроимпульсы, но со сдвигом во времени (фиг.2, диаграммы 22,23 и 24).
Счетчик работает следующим образом .
Работа счетчика происходит в три этапа.
Первый этап осуществл етс  за врем  TI (фиг.2). Перед началом работы производитс  сброс счетчика 1 в нулевое состо ние по шине 19. По положительному перепаду импульса, поступающего с третьей шины 18 устройства (фиг.2, диаграмма 2А), происходит запись нулевого состо ни  счетчика 1 в регистр 2. В блоке 4 сравнени  происходит сравнение информации с выходов разр дов счетчика 1 и регистра 2. При наличии сбо  на выходах регистра 2 на выходе блока 4 сравнени  по вл етс  положительный перепад импульса (фиг. 2, диаграмма 25), который поступает на вход элемента И 8, на другой вход которого поступает задержанный элементом 10 задержки на врем  Т сигнал с третьей шины 18 устройства (фиг.2, диаграмма 26). Врем  С должно удовлетвор ть следующему неравенству: Т С, + Г.2 + Т , где T,j , ь , у времена задержки соответствующих элементов.
На выходе элемента И 8 получаем положительный перепад импульса (фиг.2, диаграмма 27), по которому происходит перезапись информации с выходов счетчика 1 в регистр 2. Считаем, что после второй записи в регистр 2 информаци  на его вьпсодах полностью соответствует состо нию счетчика 1.
Второй этап происходит за врем  Т2, при этом счетчик работает следующим образом.
По положительному перепаду импульса , поступающего с второй шины 17 устройства (фиг,2, диаграмма 23) происходит модификаци  счетчика 1 в первое состо ние. В сумматоре 3 происходит суммирование кода 0000 с выхода регистра 2 с кодом 1110 с выходов группы 5 элементов НЕ (пример дл  четырехразр дного счетчика 1). На выходе младшего разр да сумматор 3 логический нуль, а на старпшх разр дах - единицы. При наличии сбо  на выходах счетчика 1 на выходе элемента ИЛИ 20 по вл етс  логическа  единица, котора  поступает на вход элемента И 6, на другой вход которого поступает инвертированный элементом НЕ 9 сигнал с второй шины 17 устройства. На выходе элемента И 6 по вл етс  положительный перепа импульса (фиг.2, диаграмма 28), по которому происходит запись в счетчи
1 информации с выходов регистра 2. При этом счетчик 1 устанавливаетс  в предыдущее (нулевое) состо ние.
В сумматоре 3 происходит суммирование кода 0000 с кодом 1111, при этом на выходе элемента И 6 присутствует логическа  единица (фиг.2, диаграмма 28), котора  держит элемент И 7
в открытом состо нии.
На третьем этапе работы счетчика происходит модификаци  счетчика 1 по положительному перепаду импульса, поступающего с первой шины 16 через
открытый элемент И 7 (фиг.2, диаграмма 29). При этом счетчик 1 устанавливаетс  в первое состо ние.

Claims (1)

  1. Формула изобретени 
    20
    Счетчик с контролем, содержащий счетчик, регистр, сумматор, блок сравнени , группу элементов НЕ, три элемента И, элемент И-НЕ, элемент
    НЕ, три элемента ИЛИ, причем группа информационных входов регистра соединена с группой выходов разр дов счетчика, первой группой входов блока сравнени , входами элементов НЕ
    группы, выходы которых соединены с первой группой входов сумматора,втора  группа входов которого соединена с группой выходов регистра, втора  группа входов которого соединена с
    группой выходов регистра, второй
    группой входов блока сравнени , группой информационных входов счетчика, установочный вход которого соединен с шиной установки, перва  входна 
    шина соединена с первым входом пер- вого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с входом элемента НЕ и второй
    входной шиной, треть  входна  шина соединена с первым входом второго элемента ИЛИ,второй вход которого соединен с выходом второго элемента И, с перьий выходной шиной, втора 
    выходна  шина соединена с выходом третьего элемента И, вторым- входом первого элемента И, управл ющим входом счетчика, счетный вход которого соединен с выходом первого
    элемента ИЛИ, выход элемента НЕ соединен с первым входом третьего элемента И, второй вход которого соединен с выходом третьего элемента ИЛИ, первый вход которого соединен с.
    выходом первого разр да сумматора, группа выходов разр дов которого с второго по п-й соединена с группой входов элемента И-НЕ, выход которого соединен с вторым входом третьего- элемента ИЛИ, выход второго элемента ИЛИ соединен с синхровходом регистра, первый вход второго эле7/ Т2
    22t1
    aS.
    кг 26д 276
    28 23 Ъ
    Редактор Н.Швыдка 
    Составитель Ранов Техред А.Кравчук
    Заказ 3593/57Тираж 901Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
    13307546
    мента И соединен с выходом блока сравнени , отличающийс  тем,что, с целью повышени  надежнос- ти работы, в него введен элемент задержки, вход которого соединен с третьей входной птной, а выход элемента задержки соединен с вторым входом второго элемента И.
    п
    п.
    Корректор А.Т ско
SU864039768A 1986-03-20 1986-03-20 Счетчик с контролем SU1330754A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864039768A SU1330754A1 (ru) 1986-03-20 1986-03-20 Счетчик с контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864039768A SU1330754A1 (ru) 1986-03-20 1986-03-20 Счетчик с контролем

Publications (1)

Publication Number Publication Date
SU1330754A1 true SU1330754A1 (ru) 1987-08-15

Family

ID=21227421

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864039768A SU1330754A1 (ru) 1986-03-20 1986-03-20 Счетчик с контролем

Country Status (1)

Country Link
SU (1) SU1330754A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 982187, кл. G 06 F 11/16, 1978. Авторское свидетельство СССР № 1132293, G 06 F 11/16, 1984. *

Similar Documents

Publication Publication Date Title
SU1330754A1 (ru) Счетчик с контролем
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1272335A1 (ru) Генератор кодовых колец
SU1527631A1 (ru) Устройство дл контрол сумматора
SU1760631A1 (ru) Кольцевой счетчик
SU1529230A1 (ru) Устройство дл сбора информации от многоразр дных дискретных датчиков
SU1037246A1 (ru) Устройство дл сортировки чисел
SU1309304A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1345182A1 (ru) Устройство дл ввода информации
SU1660153A1 (ru) Преобразователь серии импульсов в прямоугольный импульс
SU1727200A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1737727A1 (ru) Управл емый делитель частоты с дробным коэффициентом делени
SU1287184A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1226459A1 (ru) Многоканальное устройство приоритета
SU1256190A1 (ru) Многоканальный коммутатор
SU1417193A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1267587A1 (ru) Аналого-цифровой преобразователь
SU1302262A1 (ru) Устройство дл формировани импульсных последовательностей
SU1297225A1 (ru) Аналого-цифровой преобразователь
SU1234826A1 (ru) Устройство дл сравнени чисел с допусками
SU1649531A1 (ru) Устройство поиска числа
SU1251086A1 (ru) Устройство дл контрол логических блоков
RU2047939C1 (ru) Ждущий формирователь импульсов
SU1332383A1 (ru) Последовательное буферное запоминающее устройство
SU1255970A1 (ru) Дискриминатор логических сигналов