SU1322319A1 - Устройство дл сортировки - Google Patents

Устройство дл сортировки Download PDF

Info

Publication number
SU1322319A1
SU1322319A1 SU864045004A SU4045004A SU1322319A1 SU 1322319 A1 SU1322319 A1 SU 1322319A1 SU 864045004 A SU864045004 A SU 864045004A SU 4045004 A SU4045004 A SU 4045004A SU 1322319 A1 SU1322319 A1 SU 1322319A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
information
inputs
Prior art date
Application number
SU864045004A
Other languages
English (en)
Inventor
Виктор Иванович Воробьев
Александр Борисович Кислицын
Владимир Георгиевич Ланских
Анна Михайловна Ланских
Original Assignee
Кировский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Кировский Политехнический Институт filed Critical Кировский Политехнический Институт
Priority to SU864045004A priority Critical patent/SU1322319A1/ru
Application granted granted Critical
Publication of SU1322319A1 publication Critical patent/SU1322319A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Целью изобретени   вл етс  уменьшение уровн  незавершенного производства при последующей ко1чплектации деталей. Устройство содержит преобразователь 1 аналог- код, элемент И 2, схемы 3,4 сравнени  регистр 5 верхней границы, регистр 6 нижней границы, регистр 7 уставок, генератор 8 тактовых импульсов , триггер 9, элемент И 10, счетчики 11, 12, регистр 13 остатков , регистры 14, 15, схему 16 сравнени , дешифратор 17 нул , элемент И 18, сумматоры 19, 20, счетчики 21, 22, коммутатор 23, блок 24 индикации. 1 табл., 2 ил. (/ с N3 с ipui.f

Description

11
Изобретение относитсл к п,1числн- телыюй технике и может 6;,n i. использовано дл  разбраковки и сортировки деталей на группы дл  последующе} сборки с заданной партией контрде- тале 11.
Цель изобретени  - умен,и ение уровн  не авершеннот о произвоцстпа при последующей комплектации деталей .- .
На фиг.1 приведена схема устройства; на фиг,2 - графическое по снение принципа неоднозначпоГ сортироп ки деталей на группы.
Устройство содержит преобразова- т(шь 1 анллог-код, элемент И 2, схемы 3 II 4 срппиени , регистр 5 верхней границы, регистр 6 нижней границы, регистр 7 устапсь:, генератор 8 тактовых импульсоп, триггер 9, элемент И 10, счетчики И и 1, регистр 13 остатков, регистр1Л 1Д и 15, схему 16 сравнени , лепшфратор 17 ну л  , элементы И 18, сумматор, 19 и 20 счетчики 21 и 22, к(5ммутатор 23 и блок 24 индикации.
При неоднозначной сортировке деталь по значению параметра относитс  к одному из диапазо юп сор riipoi rii. Вличина каждого диапазона равна вели- чине г руниового / опуска но когггрдета л м и выбрана таким образом, чтобы i;,eTajin, нопада.ощие п i диапазон сор тирокчси, могли соедин тьс  с контр- де/галл и л,иух групп (j i-, -1) , .1л  обесиечени  этог о по крайним диапа зонаь сортировк и при .необходимости ввод т1;  фиктивные группы контрдеталей . Поело О11ред1 тел1и  принадлелаюс- ти детали к диапазону ее еле- дует отнести к одной из ных групп. Выбор осуи ествл етс  ио априорно заданной информации о составе партии контрдеталей. Сортируема  деталь относитс  к той из двух воз- можных групп, по которой больше остаток контрдеталей, не имеющих еще партнеров дл  комплектации среди рас сортирован} ых деталей. Исходные значени  остатков задаютс  известным распределением контрдеталей в нод- готонлеи шй партии, после сортировки кал;дой детали соответствуют остато контрдеталей уменьдкаетс  на еди(Н1цу.
Стрепками ((1)иг,2) показан пример сортировки первой детали обрабггтывае- мой партии. Последовательност, поступг jieun) деталей сортиро ку п1П веде5
23
О
5 О 5 0
5
19 2
на в таблице, количество сортируемых детале) по диапазонам сортировки дано на фиг . 2 .Там же приведены заданные количества bj контрдеталей и полученные aj количества рассортированных деталей по сортировочным группам, Результа- Т1. приведенного примера показывают, что при последующей погрупповой комп- лектатщи собрано 38 прецизионных пар. Это указывает на оптимизирующее действие описанной неоднозначной сортировки , так как однозначна  сортировка тех же деталей приводит в последующем к сборке лишь 29 пар. I
Усп ройспво работает следующим образом .
Преобразователь 1 аналог-код преобразует велич И1у измер емого параметра детали в цифровой код, который поступает на входы схем 3 и 4 сравнени . По сигналу Конец преобразовани  с преобразовател  1 аналог- кол, устанавливаетс  в единичное состо ние триггер 9,. разреша  прохождение тактовых импульсов с генератора 8 тактовых импульсов через элемент И 10, Под действием тактовых импульсов с выхода элемента И 10 ин|1юрмади  в регистрах 5-7 сдвигаетс , и в определенный момент в регистрах границ уставок находитс  код верхней границы (регистр 5) и код нижней границы (регистр 6). Этот момент вы вл етс  по по влению импульса на выходе счетчика 11, имею- v.cro коэ|1)фйциент пересчета, равный тактовому периоду между кодами соседних границ, записанных в последовательном коде в регистре 7 ус- TaiiOK, а счетчик 12 подсчитывает число таких периодов, которое соответствует номеру младшей (j-i) из двух сортировочных групп, к которым может б.1ть отнесена данна  деталь. Счетчик 21 также подсчитывает число этих периодов, но за счет предварительной установки и исключени  нулевого состо ни  его содержимое всегда на единицу больше содержимого счетчика 12, что соответствует номеру старшей () из двух сортировочных групп, к которым может быть отнесена данна  деталь.Коды со счетчиков 12 и 21 подаютс  на информационные входы коммутатора 23, с выхода которого один из этих кодов подаетс  на вход блока 24 индикации.
31
Выбор того или иного кода осущестл етс  подачей управл ющих сигналов на управл ющие входы коммутатора 23 с выходов схемы 16 сравнени , котора  срабатывает при поступлении стро бирующего сигнала с выхода элемента И 2, Сигнал на выходе элемента И 2 по вл етс  при совпадении сигналов с выхода счетчика 11 и выходов схем 3 и 4 сравнени . Схема 3 уравнени  срабатывает, если код параметра меньше кода верхней границы уставки, а схема Д сравнени  срабатывает, если код параметра больше кода нижней границы уставки, т.е. если параметр находитс  в пределах допуска данной группы сортировки, по вл етс  сигнал на выходе элемента И 2. Поскольку регистры 13-15 образуют информационное кольцо, а тактовые вхо- ды сдвига объединены и подключены к выходу элемента И 10, то к моменту по влени  сигнала на выходе элемента И 2 в регистре 15 содержитс  остаток контрдеталей по данной (j-i) сортировочной группе, а в регистре 14 - остаток контрдеталей по следующей () сортировочной группе. Коды, содержащиес  в регистрах 14 и 15, сравниваютс  на схеме 16 сравнени . Если код в регистре 14 меньше или равен коду в ре- гистре 15, сигналом с выхода схемы 1 сравнени , поступающим на управл ющий вход коммутатора 23, разрешаетс  прохождение кода со счетчика 12, соответствующего номеру данной сортировочной группы, на блок 24 индикации . Этим же сигналом с второго выхода схемы 16 сравнени  произво- дитс  запись в регистр 15 нового остатка контрдеталей в группе, который меньше предьщущего на единицу Вычитание единицы из предыдущего остатка контрдеталей осуществл етс  сумматором 20, на вход которого подаетс  код с выходов регистра 15, а на другой вход поданы логические единицы (т.е. число 1 в дополните
ном коде). Если код в регистре 14 больше кода в регистре 15, сигналом с первого выхода.схемы 16 сравнени , поступающим на управл ющий вход коммутатора 23, разрешаетс  прохождение кода со счетчика 21, соответствующего номеру следующей сортировочной группы, на блок 24 индикации. Этим же сигналом с первого выхода
5
23
5 О 0 35 5
0
45
50
55
194
схемы 16 сравнени  производитс  запись в регистр 14 нового остатка контрдеталей н группе, который меньше предыдущего на единицу. Вычитание единицы из предыдущего ocTaTj a клэнтр- деталей осуществл етс  сумматором 19, на входы которого подаетс  код с выхода регистра 14, а на второй вход поданы лог ические единицы (т.е. число --1 в дополнительном коде). Вычитание ЕДИНИЦЫ из кода, содержащегос  в регистре 15, может продолжатьс  до тех пор,, пока содержимое регистра 15 не станет ранным нулю, что вы вл етс  дешифратором 17 нул , сигналом с выхода которого поступающим на вход элемента И 18, запрещаетс  прохождение импульса с выхода схемы
16 сравнени  на вход записи регистра 15. Счетчик 22 служит дл  обнаружени  брака. Тактовый вход счетчика 22 соединен с выходом счетчика 11, а вход обнулени  счетчика 22 подключен к выходу элемента И 2. Выход счетчика 22, коэффициент пересчета которого равен числу сортировочных групп, подключен к индикатору брака в блоке 24 индикации. Таким образом, если деталь сопоставлена со всеми возможными границами и не отлесена ни к одной из сортировочных групп (т.е. не поступит сигнал на вход обнулени  счетчика 22), с выхода счетчика 22 на вход блока 24 индикации поступает сигнал, разрушающий индикацию брака. Этот же сигнал, поступающий на один из входов установки в нулевое состо ние триггера 9, прекращает поступление тактовых импульсов с выхода элемента И 10. Триггер 9 устанавливаетс  в нулевое состо ние так же и по сигналу с вьжода элемента И 2. Ввод уставок в регистр 7 и регистр 5 и ввод в регистр 13 и регистр 14 исходного сигнала контрдеталей в группах осуществл етс  перед началом работы устройства. С целью упрощени  изображени  структурной схемь устройства цепи ввода и начальной установки (фиг.1) не показаны .

Claims (1)

  1. Формула изобретени 
    Устройство дл  сортировки, содержащее блок индикации, преобразователь аналог-кода, информационный вход которого  вл етс  информационным входом устройства, а информационный выход
    соединен с первым входами первой и второй схем сравнени , регистр границы, первый информационный выход которого соединен с вторым входом первой схемы сравнени , второй информационный выход подключен к инфopмaциoннo ry входу регистра нижней границы, первый ин- формлционный в()1ход которого соединен с вторым входом второй схемы сравнени , второй информационный выход подключен к информационному входу регистра уставок, информационный в ;1ход которого соединен с информационным входом регистра верхней границы, входы сдвига регистра ус- тапок, регистра верхней границы и рс 1-истра нижнв границы подключены к И1.1ХОДУ норного элемента И, нер- ВЫ1 вход которого соединен с выходом г снсратора тактовых импульсов, выход первого элемента И соединен с счетн 1м входом первого счетчика, выход нс ренолнени  которого соединен с его установочным входом, с счетным вxoдo пторого счетчика и с первым НХОД1.1М второго элемента И, второй и третий входы которого подключены соот1зетстпснно к выходам первой и вторслЧ схем сравнени , о т л и- ч а 10 щ е е с   тем, что, с целью У1и-:л чеии  производительности за счет неоднозначной сорт1 ровки, в него введены два регистра, регистр остатков, третий элеме т И, треть  схема срав- нени5 , дсчлифратор , триг гер, два cy мaтopa, тротиГ; и четвертый счетчики и коммутатор, выход которого под- клиочен к первому информационному входу блока индикации, выход регистра остатков соединен с первым информационным входом первого регистра, первый информационный выход которого соединен с первым информационным входом пторого 1Ц1ОННЫЙ выход которого соеди}1ен с инфо{)мационным входом регистра остат- i:oB, ВХОДИ сдвига первого и второ )0
    15
    20
    25
    30
    35
    40
    го регистров и регистра остатков подключены к,выходу первого элемента И, второй информационный выход первого регистра соединен с первым информационным входом третьей схемы сравнени  и с входом первого слагаемого первого сумматора, второй и формационный выход второго регистра подключен к второму информационному входу третьей схемы сравнени , к входу первого слагаемого второго су матора и к входу дешифратора нул , первый выход третьей схемы сравнени  соединен с первым управл ющим входом коммутатора и с входом записи первого регистра, второй выход соединен с вторым управл ющим входом коммутатора и с первым входом третье го элемента И, выход первого сумматора соединен с вторым информационным входам первого регистра, выход второго сумматора соединен с вторым информационным входом второго регист ра, входы второго слагаемого первого и второго сумматоров соединены с входом константы устройства, выход дешифратора нул  соединен с вторым входом третьего элемента И, выход которого соединен с входом записи второго регистра, счетные входы третьего и четвертого счетчиков соедине ны с выходом переполнени  первого счетчика, выходы второго и третьего счетчиков соединены соответственно с первым и вторым информационными входами коммутатора, выход четвертог счетчика подключен к второму информационному входу блока индикацци и к первому входу сброса триггера, пр мой выход которого соединен с вто рым входом первого элемента И, вход установки триггера соединен с выходом конца преобразовани  преобразовател  аналог-код, выход второго
    регистра, первый информа- элемента И соединен с вторым входом
    сброса триггера, с синхронизирующим входом третьей сх.емы сравнени  и суста нопочным входом четвертого счетчика.
    0
    5
    0
    5
    0
    5
    0
    го регистров и регистра остатков подключены к,выходу первого элемента И, второй информационный выход первого регистра соединен с первым информационным входом третьей схемы сравнени  и с входом первого слагаемого первого сумматора, второй информационный выход второго регистра подключен к второму информационному входу третьей схемы сравнени , к входу первого слагаемого второго сумматора и к входу дешифратора нул , первый выход третьей схемы сравнени  соединен с первым управл ющим входом коммутатора и с входом записи первого регистра, второй выход соединен с вторым управл ющим входом коммутатора и с первым входом третьего элемента И, выход первого сумматора соединен с вторым информационным входам первого регистра, выход второго сумматора соединен с вторым информационным входом второго регистра , входы второго слагаемого первого и второго сумматоров соединены с входом константы устройства, выход дешифратора нул  соединен с вторым входом третьего элемента И, выход которого соединен с входом записи второго регистра, счетные входы третьего и четвертого счетчиков соединены с выходом переполнени  первого счетчика, выходы второго и третьего счетчиков соединены соответственно с первым и вторым информационными входами коммутатора, выход четвертого счетчика подключен к второму информационному входу блока индикацци и к первому входу сброса триггера, пр мой выход которого соединен с вторым входом первого элемента И, вход установки триггера соединен с выходом конца преобразовани  преобразовател  аналог-код, выход второго
    элемента И соединен с вторым входом
    сброса триггера, с синхронизирующим входом третьей сх.емы сравнени  и суста- нопочным входом четвертого счетчика.
SU864045004A 1986-03-28 1986-03-28 Устройство дл сортировки SU1322319A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864045004A SU1322319A1 (ru) 1986-03-28 1986-03-28 Устройство дл сортировки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864045004A SU1322319A1 (ru) 1986-03-28 1986-03-28 Устройство дл сортировки

Publications (1)

Publication Number Publication Date
SU1322319A1 true SU1322319A1 (ru) 1987-07-07

Family

ID=21229376

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864045004A SU1322319A1 (ru) 1986-03-28 1986-03-28 Устройство дл сортировки

Country Status (1)

Country Link
SU (1) SU1322319A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1233176, кл. G 06 F 15/46, 1984. Авторское свидетельство СССР № 970386, кл. G 06 F 15/46, 1981. *

Similar Documents

Publication Publication Date Title
SU1322319A1 (ru) Устройство дл сортировки
US4547864A (en) Correlation detecting device
US4556976A (en) Checking sequential logic circuits
US4288154A (en) Digital information indicating system
JPS602713B2 (ja) 光学文字読取装置
SU1160393A2 (ru) Устройство дл поиска числа,ближайшего к заданному
SU1633428A1 (ru) Устройство дл сортировки
SU1218382A1 (ru) Устройство дл статистического контрол по методу группировки
SU1469507A1 (ru) Устройство дл сортировки деталей на группы
SU1569821A1 (ru) Устройство дл сортировки
SU1661755A1 (ru) Устройство дл определени экстремумов функции
SU1349008A2 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых единиц
GB2137450A (en) Range finder
SU1429171A1 (ru) Устройство дл регистрации аналогового процесса
JPS557677A (en) Detection method of image sensor photo detection position
SU1043666A2 (ru) Устройство дл ранжировани по частости кодов выборки
JPS58119270A (ja) シエ−デイング補正装置
SU1242831A1 (ru) Цифровой акселерометр
SU1141397A1 (ru) Преобразователь монотонно-измен ющегос кода
SU1254467A1 (ru) Устройство дл сортировки чисел
SU1252778A2 (ru) Устройство дл определени старшего значащего разр да
SU1386991A2 (ru) Устройство дл вычислени квадрата и квадратного корн
SU1444747A1 (ru) Устройство дл выделени экстремального из @ чисел
SU1322334A1 (ru) Устройство дл счета изделий
SU1418696A1 (ru) Устройство дл реализации булевых функций