SU1322290A2 - Устройство дл отладки программ - Google Patents

Устройство дл отладки программ Download PDF

Info

Publication number
SU1322290A2
SU1322290A2 SU833675227A SU3675227A SU1322290A2 SU 1322290 A2 SU1322290 A2 SU 1322290A2 SU 833675227 A SU833675227 A SU 833675227A SU 3675227 A SU3675227 A SU 3675227A SU 1322290 A2 SU1322290 A2 SU 1322290A2
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
register
address
information
Prior art date
Application number
SU833675227A
Other languages
English (en)
Inventor
Юрий Михайлович Корбашов
Константин Васильевич Семин
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU833675227A priority Critical patent/SU1322290A2/ru
Application granted granted Critical
Publication of SU1322290A2 publication Critical patent/SU1322290A2/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к организации отладки программ и контрол  функционировани  ЭВМ, и  вл етс  усовершенствованием изобретени  по авт.св. № 1290334. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет обеспечени  фиксации характеристик вычислительного процесса в системе путем анализа внешних дл  ЭВМ сигналов. Устройство содержит регистры 1 числа , 2 адреса, 3 внешних сигналов, счетчики 4 времени, 5 циклов, блок 6 ассоциативной пам ти, блок 7 оперативной пам ти, блок 8 микропрограммного управлени , блок 9 ввода информации , блок 10 приоритетов, дешифратор 11, мультиплексор 12, элементы ИЛИ 13 и 14. Данное устройство позвол ет исключить специальные измерительные вставки, более точно изме- рить период между отдельными nporj M- мами или ее част ми. 9 ил. (Л N)

Description

Изобретение относитс  к, вычислительной технике, в частности к организации отладки программ и контрол  функционировани  ЭВМ, включенных в состав систем управлени , и  вл етс  усовершенствованием изобретени  по аЬт.св. № 1290334,
Целью изобретени   вл етс  расширение функциональных возможностей уст ройства за счет обеспечени  фиксации характеристик вычислительного процесса в системе путем анализа внешних дл  ЭВМ сигналов.
На фиг.1 представлена функциональ ма  схема устройства дл  отладки программ; на фиг.2 - схема блока ввода информации; на фиг.З - схема блока микропрограммного управлени ; на фиг.4 - схема блока ассоциативной па м ти; на фиг. 5-9 - алгоритм функционировани  блока микропрограммного управлени .
Устройство (фиг.1) состоит из регистров числа 1, адреса 2, внешних сигналов 3, счетчиков времени 4,циклов 5, блока 6 ассоциативной пам ти, блока 7 оперативной пам ти, блока 8 микропрограммного управлени , блока 9 ввода информации, блока 10 приоритетов , дешифратора 11, мультиплексора 12, элементов ИЛИ 13 и 14. Кроме того, устройство содержит вход 15 информации , адресный вход 16, вход 17 внешних сигналов, группу входов 18 задани  режима, тактовый вход 19, информационный выход 20, тактовый выход 21. Информационный вход 15 через блок 9 ввода информации соединен с первым информационным входом мультиплексора 12. Адресный вход 16 соединен с вторым информационным входом мультиплексора 12 и первым информационным входом регистра 2 адреса. Тактовый вход 19 соединен со счетным входом счетчика 4 времени, выход которого соединен с третьим информационным входом мультиплексора. Выход счетчика 5 циклов соединен с первым информационным входом блока 7 оперативной пам ти, входами элемента ИЛИ 13 и четвертым информационным входом мультиплексора 12, информационный выход блока 6 ассоциативной пам ти подключен к п тому информационному входу мультиплексора 12, выход которого подключен к информационному входу регистра 1 числа. Выход регистра 1 числа соединен с информационным
5
0
5 о
входом блока b и вторым информационным входом блока 7 и  вл етс  информационным выходом 20 устройства. Выход пол  адреса блока 6 ассоциативной пам ти соединен с вторым информационным входом регистра 2 адреса, выход которого подключен к адресным входам блоков 6 и 7. Вход 17 внешних сигналов через регистр 3 внешних сигналов соединен с входами элемента ИЛИ 14 и входом установки адреса опроса блока 6 ассоциативной пам ти, выход выбираемого адреса которого через блок 10 приоритетов соединен с входом выбираемого адреса блока 6. Адресный выход блока 6 ассоциативной пам ти соединен с информационным входом дешифратора 11, выход которого подключен к входам сброса опроса блока 6 ассоциативной пам ти. Группа входов 18 задани  режима подключена к группе входов задани  ветвлени  блока 8 микропрограммного управлени , с первого по дев тый выходы которого соединены соответственно с входами записи регистра 1 числа, регистра 2 адреса, регистра 3 внешних сигналов , счетчика 5 циклов, входами опроса блока 6 ассоциативной пам ти, блока 7 оперативной пам ти, дешифратора 11, адресным входом мультиплексора 12, тактовым входом ввода информации блока 9, дес тый выход блока 8  вл етс  тактовым выходом 21 устрой- 5 ства. Синхровход блока 9 ввода информации соединен с входом ввода логических условий блока 8, признаковый выход блока 6 ассоциативной Пам ти , выход переполнени  счетчика 5 циклов, выходы элементов ИЛИ 14 и 13 соединены соответственно с первым по четвертый входами модификации адреса блока В микропрограммного управлени .
Q
I
Блок 9 ввода информации (фиг.2)
состоит из коммутаторов 22.1, 22.2 и 23, распределител  24 импульсов, регистров 25.1 и 25.2 и имеет групну ВХОДОВ 15 информации.
Блок 8 микропрограммного управлени  (фиг.З) состоит из блока 26 посто нной пам ти, дешифратора 27 адреса микрокоманд, регистра 28 адреса
микрокоманд, модификатора 29 адреса микрокоманд, который имеет вход начальной установки (не показан). Блок 8 работает в соответствии с микропрограммой , записанной в блоке 26
посто нной пам ти по тактовым сигналам генератора импульсов (не показан ) . Обработка сигналов от блока устройства производитс  модификатором .
Блок 6 ассоциативной пам ти (фиг.4) состоит из регистров опроса 30, маски по записи 31.1, маски по чтению 31.2, п регистров 32.1 - 32.п пам ти, п схем 33.1 - 33.п сравнени  порогового блока 34, сумматора 35 по модулю два, шифратора 36, дешифратора 37, коммутатора 38, мультиплексора 39.
Блок 10 приоритетов представл ет собой комбинационную логическую схему и предназначен дл  формировани  нулевого потенциала на одном из своих выходов, который соответствует старшему по приоритету, имеющему еди ничный потенциал.
Пороговый блок 34 представл ет собой комбинационную логическую схему, котора  вьфабатывает сигнал единицы на выходе в том случае, если не менее двух ее входов наход тс  в состо нии единицы.
30
Параллельный сумматор 35 представл ет собой комбинационную логическую схему, котора  вырабатывает на выходе единицу в том случае, если количество ее выходов, наход щихс  в единичном состо нии, нечетно.
Блок 9 ввода информации предназначен дл  формировани  за врем  выпол- 35 иени  одной команды в ЭВМ двух информационных слов (ИС): ИС1 и ИС2, первое из которых  вл етс  именем произошедшего программного событи  (т.е.
выполнени  команды, имеющей адрес, указанный в ИС1, или выполнени  команды , использующей операнд, адрес которого указан в ИС1), а второе - результатом данного программного со
быти .
Группа входов 15 информации отражает состо ние управл ющих регистров ЭВМ: счетчика адреса, регистра адреса , регистров общего назначени ,регистра команд, откуда снимаетс  соот ветственно адрес вьшолн емой команды адрес используемого операнда, числовой результат операции, код операции Выбор информации, включаемой в ИС1, осуществл етс  распределителем 24 импульсов в соответствии с режимом, установленным блоком 8. Результат вьтолненной в ЭВМ операции заноситс 
5
Ю
15 20
5
0
5
0
5
О 5
в регистр общего назначени  ЭВМ. однако при выполнении некоторых специфических операций их результатом  вл етс , например, новое состо ние счетчика команд (дл  операций: переход по условию, обращение к диспетчерской программе и т.д.) или новое состо ние регистра адреса ЭВМ (восстановление слова состо ни  программы ) , следовательно, ИС2 формируетс  в соответствии с кодом выполн емой операции.
Группы входов 16 и 18 предназначены дл  ввода предварительной информации , определ ющей услови  контрол  и дл  управлени  устройством. Группа входов 17 внешних сигналов обеспечивает ввод в устройство внешних по отношению к контролируемой ЭВМ сигналов дл  последующей обработки .
Распределитель 24 импульсов представл ет собой управл ющий автомат с жесткой логикой, т.е. логическую схему, вырабатывающую распределенные во времени управл ющие сигналы. Дл  выработки сигналов используютс  тактовые сигналы контролируемой ЭВМ и код исполн емой операции. Режим работы распределител  24 задаетс  блоком 8.
От установочного режима зависит положение коммутатора 22.1, т.е. выбор информации, котора  должна быть записана в регистр 25.1 и включена в состав ИС1, коммутатор 22.2 находитс  в состо нии, при котором на регистр 25.2 поступает содержимое регистра общего назначени , в том случае , если выполн етс  одна из привилегированных команд, коммутатор 22.2 переключаетс . По тактовым сигналам контролируемой ЭВМ вырабатываютс  первый и второй сигналы сопровождени  (СнС1 и СнС2).
Блоки устройства выполн ют следующие функции.
Каждой  чейке блока 6 ассоциативной пам ти соответствует  чейка блока 7 оперативной пам ти, причем адрес каждой  чейки блока 7 на п больше адреса соответствующей ей  чейке блока 6, где п 21 - число  чеек блока 6 ассоциативной пам ти, следовательно , младшие 1 разр дов адресов соответствующих блоков 6 и 7 совпадают .
51
Имена псех интересующих оператора команд записываютс  в блок 6 ассоциативной пам ти, а в соответствующие  чейки блока 7 записьшаютс  числа, определ ющие при каком исполнении указаний команды оператор желает получить результат или врем  выполнени команды.
В режиме контрол  функционировани ЭВМ ИС1 записываетс  в регистр 1 чис ла и сравниваетс  одновременно со всем содержимым блока 6. При каждом совпадении очередного ИС1 с содержимым одной из  чеек блока 6 содержимое соответствующей ей  чейки блока 7 уменьшаетс  на единицу. Если содержимое одной из  чеек стало равно нулю , по этому адресу в блок 7 оперативной пам ти записываетс  ИС2, запись и уменьшение содержимого этой  чейки запрещаетс . А в подрежиме измерени  времени последовательность действий сохран етс , разница лишь в том, что после записи в регистр 1 числа ИС1 код на адресных входах мультиплексора 12 мен етс  и на регистр числа вместо ИС2 поступает содержимое счетчика 4 времени, которое записываетс  в блок 7 пам ти в том случае, если содержимое его  чейки равно нулю.
Кроме интересующих оператора команд , на контроль могут быть поставлены внещние дл  ЭВМ сигналы, кото- ре подаютс  на входы внешних сигналов . Номера использованных в каждом случае входов внешних сигналов должны соответствовать  чейкам блока 6 ассоциативной пам ти, незан тым исходной информацией. Приход внешнего сигнала на один из входов внешних сигналов или выполнение в ЭВМ заданной команды в дальнейшем называетс  программным событием. Количество одновременно контролируемых программны событий не может превьпиать h. При контроле внешних сигналов соответствующей  чейки блок 6 ассоциативной пам ти содержит нулевой код и при опросе блока 6 входна  информаци  никогда не совпадает с ее содержимым. Приход внешнего сигнала измен ет содержимое регистра 3, которое по за- верщении текущего цикла обработки устройством программного событи  переписываетс  в регистр 30 опроса, а в блоке 7 фиксируетс  врем  прихода . В том случае, если требуетс 
измер ть врем  между эадаршыми различными проходами одного и того же сигнала или ра ных си1 налов,в  чейку блока 7 заранее занос тс  числа проходов внешних сигналов и обработка не
отличаетс  от работы устройства при контроле выполнени  команд - уменьшаетс  содержимое  чеек блока 7 до тех пор, пока оно не станет равным нулю, после чего в эту  чейку записываетс  врем .
В том случае, если до завершени  цикла обработки устройством программного событи  в регистре 3 фиксируетс  более одного внешнего сигнала,то вслед за обработкой старшего по приоритету внешнего сигнала сразу же обрабатываетс  следующий до тех пор, пока в регистре 30 не установитс  код 00...О, что объ сн етс  недопустимостью потери информации о поставленных на контроль внешних сигналов. При обработке выполненных команд обрабатываетс  только старша  по приоритету из сработавших  чейка блока 6, что обусловлено организацией многоразр дного контрол  выполн емых в системе управлени  команд.
Регистры числа 1 и адреса 2 используютс  при вводе-выводе информации , на счетчике А времени отражаетс  реальное врем , в котором протекает процесс вычислени , его содержимое используетс  в подрежиме измерени  времени в качестве ИС2,начало счета производитс  по выполнении первой команды в контролируемой ЭВМ, т.е. в тот момент, когда приходит первый СнС1. Схема запуска (не показана) счетчика 4 времени состоит из триггера запуска и логического элемента И. Счет производитс  по сигналам с тактового входа 19. Счетчик 5 циклов служит дл  подсчета количества каждого из поставленных на контроль (имена записаны в блок 6 ассоциативной пам ти) событий. Содержимое старшего разр да счетчика 5 циклов, а следовательно, содержимое старшего разр да выбранной  чейки блока 7 оперативной пам ти,  вл етс  признаком запрета счета, элемент ИЛИ 13 вырабатывает управл ющий сигнал Запрет записи - запрет снимаетс  только в том случае,когда код счетчика 5 равен 00...0.
Устройство работает в соответствии с алгоритмом, представленном на
фиг.5 - 9. В исходном состо нии (цепи установки блоков устройства в исходное состо ние на фиг.1-4 не показаны ) регистры 1-3, счетчики 4 и 5,  чейки блоков 6 и 7 пам ти содер- жат код 00...0. Устройство всегда начинает свою работу в режиме ввода информации, поэтому блок 8 в исходном состо нии ожидает сигнал Запись в устройство с входа 16, мультиплек сор 12 подключает вход 15 к регистру 1 числа (блоки 40-42 алгоритма).
Устройство может работать в трех режимах: ввода информации, контрол  функционировани  ЭВМ, вывода резуль- татов контрол .
Режим ввода информации устанавливаетс  потенциальным сигналом Запись в устройство группы управл ющих входов 18. Синхросигнал СЗ пода- етс  с управл ющего входа 18 группы. С входа 16 производитс  запись в регистр 2 адреса одной из  чеек пам ти блоков 6 или 7 устройства, а в регистр 1 числа - необходимой дл  кон- трол  информации: им  контролируемого событи  или номер цикла, на котором затребована информаци  о контролируемом событии. После этого блок 8 микропрограммного управлени  про- изводит запись содержимого регистра 1 числа в блок 6 или 7 соответственно адресу. Последовательность действий повтор етс , пока весь массив интересующих оператора команд и со- ответствующих им циклов не запишетс  в блоки 6 и 7 пам ти, тогда снимаетс  сигнал Запись в устройство и оно переходит в режим контрол  функционировани  ЭВМ (блоки 42-47 алго- ритма), работа в котором продолжаетс  до подачи на вход 18 сигнала Вывод из устройства (блок 48 алгоритма ) .
В режиме контрол  функционирова- ни  ЭВМ информаци  на регистр 1 числа поступает с блока 9 ввода информации . Блок 9 ввода информации работает следующим образом.
Коммутатор 22.1 устанавливаетс  в положение, соответствующее заданному режиму съема информации. На регистр 25.1 записываетс  ИС1. Код выполн емой в ЭВМ операции анализируетс  распределителем 24 импульсов и в том случае, если выполн ема  операци  относитс  к числу привилегированных специфических команд, блок
24 подключает соотнетстнуюший учел ЭВМ к входу регистра 25.2, ил котором формируетс  НС2, во всех других случа х блок 24 подключает к регистру 25.2 выход регистра общего назначени , содержащего числовой результат операции. По окончании выполнени  ЭВМ команды распределитель 24 импульсов подает ИС1 на вход мультиплексора 12, причем вырабатываетс  сигнал сопровождени  (СнС1), по которому начинаетс  цикл обработки ИС1 блоков 8 микропрограммного управлени . Затем через определенный интервал времени распределитель 24 подает ИС2 на вход мультиплексора 12 причем вырабатываетс  сигнал СнС2, воспринимаемый блоком 8 микропрограммного управлени , после чего распределитель 24 импульсов очищает регистры 25.1 и 25.2 и переходит в состо ние готовности обработки следующей команды.
Работа в режиме контрол  функционировани  ЭВМ производитс  в двух подрежимах: фиксации результатов указанных команд и измерени  временных интервалов. Последовательность действий в обоих подрежимах совпадает с той лишь разницей, что при фиксации результатов мультиплексор 12 между приходами ИС1 и ИС2 сохран ет свое состо ние, подключает к регистру 1 числа выход блока 9 ввода информации а при изменении времени переключаетс  и вместо ИС2 по его СнС2 производитс  запись в регистр 1 числа содержимого счетчика 4 времени. Цикл обработки не мен етс  и при анализе внещних сигналов, которые воспринимаютс  устройством как программные событи  .
При фиксации результатов ИС1 записываетс  на регистр 1 числа, затем блок управлени  производит сброс блока 6 ассоциативной пам ти: ИС1 сравниваетс  одновременно с содержимым всех  чеек блока 6 (блоки 49-55 алгоритма).
В том случае, если ИС1 не совпадает с содержимым ни одной из  чеек блока 6 ассоциативной пам ти, то цик работы устройства заканчиваетс ,оно переходит в состо ние ожидани  ИС1 следующей вьшолненной команды (блоки 56, 41, 42 и 48 алгоритма).
Если ИС1 совпадает с содержимь1м одной из  чеек блока 6 ассоциативной
пам ти,то последний формирует сигнал однократного совпадени , который поступает в блок 8 микропрограммного управлени , цикл обработки информации с функционированием ЭВМ продолжаетс  Пор док действий зависит от поставленной на контроль информации (блок 58 алгоритма) и отличаетс  выполнением (блоки 59-61 алгоритма) или отсутствием предварительного опроса блока 6 ассоциативной пам ти. Сигналом блока 8 в регистр 2 адреса записываетс  адрес  чейки блока 6, с содержимым которого происходит совпадение, затем в счетчик 5 циклов заноситс  со- держимое выбранной  чейки блока 7 оперативной пам ти (ее адрес записан в регистр 2).
Если же ИС1 совпадает сразу с содержимым нескольких  чеек блока 6 ассоциативной пам ти, то последний вырабатывает сигнал многократного совпадени , причем на адресном выхоПо окончании цикла обработки очередного программного событи  блок уп равлени  переписывает в регистр 30 опроса блока 6 содержимое регистра 3. Дальнейша  обработка зависит от содержимого регистра 30 опроса. В том случае, если один разр д регистра 30 опроса установлен на единицу.
де блока 6 формируетс  адрес старшей 25 обработка ничем не отличаетс  от об30
по приоритету  чейки, содержимое которой совпадает с входной информаци- ,ей (блок 62 алгоритма), затем содержимое  чейки блока 7, соответствующей выбранной, заноситс  в счетчик 5 циклов (блоки 63 и 64 алгоритма).
Дальнейшие действи  определ ютс  в Соответствии с состо нием старшего разр да счетчика 5 циклов. Единица в старшем разр де счетчика 5 воспринимаетс  блоком 8 как сигнал Запрет 1, при этом цикл обработки данного программного событи  заканчиваетс . Если же сигнала Запрет 1 нет, то содержимое счетчика 3 циклов уменьша- о етс  на единицу и одновременно производитс  запись ИС2 в регистр 1 числа (временной интервал между СнС1 и СнС2 выбираетс  равным четырем тактам
работки поставленной на контроль команды . Если же в течение цикла обработки программного событи  приходит более одного внешнего сигнала, то вслед за обработкой старшего по приоритету внешнего сигнала сразу же обрабатьтаетс  следующий до тех пор, пока в регистре 30 опроса не устанавливаетс  код 0...00 (блоки 69-73 aji- 35 горитма).
I
В том случае, если оператора интересует врем  или результаты несколь ких исполнений одних и тех же команд то в несколько  чеек блока 6 записываетс  им  одного и того же событи .
Б  чейку блока 7, соответствующую  чейке блока 6 с высшим приоритетом из содержащих данное им , заноситс 
работы устройства). Затем производит- 45 количество циклов до первого измерес  запись в блок 7 оперативной пам ти по адресу выбранной  чейки нового содержимого счетчика 3 циклов (если на выходе элемента ИЛИ 13 Запрет записи - логическа  единица) или же содержимое регистра 1 числа ИС2 (если на выходе элемента ИЛИ 13 Запрет записи - логический нуль). При записи с регистра 1 числа в старший разр д  чейки блока 7 записываетс  1,состо ние этого разр да при последующих выборках данного слова запрещает изменение слова. После записи нового содержимого в выбранную
ни , в следующую - количество циклов между первым и вторым измерени ми и т.д.
В режиме контрол  при совпадении Q программных событий с данным именем в счетчике 5 уменьшаетс  содержимое  чейки со старшим приоритетом дл  данного имени. В тот момент, когда содержимое счетчика 5 циклов становитс  равным нулю, в блок 7 записываетс  результат контрол  (первое измерение), т.е. последовательность действий повтор ет указанную с той особенностью, что содержимое  чейки
55
 чейку блока 7 оперативной пам ти устройство переходит в состо ние ожидани  СнС1, т.е. выполнени  команды в контролируемой ЭВМ (блоки 56-66, 41, 42 и 48 алгоритма). Подрежим измерений определ етс  блоками 66-68 алгоритма.
По вление сигнала на одном из входов внешних сигналов фиксируетс  в соответствующем разр де регистра 3 внешних сигналов, на выходе элемента ИЛИ 14 внешних сигналов формируетс  потенциал, что воспринимаетс  блоком 8 аналогично совпадению ИС1 с содержимым одной из  чеек блока 6 ассоциативной пам ти.
По окончании цикла обработки очередного программного событи  блок управлени  переписывает в регистр 30 опроса блока 6 содержимое регистра 3. Дальнейша  обработка зависит от содержимого регистра 30 опроса. В том случае, если один разр д регистра 30 опроса установлен на единицу.
обработка ничем не отличаетс  от об
работки поставленной на контроль команды . Если же в течение цикла обработки программного событи  приходит более одного внешнего сигнала, то вслед за обработкой старшего по приоритету внешнего сигнала сразу же обрабатьтаетс  следующий до тех пор, пока в регистре 30 опроса не устанавливаетс  код 0...00 (блоки 69-73 aji- горитма).
I
В том случае, если оператора интересует врем  или результаты нескольких исполнений одних и тех же команд, то в несколько  чеек блока 6 записываетс  им  одного и того же событи .
Б  чейку блока 7, соответствующую  чейке блока 6 с высшим приоритетом из содержащих данное им , заноситс 
ни , в следующую - количество циклов между первым и вторым измерени ми и т.д.
В режиме контрол  при совпадении Q программных событий с данным именем в счетчике 5 уменьшаетс  содержимое  чейки со старшим приоритетом дл  данного имени. В тот момент, когда содержимое счетчика 5 циклов становитс  равным нулю, в блок 7 записываетс  результат контрол  (первое измерение), т.е. последовательность действий повтор ет указанную с той особенностью, что содержимое  чейки
5
блока 6 ассоциативной пам ти с высшим дл  данного имени приоритетом устанавливаетс  в нуль и, следовательно , в дальнейшем не совпадает с контролируемой информацией. При совпа- дении программных событий с данным именем в дальнейшем уменьшаетс  содержимое  чейки блока 7 со следующим по старшинству приоритетом.
Потенциальным сигналом Вывод из устройства с входа 18 (блок алгоритма 48) устройство переводитс  в режим вывода информации, при этом с входа 16 поступает адрес запрашиваемой  чейки пам ти устройства, т.е. блоков 6 или 7, их содержимое через мультиплексор 12 считьюаетс  на регистр 1 числа и поступает на выход 20 информации. Последовательность действий (блоки 15-79 алгоритма) по- втор етс  требуемое число раз, после чего сигнал Вывод из устройства снимаетс . Функционирование устройства завершаетс  при выключении питани  (блок 41 алгоритма).
Блок 6 ассоциативной пам ти работает следующим образом.
В исходном состо нии все регистры блока 6 обнулены, коммутатор 38 установлен в такое положение, что подключает к адресным входам дешифратора 37 регистр 2 адреса. Блок 6 работает в режиме записи опроса и считывани .
В режиме записи сначала выполн етс  запись в адресуемые  чейки блока 6 ассоциативной пам ти. Сигналом Запись блока 8 микропрограммного управлени  возбуждаетс  выход дешифратора 37, соответствующий содержимому счетчика регистра 2 адреса, и инфор- маци  с регистра 1 числа записываетс  в указанную  чейку. По окончании записи массива информации в  чейки блока 6 производитс  запись в регистры 31.1 и 31.2 маски, котора  осуще- ствл етс  с регистра 1 числа по специальным сигналам с блока 8 микропрограммного управлени .
В режиме опроса блок 6 ассоциа
тивной пам ти работает следующим образом .
В случае совпадени  информации .регистра 1 числа с содержимым одного из регистров 32 на выходе подсоединенно- го к нему блока 33 сравнени  вырабатываетс  потенциал, соответствующий уровню логической единицы. По сигналу опроса блока 8 микропрограммного
5 0 5
0
5 0 5
0
управлени  производитс  запись 1 в разр д регистра 30 опроса, соответствующей  чейке блока 6 ассоциативной пам ти, содержимое которой равно информации на входе блока 6. Так как одновременно в регистр 30 опроса могут быть записаны несколько единиц, проводитс  анализ многократного совпадени  пороговым блоком 34.
В том случае, если в регистре 30 опроса содержитс  более одной единицы , на выходе многократного совпадени  блока 6 ассоциативной пам ти вырабатываетс  логическа  единица. На выходе сумматора 35 по модулю два и, соответственно, на выходе од-, нократного совпадени  блока 6 ассоциативной пам ти логическа  единица по вл етс  тогда, когда в регистре 30 содержитс  нечетное количество единиц, следовательно, если в регистре 30 опроса содержитс  одна единица , то на выходе многократного совпадени  вырабатываетс  логический нуль, а на выходе однократного сов падени  - логическа  единица. Если же регистр 30 опроса не содержит ни одной единицы, то на выходах блока 34 и сумматора 35 логический нуль.
Содержимое регистра 30 опроса подаетс  на вход шифратора 36, на выходах которого формируетс  адрес  чейки с ассоциативным признаком, в которой происходит совпадение, этот адрес поступает на выходы адреса блока 6 ассоциативной пам ти. Сформированный адрес  чейки записываетс  в регистр 2 по сигналу бЛока 8 в том случае , если на блок 8 поступает сигнал однократного совпадени , при этом на выходе мультиплексора 39 устанавливаетс  код, равный содержимому младших разр дов выбранной  чейки ассоциативной пам ти.
В режиме считывани  код с регистра 2 адреса поступает через коммутатор 38 на адресные входы мультиплексора 39, на выход которого поступает информаци  с соответствующей адрес  чейки блока 6 ассоциативной пам ти.
Таким образом, предлагаемое устройство позвол ет фиксировать ход вычислительного процесса ЭВМ относительно других приборов системы, а именно строить трассу выполнени  программы с указанием последовательности событий (последовательность событий определ етс  по времени их наступлени ), без нарушени  временной диаграммы работы ЭВМ, причем измер ет интервалы между заданными командами и внешними дл  ЭВМ сигналами в любом их сочетании, а также фиксирует результаты выполнени  заданных команд, что значительно расшир ет область применени  и повьш1ает эффективность и быстродействие подобных устройств при отладке программного обеспечени  и контроле функци- ониравани  специализированньп ЭВМ, содержащихс  в системах управлени , работающих в реальном масштабе времени .

Claims (1)

  1. Формула изобретени 
    Устройство дл  отладки программ по авт.св. № 1290334, отличающеес  тем; что, с целью расширени  функциолальных возможностей устройства за счет обеспечени  фиксации характеристик вычислительного процесса путем анализа внешних дл  ЭВМ сигналов, в него введены регистр внешних сигналов, второй эле0
    мент ИЛИ, блок приоритетов и дешифратор , причем вход внешних сигналов устройства соединен с информационным входом регистра внешних сигналов , выходы разр дов которого соединены с соответствующими входами второго элемента ИЛИ и с входами установки адреса опроса блока ассоциативной пам ти, адресный выход блока ассоциативной пам ти соединен с информационным входом дешифратора,выходы которого соединены с входами сброса опроса блока ассоциативной пам ти , выход выбираемого адреса блока ассоциативной пам ти соединен с входом блока приоритетов, выход которого соединен с входом выбираемого адреса блока ассоциативной пам ти, дев тый и дес тый выходы блока мик0 ропрограммного управлени  соединены соответственно с входом записи регистра внешних сигналов и с тактовым входом дешифратора, выход второго элемента ИЛИ соединен с входом
    прерывани  блока микропрограммного управлени .
    5
    22./
    л/2к8
    Фиг.2 отб oml от9 18 от 13 от5
    к9 KlZ к1 к2 Кб к7 к5 к11кЗк21 Фиг. У
    2
    от 8
    от I
    90(4
    еимал ,3anufb Л
    в иипройства
    инветс  f J
    CuHxpocatHM I пришмJ
    eeof «оим рб/гшоа UHywpnaiiuu J-
    Сшаросшнал пришм
    Wof ««ейП iru уепфвйстба I
    ( Нлулла
    .Фиг 5
    ( Уохец J
    У
    Синхросигнал npiiuie/i
    Запрос ин(рормаиии из устройстба, ббод адреса с. бхода 18 группы
    Записи б /Рг 1) информации из бл.о или 6л.7 согласно адреса
    Фиг. 9
    Редактор И.Шулла
    Составитель И.Сигалов
    Техред И.Попович Корректор С.Черни
    Заказ 2866/46 Тираж 672Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Рдушска  наб., д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4
SU833675227A 1983-12-20 1983-12-20 Устройство дл отладки программ SU1322290A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833675227A SU1322290A2 (ru) 1983-12-20 1983-12-20 Устройство дл отладки программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833675227A SU1322290A2 (ru) 1983-12-20 1983-12-20 Устройство дл отладки программ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1290334A Addition SU369153A1 (ru) 1968-12-16 1968-12-16 Библиотека

Publications (1)

Publication Number Publication Date
SU1322290A2 true SU1322290A2 (ru) 1987-07-07

Family

ID=21093852

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833675227A SU1322290A2 (ru) 1983-12-20 1983-12-20 Устройство дл отладки программ

Country Status (1)

Country Link
SU (1) SU1322290A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1290334, кл.СОб F 11/28,16.05.85. *

Similar Documents

Publication Publication Date Title
EP0130469B1 (en) Internally distributed monitoring system
US5511207A (en) Program control circuit determining the designated number of times a sequence of instructions is repetitively executed to prevent further execution of a jump instruction
US4354227A (en) Fixed resource allocation method and apparatus for multiprocessor systems having complementarily phased cycles
GB936695A (en) Stored programme digital computer
US3226684A (en) Computer control apparatus
SU1322290A2 (ru) Устройство дл отладки программ
US3728690A (en) Branch facility diagnostics
SU1290334A1 (ru) Устройство дл отладки программ
SU1513455A1 (ru) Устройство дл контрол правильности выполнени команд микропроцессорной системы
SU1254490A1 (ru) Устройство дл контрол операций над полем общих данных
SU1383372A1 (ru) Устройство дл отладки программ
SU1439600A1 (ru) Устройство дл определени производительности ЭВМ
SU1163326A1 (ru) Устройство дл формировани диагностической информации работы программ
SU1283768A1 (ru) Устройство дл обслуживани запросов
SU1092569A1 (ru) Устройство дл контрол блоков пам ти
JP2940000B2 (ja) シングルチップマイクロコンピュータ
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1304026A1 (ru) Устройство прерывани
SU1608675A1 (ru) Устройство дл контрол выполнени программ ЭВМ
SU1517031A1 (ru) Устройство сопр жени процессора и оперативной пам ти
SU446060A1 (ru) Устройство управлени вычислительной машины
SU1348839A1 (ru) Устройство дл отладки программно-аппаратных блоков
SU1439564A1 (ru) Генератор тестовых воздействий
SU1022158A1 (ru) Вычислительное устройство
SU894713A1 (ru) Устройство дл контрол хода программ